當今復(fù)雜的FPGA含有眾多用于實現(xiàn)各種電路與系統(tǒng)的功能塊,諸如邏輯陣列、存儲器、DSP模塊、處理器、用于時序生成的鎖相環(huán)(PLL)和延遲鎖定環(huán)DLL)、標準I/0、高速數(shù)字收發(fā)器以及并行接口(PCI、DDR 等)。這些不同的功能塊通常多個時鐘驅(qū)動,F(xiàn)PGA一般會綜合采用外部振蕩器以及內(nèi)部PLL與DLL來生成時鐘。設(shè)計人員需要綜合使用外部與內(nèi)部資源來實現(xiàn)最佳的時鐘樹設(shè)計。
而可編程時鐘振蕩器用作FPGA系統(tǒng)的時序參考,可提供一系列優(yōu)勢;其中首要優(yōu)勢是為了實現(xiàn)時鐘樹優(yōu)化而進行高分辨率頻率選擇時所帶來的設(shè)計靈活性。另一個優(yōu)勢是可以減少電磁干擾的擴頻調(diào)制功能。
本文主要介紹一種可兼容替換石英晶振或MEMS振蕩器的純硅可編程振蕩器,該振蕩器是基于純CMOS工藝,利用自主創(chuàng)新的先進電路和補償算法來實現(xiàn)高性能的相位穩(wěn)定性和頻率穩(wěn)定性,相比基于石英晶振的同類產(chǎn)品可提供更高的可靠性。
國產(chǎn)純硅可編程振蕩器可以實現(xiàn)在超寬工業(yè)溫度范圍內(nèi)頻率穩(wěn)定度優(yōu)于±50ppm,能產(chǎn)生10kHz至350MHz之間任意頻率,且相位抖動性能達到350fs rms的時鐘信號。是一種適用于服務(wù)器、AI處理器、網(wǎng)絡(luò)接口、邊緣計算、汽車電子以及廣泛工業(yè)應(yīng)用的理想時鐘源。此外,純硅振蕩器只需要普通的塑封工藝,大大提高了供應(yīng)鏈的靈活性和安全性。
可編程純硅振蕩器產(chǎn)品亮點:
?總穩(wěn)定度:+/-50ppm(包含10年老化)
?12kHz~20MHz帶寬范圍內(nèi)相位抖動低于350fs
?工業(yè)級器件支持-40℃~+85℃工作溫度范圍
?擴展工業(yè)級器件支持-40℃~+105℃工作溫度范圍
?可支持輸出時鐘展頻SSC、VCXO和DCXO模式
?集成電路級的質(zhì)量保證和可靠性
?支持單路LVCMOS,雙路LVCMOS,LVPECL,LVDS,HCSL及CML等輸出格式
?支持多至九種頻率配置以及12C可編程頻點輸出,可替換多個振蕩器和多路復(fù)用器,從而提高產(chǎn)品的可靠性和性能并降低用戶的BOM成本。
?提供與3.2x2.5mm和5.0x3.2mm振蕩器行業(yè)標準封裝兼容的6引腳封裝
注:如涉及作品版權(quán)問題,請聯(lián)系刪除。
-
FPGA
+關(guān)注
關(guān)注
1624文章
21539瀏覽量
600492 -
振蕩器
+關(guān)注
關(guān)注
28文章
3787瀏覽量
138729 -
驅(qū)動
+關(guān)注
關(guān)注
12文章
1812瀏覽量
85047 -
國芯思辰
+關(guān)注
關(guān)注
0文章
956瀏覽量
1262
發(fā)布評論請先 登錄
相關(guān)推薦
評論