0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LDO電路的基本原理 介紹三種使用分立元件搭建的LDO

硬件筆記本 ? 來源: 圖說硬件 ? 2023-11-07 09:17 ? 次閱讀

前言

LDO是大家最常見的電源芯片了吧,雖然存在效率不高的缺點(diǎn),但相對(duì)于開關(guān)電源紋波更小、電路規(guī)模通常也更小,適用于低壓差、小功率的應(yīng)用場(chǎng)合。

在大多數(shù)場(chǎng)合我們都是用1117、7805這種IC來制作我們的電源。那我們可否在滿足要求的情況下,使用分立元件來實(shí)現(xiàn)更低成本的LDO呢?

今天針對(duì)不同的應(yīng)用場(chǎng)景,介紹三種使用分立元件搭建的LDO:

1.低成本 2.輸出電壓可調(diào) 3.精確輸出

原理不難,但若使電路可用,需認(rèn)真設(shè)定每個(gè)元件的參數(shù),Let’s do it

仿真軟件版本

文章中的實(shí)驗(yàn)通過Multisim軟件進(jìn)行仿真,有需要的同學(xué)自取↓

74c94fd4-7cfe-11ee-939d-92fbcf53809c.png

使用三種電路分別實(shí)現(xiàn):

1、相對(duì)于LDO芯片實(shí)現(xiàn)更低成本; 2、輸出電壓可調(diào); 3、隨著負(fù)載加大依然可以保證精確輸出。

LDO電路基本原理

在介紹電路之前,需要先說明一下LDO電路工作的基本原理

74d8de68-7cfe-11ee-939d-92fbcf53809c.png

電路三極管的CE承受不需要的電壓,也就是Vin-Vout,將這些多余的能量以熱能的形式揮發(fā)出去(在使用LDO電路時(shí)保證封裝符合散熱要求)。

74ee0e6e-7cfe-11ee-939d-92fbcf53809c.png

利用穩(wěn)壓管,在三極管B與GND之間形成穩(wěn)定電壓,由三極管BE約0.6V的壓降后形成輸出電壓。

如何實(shí)現(xiàn)穩(wěn)壓?

當(dāng)負(fù)載存在波動(dòng), Vout過高,則Ube減小,三極管Uce增大,Vout減?。?/strong> Vout過低,Ube增大,則三極管Uce減少,Vout增高; 如此實(shí)現(xiàn)穩(wěn)壓的目的。

LDO的基本原理我們知道后,下面介紹三種分立元件搭建的LDO電路!在文章的最后我會(huì)說明各個(gè)元器件的作用與取值。

1.低成本的LDO電路

先貼出電路圖和結(jié)果↓

74ff94e0-7cfe-11ee-939d-92fbcf53809c.png


下圖中 藍(lán)色為輸入15V(加入1V/50HZ 輸入干擾),黃色為輸出為12V。

751c45ae-7cfe-11ee-939d-92fbcf53809c.png

通過實(shí)驗(yàn)我們可以看到輸入的紋波經(jīng)過LDO電路后被削弱了很多,這也就是LDO電路的優(yōu)勢(shì)!

下面我們就來對(duì)比一下使用LDO芯片和分立元件所搭建的電路的成本↓

75292d78-7cfe-11ee-939d-92fbcf53809c.png

輸出端濾波電容C3、C2由于無論是L7805還是分立元件搭建,都要有,所以不在成本比較的范圍內(nèi),L7805一枚的成本市場(chǎng)價(jià)在0.5-1元。

使用分立元件搭建的LDO約0.22元,為更低成本的選擇。

2.輸出電壓可調(diào)的LDO電路

在上文所介紹的低成本LDO電路可以滿足固定輸出電壓條件下的應(yīng)用需求,但是若我們要求輸出電壓可調(diào)的LDO又應(yīng)該怎么實(shí)現(xiàn)呢?電路圖如下↓

75327bc6-7cfe-11ee-939d-92fbcf53809c.png

↑圖中的電路即為輸出電壓可調(diào)的LDO電路,將穩(wěn)壓管替代為普通二極管IN4007(其他的普通二極管也可以),并增加了三級(jí)管Q2、電阻R3、R4用于輸出電壓的調(diào)節(jié)。

輸出電壓的計(jì)算與調(diào)節(jié)原理:

輸出電壓通過R3、R4分壓后,R4的對(duì)地電壓等于三極管Q2基極的對(duì)地電壓。我們近似的認(rèn)為Q2 BE的導(dǎo)通電壓和D2的導(dǎo)通電壓均為0.6V,那么R4的對(duì)地電壓就固定為1.2V。

=>Vout*R4/(R4+R3)=1.2V =>Vout=1.2V *(1+R3/R4)

下面再來看看什么決定了R3、R4的數(shù)量級(jí)。

若輸出Vout = 6V ,則Q1的基極電壓Vq1b = 6.6V,則電阻R2流過的電流為(12-6.6)/ 1K = 5.4mA。

當(dāng)輸出電流Iout=100mA時(shí),Q1的基極電流Iqb1 = 2mA,則由節(jié)點(diǎn)電流法可知Q2的C級(jí)以及E級(jí)電流為3.4mA,那么Q2基極電流應(yīng)該為170uA左右,則反饋電阻R3、R4流過的電流應(yīng)遠(yuǎn)遠(yuǎn)大于170uA,所以1-2mA比較合適。

則R4取值為1K。若要輸出6V那么通過Vout=1.2V *(1+R3/R4)計(jì)算得知R3為4K,通過輸出結(jié)果校正后當(dāng)R4=1K、R3=3.65K時(shí)輸出為6V,當(dāng)需要調(diào)整輸出端電壓時(shí)通過調(diào)整R3即可。

3.精確輸出的LDO電路

之前所介紹的1.低成本的LDO電路、2.輸出電壓可調(diào)的LDO電路都存在一個(gè)問題,那就是在負(fù)載增大時(shí)輸出電壓會(huì)出現(xiàn)下降,如下圖所示↓

標(biāo)準(zhǔn)負(fù)載↓

75457bcc-7cfe-11ee-939d-92fbcf53809c.png

負(fù)載增大↓

756fc684-7cfe-11ee-939d-92fbcf53809c.png

負(fù)載再增大↓

7587812a-7cfe-11ee-939d-92fbcf53809c.png

通過不斷增加負(fù)載我們可以看到輸出電壓分別為6.04V、6.00V、5.88V,出現(xiàn)了一定的偏差,我們來分析一下原因↓

當(dāng)負(fù)載加大時(shí)LDO產(chǎn)生輸出誤差的原因

當(dāng)負(fù)載增大時(shí),由于輸出電流增大,那么三極管Q1的基極電流便會(huì)增大,則保證穩(wěn)壓的穩(wěn)壓管或者普通二極管流過的電流減小,流過不同的電流值就會(huì)導(dǎo)致穩(wěn)壓管級(jí)二極管兩端的壓降不同,由于參考電壓產(chǎn)生了變化,輸出產(chǎn)生誤差則是必然!

我們來看一下穩(wěn)壓管和普通二極管的工作曲線

①穩(wěn)壓管工作曲線

759436d6-7cfe-11ee-939d-92fbcf53809c.png

當(dāng)流過穩(wěn)壓管的電流Iz變化時(shí),穩(wěn)壓電壓Uz會(huì)略微變化,這就會(huì)產(chǎn)生輸出誤差。

②普通二極管工作曲線

75bf311a-7cfe-11ee-939d-92fbcf53809c.png

當(dāng)流過二級(jí)管的正向電流變化時(shí),正向?qū)妷篣會(huì)變化,這也會(huì)產(chǎn)生輸出誤差。

下面將介紹的精確輸出的LDO電路為了解決負(fù)載加大時(shí)的輸出誤差。

使用運(yùn)算放大器(射級(jí)跟隨器)來作為參考源,使用運(yùn)算放大器產(chǎn)生的參考電壓誤差會(huì)大大減小,精確的參考電壓就保證了精確的輸出電壓。

我們先來看下效果↓

75e1101e-7cfe-11ee-939d-92fbcf53809c.jpg

76671bfa-7cfe-11ee-939d-92fbcf53809c.jpg

76739d80-7cfe-11ee-939d-92fbcf53809c.jpg

在仿真中,負(fù)載變化,但是輸出電壓精準(zhǔn)的保持在6V,相比于之前的LDO精度提高了很多。在仿真中如此,在實(shí)際的應(yīng)用中也如此,使用此中的LDO輸出精度會(huì)取得相當(dāng)大的改善!

實(shí)際搭建電路時(shí)要注意的器件參數(shù)

①首先是三極管的確定

由于我們要求的輸出電流是50mA,為留有余量,IC>=100mA;Uce max >= 15V。滿足這一要求的NPN三極管有很多,我們選用multisim庫中的2N2712。功率為P= 6*0.03 = 0.18W,SOT23封裝的功率為如下:

768833ee-7cfe-11ee-939d-92fbcf53809c.png

為保險(xiǎn)起見,我們可以在實(shí)際制作時(shí)使用TO92封裝三極管。

三極管的其他參數(shù)也貼出來,符合本電路的應(yīng)用要求↓

769561cc-7cfe-11ee-939d-92fbcf53809c.png

②穩(wěn)壓管的確定

以本文第一個(gè)電路為例若我們要實(shí)現(xiàn)12V的輸出,加上三極管BE電壓0.6V,要求穩(wěn)壓管12.6V。但是沒有12.6V的穩(wěn)壓管,那我們選13V的穩(wěn)壓管 1N4468。

1N4468的參數(shù)如下

76a1f860-7cfe-11ee-939d-92fbcf53809c.png

我們重點(diǎn)看IZK,也就是最小穩(wěn)壓電流,這里是1mA,只有在IZ大于1mA時(shí) 穩(wěn)壓二極管才能穩(wěn)壓,我們?yōu)楸kU(xiǎn)起見,取2mA。

=>那么原理圖中的R1 = (15-13)/0.002 = 1K;

=>穩(wěn)壓二極管的功耗 = 0.002*13 = 0.026W;

=>電阻的功耗 = (0.002+ib)*2。ib 約為 ic/80,也就是0.6mA左右。

=>則 電阻功耗= (0.003)*2 = 0.006W;

功耗很小,穩(wěn)壓二極管的功耗和電阻封裝都滿足功耗要求。

③濾波電容的取值

遵循公式↓

76b0c28c-7cfe-11ee-939d-92fbcf53809c.png

I 是放電電流, V 為紋波,f為頻率(開關(guān)頻率及負(fù)載工作頻率)

這里的計(jì)算只是參考,實(shí)際搭電路的時(shí)候可以根據(jù)實(shí)際情況自行調(diào)整。

④去耦電容的取值

去耦電容C2一般取值為濾波電容的1/5-1/10,可根據(jù)實(shí)際效果進(jìn)行調(diào)整。

硬件工程師及從業(yè)者都在關(guān)注我們

文章來源面向搜索

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 三極管
    +關(guān)注

    關(guān)注

    142

    文章

    3574

    瀏覽量

    121353
  • ldo
    ldo
    +關(guān)注

    關(guān)注

    35

    文章

    1879

    瀏覽量

    152962
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4003

    瀏覽量

    133238
  • Multisim
    +關(guān)注

    關(guān)注

    132

    文章

    755

    瀏覽量

    114916
  • 電源芯片
    +關(guān)注

    關(guān)注

    42

    文章

    1062

    瀏覽量

    76741

原文標(biāo)題:一篇搞定三種分立元件LDO(低成本+可調(diào)+精確輸出)

文章出處:【微信號(hào):gh_a6560e9c41d7,微信公眾號(hào):硬件筆記本】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    LDO基本原理與主要參數(shù)

      低壓差線性穩(wěn)壓器(LDO)的基本電路如圖1-1所示,該電路由串聯(lián)調(diào)整管VT、取樣電阻R1和R2、比較放大器A組成。  取樣電壓加在比較器A的同相輸入端,與加在反相輸入端的基準(zhǔn)電壓Uref相比較
    發(fā)表于 03-04 15:44

    常用的LDO芯片有哪些

    手上有一個(gè)高壓比如56V,一定要用LDO實(shí)現(xiàn)的話,需要多級(jí)降壓,不然芯片承受的壓差太大,導(dǎo)致芯片過熱損壞,如果考慮成本,可以使用分立器件搭建LDO。使用
    發(fā)表于 10-28 08:24

    介紹NMOS LDO的基本工作原理

    :工程師看海后臺(tái)回復(fù):LDO仿真文件就可以得到仿真源文件。PMOS LDO工作原理見以前的文章:LDO原理?mp.weixin.qq.com遠(yuǎn)山看海:LDO
    發(fā)表于 12-28 06:42

    LDO基本原理

    LDO基本原理 低壓差線性穩(wěn)壓器(LDO)的基本電路如圖1所示,該電路由串聯(lián)調(diào)整管VT、取樣電阻R1和R2、比較放大器A組成。
    發(fā)表于 11-30 10:18 ?1060次閱讀

    LDO基本原理

    低壓差線性穩(wěn)壓器(LDO)的基本電路如圖1-1 所示,該電路由串聯(lián)調(diào)整管VT、取樣電阻R1 和R2、比較放大器A 組成。
    發(fā)表于 06-05 17:10 ?2075次閱讀
    <b class='flag-5'>LDO</b>的<b class='flag-5'>基本原理</b>

    LDO基本原理與測(cè)試

    針對(duì)LDO基本原理進(jìn)行闡述,以及測(cè)試設(shè)計(jì)
    發(fā)表于 11-01 17:39 ?148次下載
    <b class='flag-5'>LDO</b>的<b class='flag-5'>基本原理</b>與測(cè)試

    LDO基本原理與測(cè)試.doc

    LDO基本原理與測(cè)試,個(gè)人收集整理了很久的資料,大家根據(jù)自己情況,有選擇性的下載吧~
    發(fā)表于 10-28 10:23 ?45次下載

    電平基本原理介紹

    電平基本原理介紹
    發(fā)表于 12-19 19:50 ?11次下載

    LDO參數(shù)解讀、特性、參考設(shè)計(jì)

    這篇博客講述LDO相關(guān)知識(shí),包括基本原理,參數(shù)解釋,特性及參考設(shè)計(jì)等。
    發(fā)表于 11-06 14:21 ?20次下載
    <b class='flag-5'>LDO</b>參數(shù)解讀、特性、參考設(shè)計(jì)

    電源系列2:LDO 基本 原理(二)

    :工程師看海后臺(tái)回復(fù):LDO仿真文件就可以得到仿真源文件。PMOS LDO工作原理見以前的文章:LDO原理?mp.weixin.qq.com遠(yuǎn)山看海:LDO
    發(fā)表于 01-06 11:38 ?42次下載
    電源系列2:<b class='flag-5'>LDO</b> 基本 原理(二)

    Buck電路基本原理

     經(jīng)典的三種基本的直-直變化電路包括降壓型Buck電路、升壓型Boost電路和升降壓型Buck-Boost電路,本文對(duì)Buck
    的頭像 發(fā)表于 03-17 11:07 ?8257次閱讀
    Buck<b class='flag-5'>電路</b>的<b class='flag-5'>基本原理</b>

    ldo與dcdc基本原理和區(qū)別

    ldo與dcdc基本原理和區(qū)別? LD0和DCDC都是電源管理器件,它們之間的主要區(qū)別在于其工作原理、電路結(jié)構(gòu)和應(yīng)用領(lǐng)域等方面。 一、基本原理: LD0芯片主要采用線性調(diào)節(jié)電壓方式,是
    的頭像 發(fā)表于 08-18 14:36 ?5303次閱讀

    低壓差穩(wěn)壓器(LDO)電路設(shè)計(jì)

    有幾種專門為LDO(低壓差)穩(wěn)壓器設(shè)計(jì)的集成電路芯片。使用標(biāo)準(zhǔn)運(yùn)算放大器和分立元件構(gòu)建 LDO 是一
    的頭像 發(fā)表于 12-19 16:15 ?1077次閱讀
    低壓差穩(wěn)壓器(<b class='flag-5'>LDO</b>)<b class='flag-5'>電路</b>設(shè)計(jì)

    LDO及線性穩(wěn)壓電路的功耗如何計(jì)算

    線性穩(wěn)壓器(LDO)是一常見的電源管理器件,廣泛應(yīng)用于各種電子設(shè)備中。 LDO基本原理 線性穩(wěn)壓器(LDO)是一
    的頭像 發(fā)表于 07-14 10:06 ?1610次閱讀

    如何合理設(shè)計(jì)LDO電路?LDO電路基本原理

    LDO電路設(shè)計(jì)是一項(xiàng)復(fù)雜而又關(guān)鍵的任務(wù)。在設(shè)計(jì)過程中,需要充分考慮輸入電壓范圍、輸出電壓、負(fù)載電流、壓差、穩(wěn)定性、噪聲和保護(hù)功能等因素,選擇合適的LDO芯片,并進(jìn)行合理的反饋網(wǎng)絡(luò)設(shè)計(jì)、電容和電感選擇
    的頭像 發(fā)表于 10-15 13:31 ?166次閱讀
    如何合理設(shè)計(jì)<b class='flag-5'>LDO</b><b class='flag-5'>電路</b>?<b class='flag-5'>LDO</b><b class='flag-5'>電路基本原理</b>