0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯行紀(jì)宣布推出布局布線工具AmazeSys

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2023-11-13 14:40 ? 次閱讀

2023年11月10日,芯行紀(jì)科技有限公司(簡稱“芯行紀(jì)”)在中國ic 2023年會及廣州ic產(chǎn)業(yè)創(chuàng)新發(fā)展論壇(簡稱“ICCAD 2023”)正式宣布數(shù)字布局和布局布線工具amazesys上市。

作為新一代的數(shù)字芯片物理設(shè)計和實(shí)現(xiàn)工具,amazesys包括宏單元布局規(guī)劃、電源規(guī)劃、布局、時鐘樹綜合、布線、優(yōu)化、寄生參數(shù)提取以及時序功耗分析等物理學(xué)的完整的功能模塊,包括先進(jìn)工藝制程中的大規(guī)模設(shè)計支持。Netlist到GDS服務(wù)數(shù)字芯片的設(shè)計完整的后端進(jìn)程從設(shè)計到制造的傳達(dá)的職能。以出色的實(shí)力進(jìn)一步提高設(shè)計效率,可以積累新的開發(fā)經(jīng)驗(yàn)。

內(nèi)置先進(jìn)機(jī)器學(xué)習(xí)引擎內(nèi)核的amazesys可以從整體角度分析設(shè)計內(nèi)容,為soc開發(fā)者提供更高的智能化和定制優(yōu)化解決方案,并迅速實(shí)現(xiàn)均衡性能、電力消耗和面積(ppa)等設(shè)計指標(biāo)。全新的分散數(shù)據(jù)結(jié)構(gòu)支持分散優(yōu)化,動態(tài)合理分配硬件資源,使多個作業(yè)同時運(yùn)行,最大限度地提高計算效率,加快設(shè)計收斂進(jìn)程?;谕耆灾鞯暮灻A段寄生因子提取和時間順序電力分析引擎,amazesys輸出與業(yè)界標(biāo)準(zhǔn)簽名工具非常一致的結(jié)果,大幅減少重復(fù)周期。為開發(fā)者提供比以往任何一年都豐富的設(shè)計體驗(yàn)的親切的多功能界面,可以實(shí)時觀看、修改并提供反饋。

amazesys芯片設(shè)計及加工技術(shù)的復(fù)雜性越來越高,隨著芯片制造過程的新的創(chuàng)新因素持續(xù)更新,完全獨(dú)立研發(fā)的進(jìn)程是系統(tǒng)的所有部分都與顧客的要求迅速一致可以保證。強(qiáng)大的關(guān)鍵核心技術(shù)引擎和獨(dú)特的基礎(chǔ)數(shù)據(jù)結(jié)構(gòu),將賦予設(shè)計,布線全過程新的智能化表現(xiàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 數(shù)字芯片
    +關(guān)注

    關(guān)注

    1

    文章

    105

    瀏覽量

    18355
  • 功能模塊
    +關(guān)注

    關(guān)注

    0

    文章

    19

    瀏覽量

    2707
  • 寄生參數(shù)
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    2048
收藏 人收藏

    評論

    相關(guān)推薦

    紀(jì)科技完成數(shù)億元B輪融資

    近日,數(shù)字實(shí)現(xiàn)EDA先進(jìn)解決方案供應(yīng)商紀(jì)科技有限公司(簡稱“紀(jì)”)
    的頭像 發(fā)表于 05-29 14:42 ?522次閱讀

    紀(jì)科技完成B輪數(shù)億元融資,致力于打造安全高效的數(shù)字實(shí)現(xiàn)E

    2024年5月28日,數(shù)字實(shí)現(xiàn)EDA領(lǐng)先者紀(jì)科技有限公司(以下簡稱“紀(jì)”)
    的頭像 發(fā)表于 05-28 17:00 ?698次閱讀

    紀(jì)完成數(shù)億元B輪融資,由紐爾利資本和祥峰成長基金聯(lián)合領(lǐng)投

    2024年5月28日,數(shù)字實(shí)現(xiàn)EDA先進(jìn)解決方案供應(yīng)商紀(jì)科技有限公司(以下簡稱“紀(jì)”)
    的頭像 發(fā)表于 05-28 11:30 ?1012次閱讀

    如何降低5M8母頭布線差錯率

    德索工程師說道布線設(shè)計是5M8母頭布線工作的基礎(chǔ),其質(zhì)量直接影響到布線差錯率的高低。通過優(yōu)化布線路徑,減少線路的長度和復(fù)雜度,可以降低
    的頭像 發(fā)表于 05-24 15:53 ?203次閱讀
    如何降低5<b class='flag-5'>芯</b>M8母頭<b class='flag-5'>布線</b>差錯率

    紀(jì)科技宣布推出數(shù)字實(shí)現(xiàn)一站式優(yōu)化修復(fù)工具AmazeECO

    2024年5月16日,紀(jì)科技有限公司(以下簡稱“紀(jì)”)
    的頭像 發(fā)表于 05-16 14:25 ?359次閱讀

    紀(jì)榮獲“2024中國IC設(shè)計成就獎之年度創(chuàng)新EDA公司”獎項

    2024年3月29日,紀(jì)科技有限公司(以下簡稱“紀(jì)”)憑借其在數(shù)字實(shí)現(xiàn)EDA領(lǐng)域的多項創(chuàng)
    的頭像 發(fā)表于 04-01 17:14 ?917次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>行</b><b class='flag-5'>紀(jì)</b>榮獲“2024中國IC設(shè)計成就獎之年度創(chuàng)新EDA公司”獎項

    紀(jì)AmazeFP-ME引領(lǐng)智能EDA領(lǐng)域的新篇章

    紀(jì)科技有限公司,一直致力于推動EDA(電子設(shè)計自動化)領(lǐng)域的創(chuàng)新發(fā)展。該公司全新的AmazeFP-ME平臺,開啟智能EDA的新旅程。
    的頭像 發(fā)表于 02-04 09:29 ?935次閱讀

    PCB電路板布局布線設(shè)計交流

    PCB電路板布局布線設(shè)計交流
    發(fā)表于 01-19 22:27

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動布局布線。但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可以讓自己的設(shè)計完美無缺。
    發(fā)表于 01-02 15:58 ?617次閱讀

    fpga布局布線算法加速

    現(xiàn)代電子設(shè)備中,針對復(fù)雜的數(shù)字電路,F(xiàn)PGA(Field-Programmable Gate Array)是一種非常優(yōu)秀的可編程邏輯器件。在FPGA的設(shè)計過程中,布局布線算法是關(guān)鍵步驟之一,其主要
    的頭像 發(fā)表于 12-20 09:55 ?676次閱讀

    [ElfBoard]AltiumDesigner實(shí)用技巧知多少-相同電路快速布局布線

    AltiumDesigner 實(shí)用技巧——相同電路快速布局布線 在進(jìn)行設(shè)計開發(fā)的時候,總會遇到相同的電路,或者模塊,這些電路可以使用相同的布局和走線,例如 DC-DC 電源、網(wǎng)口 PHY 電路部分
    發(fā)表于 12-05 16:37

    PCB元器件布局布線基本規(guī)則

    電子發(fā)燒友網(wǎng)站提供《PCB元器件布局布線基本規(guī)則.docx》資料免費(fèi)下載
    發(fā)表于 11-13 16:10 ?33次下載

    紀(jì)宣布推出布局布線工具AmazeSys

    內(nèi)嵌先進(jìn)的機(jī)器學(xué)習(xí)引擎內(nèi)核,AmazeSys能夠?yàn)镾oC開發(fā)人員提供針對性更強(qiáng)的高度智能化和量身推薦的優(yōu)化方案,從全局角度分析設(shè)計內(nèi)容,平衡且快速達(dá)成性能、功耗和面積(PPA)等設(shè)計指標(biāo)。
    的頭像 發(fā)表于 11-10 16:10 ?661次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>行</b><b class='flag-5'>紀(jì)</b><b class='flag-5'>宣布</b><b class='flag-5'>推出</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b><b class='flag-5'>工具</b><b class='flag-5'>AmazeSys</b>

    關(guān)于PCB布局布線的設(shè)計技巧

    隨著PCB 尺寸要求越來越小,器件密度要求越來越高,PCB 設(shè)計的難度也越來越大。如何實(shí)現(xiàn)PCB 高的布通率以及縮短設(shè)計時間,在這筆者談?wù)剬CB 規(guī)劃、布局布線的設(shè)計技巧。
    發(fā)表于 11-09 15:24 ?401次閱讀

    電源電路布局布線如何進(jìn)行

    在進(jìn)行電路設(shè)計時,電源布局布線是一個非常重要的步驟,一個電子硬件主板,如果本身供電就不穩(wěn)定,又談何電子主板電路穩(wěn)定呢? 在實(shí)際的電源電路設(shè)計中,常常會使用到DCDC電源電路,因?yàn)橄啾扔贚DO電路
    的頭像 發(fā)表于 11-06 14:46 ?489次閱讀