0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶圓廠拼的不只是先進邏輯工藝節(jié)點,異構(gòu)集成技術(shù)不可小覷

E4Life ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚 ? 2023-11-21 00:13 ? 次閱讀

電子發(fā)燒友網(wǎng)報道(文/周凱揚)對于任何先進晶圓廠來說,逐漸放緩的制造工藝進步已經(jīng)開始對其業(yè)務(wù)造成部分影響。即便是頭部客戶,也會追求相對成熟的工藝來減少設(shè)計和制造成本。為了不讓芯片性能停滯不前,絕大多數(shù)廠商會選擇異構(gòu)集成的方式,借助先進封裝技術(shù)實現(xiàn)“超越摩爾”。諸如臺積電、英特爾等廠商,也都紛紛推出了3DFabric、Foveros之類的技術(shù),而三星也不甘落后,一并追求突破半導(dǎo)體技術(shù)的極限。

為了進一步發(fā)揮其先進封裝技術(shù)優(yōu)勢,三星于去年年底在其半導(dǎo)體業(yè)務(wù)部門內(nèi)成立了先進封裝(AVP)業(yè)務(wù)團隊。作為一家同時具備內(nèi)存、邏輯代工和封裝業(yè)務(wù)的廠商,三星在異構(gòu)集成上已經(jīng)有了多年的經(jīng)驗,尤其是邏輯與內(nèi)存的異構(gòu)集成。

I-Cube

以絕大多數(shù)服務(wù)器芯片面臨的帶寬問題為例,三星針對不同的帶寬需求,提供了完備的解決方案。比如針對需要1TB/s的超大帶寬場景,三星提供了邏輯電路垂直堆疊的架構(gòu)。而針對需要超大內(nèi)存帶寬的場景,比如196GB/s到1TB/s的帶寬范圍內(nèi),三星則提供了邏輯電路與HBM堆疊至硅中介層上的方案,I-CubeS。

且根據(jù)HBM die的配置分布,三星已經(jīng)推出了I-Cube2、I-Cube4、I-Cube8三大方案,更為復(fù)雜的I-Cube12也已經(jīng)在研發(fā)過程中,預(yù)計明年第四季度成功驗證,2025年實現(xiàn)量產(chǎn)。這也是越來越多服務(wù)器、AI芯片所選的方案,I-Cube與HBM3的搭配提供了相對GDDR6更高的容量和帶寬。

wKgZomVbMZGARk9lAAExLMSY-2U991.png
三星Cube異構(gòu)集成技術(shù) / 三星


除此之外,三星也在研究HBM與邏輯電路直接垂直堆疊的方案,這類HBM無需緩存die,而是將緩存die集成到邏輯die中,進一步提高能效降低延遲。有趣的是,最近韓媒也爆出消息,SK海力士將與英偉達聯(lián)合研究GPU直接堆疊HBM4的設(shè)計,不過其最終封裝可能會由臺積電來接手。

針對60-196GB/s內(nèi)存帶寬區(qū)間的應(yīng)用,比如頭戴AR/VR等設(shè)備,三星的計劃是進一步提高其能效和降低延遲。為此,三星正在進行LLW DRAM這一低延遲寬IO產(chǎn)品的研發(fā),用于替代傳統(tǒng)的LPDDR內(nèi)存。其異構(gòu)集成結(jié)構(gòu)是將邏輯電路和LLW內(nèi)存垂直堆疊在重布線層(RDL)上,根據(jù)三星給出的數(shù)據(jù),相比傳統(tǒng)的FBGA封裝LPDDR內(nèi)存,其I/O數(shù)、帶寬都將成倍增長,而相比硅中介層的方案又可以節(jié)省20%的封裝成本。

X-Cube

至于全3D的邏輯異構(gòu)集成方案X-Cube,則是通過微凸塊或更先進的銅鍵合技術(shù),將兩塊垂直堆疊的邏輯裸片連接起來。其實早在HBM的垂直堆疊上,三星就已經(jīng)用上了微凸塊連接技術(shù),且自2016年就實現(xiàn)了大規(guī)模量產(chǎn)。

然而面對更為復(fù)雜的邏輯die垂直堆疊,則需要對其設(shè)計進一步改進,從而避免電源完整性、信號完整性以及熱設(shè)計上帶來的新問題。所以三星也在研究相關(guān)的集成硅電容、散熱增強設(shè)計等,來解決這些異構(gòu)集成實現(xiàn)過程中的頑疾。

三星代工業(yè)務(wù)的發(fā)展負責(zé)人Moonsoo Kang表示,他們預(yù)計將在明年開始量產(chǎn)微凸塊類型的X-Cube產(chǎn)品,而2026年才會開始量產(chǎn)銅鍵合的X-Cube產(chǎn)品。可以看出,在臺積電和英特爾廠商都已經(jīng)規(guī)劃好下一代先進封裝路線圖的前提下,三星也在加快步伐推進新技術(shù)的落地,這樣才能給其半導(dǎo)體業(yè)務(wù)帶來更多的競爭優(yōu)勢。

寫在最后

與依然在緩步推進的邏輯工藝不同,異構(gòu)集成這類先進封裝技術(shù)最終是起到降低設(shè)計成本,提高芯片設(shè)計效率并優(yōu)化PPA的目的,更像是對摩爾定律的一個橫向擴展。而作為晶圓廠,在鉆研這類技術(shù)的同時,也必須與EDA、Chiplet、PCB等領(lǐng)域的廠商達成深入合作,才有可能把這類業(yè)務(wù)推向更多的芯片設(shè)計公司。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶圓廠
    +關(guān)注

    關(guān)注

    7

    文章

    608

    瀏覽量

    37719
收藏 人收藏

    評論

    相關(guān)推薦

    薄板焊激光焊接工藝

    薄板焊激光焊接工藝具有熱影響區(qū)小、速度快、焊接質(zhì)量高等優(yōu)點,廣泛應(yīng)用于汽車、航空航天、電子設(shè)備等領(lǐng)域。未來,該工藝將向高效、高精度、智能化方向發(fā)展,拓展更多應(yīng)用領(lǐng)域,推動制造業(yè)發(fā)展。
    的頭像 發(fā)表于 10-17 09:48 ?121次閱讀

    晶合集成28納米邏輯工藝通過驗證

    近日,晶合集成在新工藝研發(fā)領(lǐng)域取得了重要突破。在2024年第三季度,晶合集成成功通過了28納米邏輯芯片的功能性驗證,并順利點亮了TV,標志著其28納米制程
    的頭像 發(fā)表于 10-10 17:10 ?368次閱讀

    不只是前端,后端、產(chǎn)品和測試也需要了解的瀏覽器知識(二)

    繼上篇《 不只是前端,后端、產(chǎn)品和測試也需要了解的瀏覽器知識(一)》介紹了瀏覽器的基本情況、發(fā)展歷史以及市場占有率。 本篇文章將介紹瀏覽器基本原理。 在掌握基本原理后,通過技術(shù)深入,在研發(fā)
    的頭像 發(fā)表于 08-12 14:32 ?237次閱讀
    <b class='flag-5'>不只是</b>前端,后端、產(chǎn)品和測試也需要了解的瀏覽器知識(二)

    為什么45納米至130納米的工藝節(jié)點如此重要呢?

    如今,一顆芯片可以集成數(shù)十億個晶體管,晶體管排列越緊密,所需的工藝節(jié)點就越小,某些制造工藝已經(jīng)達到 5 納米甚至更小的節(jié)點
    的頭像 發(fā)表于 04-11 15:02 ?542次閱讀
    為什么45納米至130納米的<b class='flag-5'>工藝</b><b class='flag-5'>節(jié)點</b>如此重要呢?

    日月光應(yīng)邀出席SEMICON China異構(gòu)集成(先進封裝)國際會議

    為期一周的SEMICON China 活動于上周六在上海落下帷幕,整周活動開展得如火如荼, 特別是上周二(3月19日)舉辦的異構(gòu)集成(先進封裝)國際會議(HIIC)上,眾多業(yè)內(nèi)專家云集一堂,共同探討
    的頭像 發(fā)表于 03-27 14:46 ?352次閱讀

    激光焊如何提高汽車制造工藝?

    隨著激光焊的技術(shù)成熟及推廣,激光焊也逐步成為汽車行業(yè)降低坯料制造成本,提高生產(chǎn)效率,優(yōu)化模具生產(chǎn)工藝的一項重要技術(shù)。激光
    的頭像 發(fā)表于 03-26 09:55 ?352次閱讀
    激光<b class='flag-5'>拼</b>焊如何提高汽車制造<b class='flag-5'>工藝</b>?

    Cadence與Intel代工廠合作通過EMIB封裝技術(shù)實現(xiàn)異構(gòu)集成

    Cadence 與 Intel 代工廠合作開發(fā)并驗證了一項集成先進封裝流程。該流程能利用嵌入式多晶粒互連橋接(EMIB)技術(shù)來應(yīng)對異構(gòu)集成
    的頭像 發(fā)表于 03-11 11:48 ?722次閱讀

    一文解析異構(gòu)集成技術(shù)中的封裝天線

    為適應(yīng)異構(gòu)集成技術(shù)的應(yīng)用背景,封裝天線的實現(xiàn)技術(shù)也應(yīng)有所變化,利用封裝工藝的優(yōu)點以實現(xiàn)更佳的性能。
    發(fā)表于 02-29 11:11 ?1059次閱讀
    一文解析<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b><b class='flag-5'>技術(shù)</b>中的封裝天線

    全球知名晶圓廠的產(chǎn)能、制程、工藝平臺對比

    臺積電:13座晶圓廠(6/8/12英寸),產(chǎn)能1420萬片/年(12英寸),主要覆蓋工藝節(jié)點(0.5μm~3nm),工藝平臺覆蓋邏輯、混合信
    的頭像 發(fā)表于 02-27 17:08 ?646次閱讀
    全球知名<b class='flag-5'>晶圓廠</b>的產(chǎn)能、制程、<b class='flag-5'>工藝</b>平臺對比

    華芯邦科技開創(chuàng)異構(gòu)集成新紀元,Chiplet異構(gòu)集成技術(shù)衍生HIM異構(gòu)集成模塊賦能孔科微電子新賽道

    華芯邦科技將chiplet技術(shù)應(yīng)用于HIM異構(gòu)集成模塊中伴隨著集成電路和微電子技術(shù)不斷升級,行業(yè)也進入了新的發(fā)展周期。HIM
    的頭像 發(fā)表于 01-18 15:20 ?494次閱讀

    臺積電下一代接班人花落誰家?

    臺積電這個DTP團隊,正是其他晶圓代工廠難望其項背的主因之一。因為臺積電靠的不只是晶圓廠生產(chǎn)效能而已,更與設(shè)計業(yè)者及生態(tài)鏈合作,將各種不同復(fù)雜的設(shè)計有效地連結(jié)到晶圓廠量產(chǎn),這是其他競爭對手很難模仿的。
    的頭像 發(fā)表于 12-27 10:51 ?625次閱讀

    先進封裝實現(xiàn)不同技術(shù)和組件的異構(gòu)集成

    先進的封裝技術(shù)可以將多個半導(dǎo)體芯片和組件集成到高性能的系統(tǒng)中。隨著摩爾定律的縮小趨勢面臨極限,先進封裝為持續(xù)改善計算性能、節(jié)能和功能提供了一條途徑。但是,與亞洲相比,美國目前在
    的頭像 發(fā)表于 12-14 10:27 ?871次閱讀
    <b class='flag-5'>先進</b>封裝實現(xiàn)不同<b class='flag-5'>技術(shù)</b>和組件的<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>

    異構(gòu)集成時代半導(dǎo)體封裝技術(shù)的價值

    異構(gòu)集成時代半導(dǎo)體封裝技術(shù)的價值
    的頭像 發(fā)表于 11-28 16:14 ?427次閱讀
    <b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>時代半導(dǎo)體封裝<b class='flag-5'>技術(shù)</b>的價值

    什么是異構(gòu)集成?什么是異構(gòu)計算?異構(gòu)集成異構(gòu)計算的關(guān)系?

    異構(gòu)集成主要指將多個不同工藝節(jié)點單獨制造的芯片封裝到一個封裝內(nèi)部,以增強功能性和提高性能。
    的頭像 發(fā)表于 11-27 10:22 ?6367次閱讀
    什么是<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>?什么是<b class='flag-5'>異構(gòu)</b>計算?<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>、<b class='flag-5'>異構(gòu)</b>計算的關(guān)系?

    混合鍵合推動異構(gòu)集成發(fā)展

    傳統(tǒng)的二維硅片微縮技術(shù)達到其成本極限,半導(dǎo)體行業(yè)正轉(zhuǎn)向異構(gòu)集成技術(shù)異構(gòu)集成是指不同特征尺寸和材
    的頭像 發(fā)表于 10-30 16:07 ?774次閱讀
    混合鍵合推動<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>發(fā)展