0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在高速PCB設(shè)計中,多個信號層的敷銅在接地和接電源上應(yīng)如何分配?

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-11-24 14:38 ? 次閱讀

在高速PCB設(shè)計中,信號層的空白區(qū)域可以敷銅,而多個信號層的敷銅在接地和接電源上應(yīng)如何分配?

在高速PCB設(shè)計中,信號層的空白區(qū)域可以敷銅,而多個信號層的敷銅在接地和接電源上應(yīng)該經(jīng)過合理分配。接地和接電源的設(shè)計是非常重要的,它們直接影響到信號的穩(wěn)定性和抗干擾能力。下面將詳細介紹在高速PCB設(shè)計中如何分配接地和接電源銅。

1. 接地的分配:

接地是連接系統(tǒng)各個部分的參考平面,它的作用是提供回路供應(yīng)和抗干擾能力。在高速PCB設(shè)計中,接地主要分為全局接地和局部接地。

全局接地:全局接地是指整個PCB板的主接地,為了使信號在PCB板內(nèi)保持平衡和穩(wěn)定,全局接地應(yīng)該覆蓋整個信號層。在布局時,可以將全局接地與供電層相結(jié)合,形成一個連續(xù)的金屬平面。同時,全局接地應(yīng)該盡量靠近信號和供電層,減少回流路徑的長度。

局部接地:局部接地是指在信號線附近分配的接地。在高速PCB設(shè)計中,局部接地的目的是提供近場回流路徑,防止信號發(fā)生干擾。局部接地應(yīng)該設(shè)在信號線的兩側(cè),以形成閉環(huán)路徑,并且與信號線之間的距離應(yīng)盡量近。局部接地也可以用于連接電容濾波器,以進一步抑制高頻噪聲。

2. 電源的分配:

電源是提供電流的供應(yīng)源,它的設(shè)計涉及到供電的穩(wěn)定性和電流的可靠性。在高速PCB設(shè)計中,電源主要分為正電源和負電源。

正電源和負電源:正電源和負電源應(yīng)該盡量分開布局,減少相互之間的干擾。在布局時,正電源和負電源應(yīng)盡量靠近需要供電的器件或模塊,并與其連接。同時,正電源和負電源應(yīng)該盡量與接地平面保持平行或垂直,以減少回流路徑的長度。

電源的過濾:為了進一步保證供電的穩(wěn)定性,可以在電源附近添加適當(dāng)?shù)臑V波電容。這些濾波電容可以用于去除電源線上的高頻噪聲,從而提供干凈的供電。濾波電容的布局應(yīng)盡量靠近供電器件,以最大限度地減少回流路徑。

總結(jié):

在高速PCB設(shè)計中,信號層的空白區(qū)域可以敷銅,并且要合理分配接地和接電源。接地應(yīng)包括全局接地和局部接地,以提供回路供應(yīng)和抗干擾能力。電源應(yīng)分為正電源和負電源,并且盡量分開布局,以減少相互之間的干擾。同時,適當(dāng)添加濾波電容可以提高供電的穩(wěn)定性。以上是在高速PCB設(shè)計中關(guān)于接地和接電源分配的一些建議,希望對你有所幫助。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 濾波電容
    +關(guān)注

    關(guān)注

    8

    文章

    456

    瀏覽量

    39940
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4659

    瀏覽量

    84939
  • 負電源
    +關(guān)注

    關(guān)注

    0

    文章

    31

    瀏覽量

    11995
收藏 人收藏

    評論

    相關(guān)推薦

    PCB想要做好鋪,這幾點不容忽視!

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計當(dāng)中鋪處理方法有哪些?高速PCB設(shè)計的正
    的頭像 發(fā)表于 07-30 09:21 ?302次閱讀

    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)

    ,是一個不間斷的金屬區(qū)域,只覆蓋PCB的一部分。通常,一個PCB存在多個小平面。平面和小平
    發(fā)表于 07-19 16:56

    PCB設(shè)計表面到底應(yīng)不應(yīng)該

    pcb設(shè)計,我們經(jīng)常疑惑pcb的表面應(yīng)不應(yīng)該鋪?這個其實是視情況而定的,首先我們需要了解表
    的頭像 發(fā)表于 04-15 08:38 ?1740次閱讀
    <b class='flag-5'>PCB設(shè)計</b>表面到底<b class='flag-5'>應(yīng)</b>不應(yīng)該<b class='flag-5'>敷</b><b class='flag-5'>銅</b>?

    PCB板設(shè)計時,鋪有什么技巧和要點?

    信號傳輸?shù)闹С?,因?b class='flag-5'>在鋪的過程當(dāng)中,我們需要做到以下幾點。 高速PCB設(shè)計當(dāng)中鋪處理方法 1
    的頭像 發(fā)表于 01-16 09:12 ?974次閱讀

    EMC之PCB設(shè)計技巧

    開關(guān)信號。如果可能的話,應(yīng)使用接地信號保護它們。多層PCB
    發(fā)表于 12-19 09:53

    高速電路設(shè)計,如何應(yīng)對PCB設(shè)計信號線的跨分割

    一站式PCBA智造廠家今天為大家講講PCB信號跨分割線怎么處理?PCB設(shè)計跨分割的處理方法。 PCB
    的頭像 發(fā)表于 12-04 10:26 ?689次閱讀
    <b class='flag-5'>在</b><b class='flag-5'>高速</b>電路設(shè)計<b class='flag-5'>中</b>,如何應(yīng)對<b class='flag-5'>PCB設(shè)計</b>中<b class='flag-5'>信號</b>線的跨分割

    高速PCB設(shè)計的射頻分析與處理方法

    射頻(Radio Frequency,RF)電路現(xiàn)代電子領(lǐng)域中扮演著至關(guān)重要的角色,涵蓋了廣泛的應(yīng)用,從通信系統(tǒng)到雷達和射頻識別(RFID)等。高速PCB設(shè)計
    的頭像 發(fā)表于 11-30 07:45 ?792次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的射頻分析與處理方法

    高速PCB設(shè)計當(dāng)中鋪處理方法

    高速PCB設(shè)計當(dāng)中鋪處理方法
    的頭像 發(fā)表于 11-24 18:03 ?725次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>當(dāng)中鋪<b class='flag-5'>銅</b>處理方法

    PCB設(shè)計的疊原則

    相鄰地層的作用下可以有效的減小信號之間的串?dāng)_和電磁輻射,地層可用于提供電流回路和屏蔽信號的電磁輻射,特別是高頻高速
    的頭像 發(fā)表于 11-13 07:50 ?1530次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的疊<b class='flag-5'>層</b>原則

    PCB設(shè)計高速電路布局布線(

    高速電路無疑是PCB設(shè)計要求非常嚴苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以
    的頭像 發(fā)表于 11-06 15:14 ?570次閱讀

    關(guān)于的9個注意點

    如果PCB的地較多,有SGND、AGND、GND,等等,就要根據(jù)PCB板面位置的不同,分別以主要的“地”作為基準(zhǔn)參考來獨立覆,數(shù)字地和模擬地分開來
    發(fā)表于 11-06 14:55 ?819次閱讀

    PCB設(shè)計中鋪的好處和壞處

    PCB在所有設(shè)計內(nèi)容都設(shè)計完成之后,通常還會進行最后一步的關(guān)鍵步驟,那就是鋪。鋪可以將主要的地( GND , SGND(信號地) , AGND(模擬地) )連接在一起。
    的頭像 發(fā)表于 11-06 10:14 ?3323次閱讀

    高速信號pcb設(shè)計的布局

    對于高速信號,pcb的設(shè)計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導(dǎo)致實際設(shè)計出來的東西和原本預(yù)期的效果相差很多。 所以
    的頭像 發(fā)表于 11-06 10:04 ?722次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>pcb設(shè)計</b><b class='flag-5'>中</b>的布局

    解答PCB設(shè)計技巧疑難解析(二)

    一般空白區(qū)域的絕大部分情況是接地。只是高速信號
    發(fā)表于 11-03 15:04 ?380次閱讀

    PCB設(shè)計,是否應(yīng)該去除死(孤島)呢?

    PCB設(shè)計,是否應(yīng)該去除死(孤島)呢? PCB(Printed Circuit Boar
    的頭像 發(fā)表于 10-31 14:43 ?1631次閱讀