0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

避免PCB設(shè)計中出現(xiàn)EMC和EMI的9個技巧

Torex產(chǎn)品資訊 ? 來源:頭條號張工談DFM ? 2023-11-27 15:41 ? 次閱讀

一、什么是PCB設(shè)計中的 EMC電磁兼容和EMI電磁干擾?

1、EMC 電磁兼容

EMC是電磁兼容的簡稱。PCB 中的 EMC 是電路板在其電磁環(huán)境中工作而不會對周圍的其他設(shè)備產(chǎn)生難以忍受的電磁干擾的能力。

一般來說,實現(xiàn)符合 EMC 的設(shè)計,工程師必要要考慮三個基本方面:

產(chǎn)生不需要的電磁輻射及其傳播

設(shè)計或組件各自易受電磁干擾的脆弱性

PCB 設(shè)計不應(yīng)對其自身造成無法容忍的電磁干擾

簡單的說,EMC 就是電子系統(tǒng)在共同的電磁環(huán)境下運(yùn)行的能力,首先不受其他系統(tǒng)的影響,其次,不受其他系統(tǒng)的干擾,最后,不受自身的干擾。

2、EMI 電磁干擾

EMI 是電磁干擾的簡稱。

EMI 指電磁波從其他設(shè)備或自然來源對一個設(shè)備的負(fù)面影響或破壞。EMI 也稱為電磁噪聲。每個工程師都應(yīng)該遵循 EMC 配置標(biāo)準(zhǔn),以將 EMI 總量及其影響降至最低。

在印刷電路板上,有各種潛在的干擾源,可能會導(dǎo)致以下類別的各種潛在影響:

傳導(dǎo)發(fā)射(信號電源完整性)

輻射發(fā)射

抗輻射和傳導(dǎo)發(fā)射

靜電放電

二、 避免PCB設(shè)計中 出現(xiàn)EMC和EMI的9個技巧

1、地平面

因為所有電路都需要接地,所以接地層是預(yù)防 EMI 的第一防線。有以下措施可以減少 EMI:

增加接地區(qū)域

在 PCB 內(nèi)部盡可能多地增加接地區(qū)域,可以通過接地的區(qū)域有效地分散、減少流出和串?dāng)_。如果接地層太少,完全可以添加一層。

接地層

特別是在多層 PCB 中,接地層是非常重要的,較高的阻抗水平通常是由偷銅和散列接地層引起的。

每個組件都應(yīng)該連接到地平面

每個組件都應(yīng)該連接到接地平面或者接地點。

去耦電容

如果設(shè)計包含去耦電容,則需要連接到接地層,可以通過減小環(huán)的幅度來減小返回電流

接地層直接放置在帶有信號跡線的平面下方

這個平面可以屏蔽 EMI,提供電感和低電阻公共接地。對于某些區(qū)域,可能需要隔離接地,以使接地電流無法流過該部分。

數(shù)字地和模擬地要分開

如果電路板上既有模擬電路又有線性電路,則應(yīng)相互隔離。低頻電路應(yīng)該更多地依賴單點并聯(lián)接地。當(dāng)實際走線過程中出現(xiàn)問題時,可以先進(jìn)行部分串聯(lián)接地,再進(jìn)行并聯(lián)接地。高頻電路往往依賴于多點串聯(lián)接地,接地線應(yīng)短而粗。網(wǎng)格狀銅箔應(yīng)大量應(yīng)用在高頻元件周圍。

地線盡可能粗

接地線應(yīng)盡可能粗,以便通過大于 PCB 允許電流兩倍的電流,以增加抗噪性。如果采用灌銅做地線,應(yīng)避免死銅。此外,功能相近的銅線應(yīng)通過粗引線相互連接,以保證地線的質(zhì)量,同時降低噪聲。

接地系統(tǒng)長度應(yīng)保持在最短

接地系統(tǒng)長度應(yīng)保持在最短,以防止電感成為問題。在低頻下,這種影響會變得非常顯著。粗線可以提供幫助,以及在 PCB 上使用帶有關(guān)鍵軌道的接地層。

地線形成閉環(huán)回路

對于僅包含數(shù)字電路的電路板,可以通過將接地電路設(shè)計成圓形回路來提高抗噪聲能力。

2、電源設(shè)計

不恰當(dāng)?shù)碾娫丛O(shè)計會導(dǎo)致產(chǎn)生較大的噪聲,最終降低產(chǎn)品的性能。導(dǎo)致電源不穩(wěn)定的兩個主要因素:

1)在高速開關(guān)狀態(tài)下,瞬態(tài)交流電流過大

2)電流回路上存在電感 因此,PCB 設(shè)計中應(yīng)充分考慮電源的完整性,還需要遵循以下規(guī)則:

電源去耦濾波設(shè)計

IC 芯片電源兩端橋接一個電容為 0.01μF 至 0.1μF 的去耦電容,可以顯著降低整個電路板的噪聲和浪涌電流。完成電流補(bǔ)償后,去耦電容越低越好。由于引線電感低,因此應(yīng)最佳使用安裝電容。

對電源進(jìn)行濾波最有效的方法是在交流電源線處布置濾波器。為防止引線相互耦合或產(chǎn)生環(huán)路,濾波器的輸入和輸出線應(yīng)從電路板的兩側(cè)引出,引線應(yīng)盡可能短。

電源保護(hù)設(shè)計

電源保護(hù)設(shè)計涵蓋過流保護(hù)、欠壓報警、軟啟動和過壓保護(hù)。通過熔斷器的應(yīng)用,可以在 PCB 的功率部分實現(xiàn)過流保護(hù)。

為了防止熔斷器在熔化過程中影響其他模塊,輸入電壓也應(yīng)設(shè)計為保持電容。 為防止過電壓意外損壞元器件,應(yīng)通過放電管、壓敏電阻等保護(hù)裝置在配電線與地電位之間建立等電位,實現(xiàn)過電壓保護(hù)。

3、PCB 布局

PCB 尺寸

必須考慮 PCB 尺寸。當(dāng)涉及到超大尺寸的電路板時,隨著阻抗的增加、抗噪能力的降低和制造成本的上升,走線必須走很長一段路。

當(dāng)電路板尺寸特別小時,會造成散熱問題,并且相鄰走線之間容易發(fā)生串?dāng)_。推薦的 PCB 尺寸為長寬比為 3:2 或 4:3 的矩形。此外,當(dāng)板材尺寸超過200mm*150mm時,應(yīng)考慮板材收回的機(jī)械強(qiáng)度。

避免直角

過孔、走線等部分避免 45° 到 90°,走線達(dá)到超過 45 °時,電容會增加。

結(jié)果,特性阻抗發(fā)生變化,導(dǎo)致反射,這種反射會導(dǎo)致 EMI。你可以通過修整需要轉(zhuǎn)角的走線或通過兩個或多個 45 度或更小的角度對它們進(jìn)行布線來避免此問題。

保持信號分離

數(shù)字電路、模擬電路和噪聲源應(yīng)獨(dú)立放置在板上,高頻電路應(yīng)與低頻電路隔離。此外,應(yīng)注意強(qiáng)弱信號的分量分布和信號傳輸方向問題。

盡可能增加走線寬度

更寬的走線尺寸可有效減少輻射發(fā)射。

使電流回路盡可能小

使返回電流路徑盡可能短,并沿著電阻最小的路徑布線。返回路徑的長度應(yīng)與傳輸跡線的長度大致相同或更短。

謹(jǐn)慎使用過孔

過孔在 PCB 設(shè)計中是必要的,因為它們可以在布線時利用電路板中的多個層。但是,在使用它們時必須小心。

通孔將其自身的電感和電容效應(yīng)添加到混合物中,由于特性阻抗的變化可能導(dǎo)致反射。過孔也會增加走線長度,這需要匹配。盡可能避免使用過孔作為差分走線。

4、元器件放置

分離模擬和數(shù)字組件

與走線一樣,始終將模擬和數(shù)字電路和組件分開。將模擬電路和數(shù)字電路放置得很近可能會導(dǎo)致串?dāng)_等問題。

為避免這種情況,請使用屏蔽、多層和單獨(dú)的接地,使模擬和數(shù)字信號盡可能遠(yuǎn)離彼此,一般來說,最好將模擬信號和數(shù)字信號完全分開。

小心高速組件

越快越小,它可能產(chǎn)生的 EMI 量就越大。你可以通過屏蔽和過濾來對抗這種自然的 EMI。

1)可以在電路板設(shè)計中將高速組件與其他組件分開。

2)另一個要采取的措施是保持高速信號和時鐘盡可能短,并與接地層相鄰。這些措施有助于將串?dāng)_、噪音和輻射水平控制在可接受的水平范圍內(nèi)。

組件根據(jù)相同的分類進(jìn)行放置

兼容的組件應(yīng)獨(dú)立放置,以確保組件在空間中不會相互干擾。

重量超過 15 克的組件在被支撐固定之前不應(yīng)進(jìn)行焊接

不應(yīng)該組裝又大又重且產(chǎn)生大量熱量的組件,相反,應(yīng)該組裝在成品盒子的底板上。此外,必須保證散熱,并且熱敏組件應(yīng)遠(yuǎn)離產(chǎn)生熱量的組件。

優(yōu)先選用 IC 元件

與分立元件相比,IC元件具有封裝優(yōu)良、焊點少、故障率低等優(yōu)點,應(yīng)優(yōu)先選用。此外,應(yīng)選擇信號斜率相對較慢的器件,以減少信號產(chǎn)生的高頻部分。表面貼裝器件的應(yīng)用可以減少走線長度,降低阻抗并提高 EMC。

敏感元件放置

敏感信號元件應(yīng)遠(yuǎn)離電源和大功率設(shè)備,敏感信號線絕不允許穿過大功率設(shè)備。熱敏元件應(yīng)放置在遠(yuǎn)離熱器件的位置,而溫度敏感元件應(yīng)放置在溫度最低的區(qū)域。

高電位差元件放置

高電位差元件之間的距離應(yīng)加大,以免發(fā)生短路。另外,大功率元器件應(yīng)盡量布置在測試時手摸不到的地方,并經(jīng)過絕緣保護(hù)。

5、PCB 層數(shù)設(shè)計

適當(dāng)?shù)?PCB 層數(shù)

在層數(shù)方面,單層 PCB、雙層 PCB 和多層 PCB 。

單層 PCB 和雙層 PCB 適用于中低密度布線或低完整性電路。基于制造成本的考慮,大多數(shù)消費(fèi)電子產(chǎn)品依賴于單層 PCB 或雙層 PCB 。然而,由于它們的結(jié)構(gòu)缺陷,它們都會產(chǎn)生大量的EMI,并且它們對外部干擾也很敏感。

多層 PCB 往往更多地應(yīng)用于高密度布線和高完整性芯片電路。因此,當(dāng)信號頻率較高且電子元件分布密集時,應(yīng)選擇至少 4 層的 PCB。在多層 PCB 設(shè)計中,電源層和地層應(yīng)專門布置,信號線和地線之間的距離要減小。

結(jié)果,所有信號的環(huán)路面積都可以大大減小。從 EMC 的角度來看,多層 PCB 能夠有效降低輻射,提高抗干擾能力。

單層 PCB 設(shè)計

單層 PCB 通常工作在幾百 KHz 的低頻,因為許多高頻設(shè)計條件受到低頻限制,例如缺乏RF電路返回和完全閉合所需的控制條件,明顯的線路趨膚效應(yīng)或不可避免的磁性和環(huán)形天線問題。

因此,單層 PCB 往往對射頻干擾(如靜電、快速脈沖、輻射或傳導(dǎo)射頻)敏感。在單層 PCB 設(shè)計中,沒有考慮信號完整性和端子匹配。首先是電源和地線設(shè)計,然后是應(yīng)該放置在地線旁邊的高風(fēng)險信號設(shè)計。越近越好。最后是其他線條的設(shè)計。

**具體設(shè)計措施包括:

** 1)必須保證電源線和地線沿關(guān)鍵電路信號網(wǎng)絡(luò)中的電源箱接地點。

2)應(yīng)根據(jù)子功能進(jìn)行走線布線,并且必須嚴(yán)格考慮敏感組件和相應(yīng)的 I/O 端子和連接器的設(shè)計要求。

3)關(guān)鍵信號網(wǎng)絡(luò)中的所有元件應(yīng)相鄰放置。

4)當(dāng) PCB 需要多個接地點時,確保這些點相互連接,并包括連接方法設(shè)計。

5)對于其他線路布線,RF 返回路徑清晰通過。

雙層/多層 PCB 設(shè)計

1)關(guān)鍵電源層應(yīng)與相應(yīng)的接地層相鄰布置,并產(chǎn)生耦合電容。關(guān)鍵電源層與PCB去耦電容配合,有利于降低電源層的阻抗,獲得良好的濾波效果。

2)相鄰平面上的關(guān)鍵信號不允許穿過分裂區(qū),以阻止信號環(huán)路擴(kuò)大,以減少強(qiáng)輻射,降低干擾靈敏度。

3)時鐘信號、高頻信號和高速信號等關(guān)鍵信號需要相鄰的接地層。例如,與接地平面相鄰的信號平面可以被視為信號路由的最佳平面,從而可以縮小信號環(huán)路面積和屏蔽輻射。

4)電源平面應(yīng)小于接地平面。

6、EMI 屏蔽

屏蔽和濾波可以將 EMI 的影響降至最低。一些屏蔽和過濾選項包括:

組件和電路板屏蔽

物理屏蔽是封裝整個或部分電路板的金屬封裝。目標(biāo)是防止 EMI 進(jìn)入電路板的電路,具體方法因 EMI 來源而異。

對于來自系統(tǒng)內(nèi)部的 EMI,組件屏蔽可用于封裝產(chǎn)生 EMI 的特定組件,從而連接到地,減小天線環(huán)路尺寸并吸收 EMI。其他屏蔽可能會包裹整個電路板,以防止來自外部來源的 EMI。

例如,法拉第籠是一種厚厚的保護(hù)外殼,旨在阻擋射頻波。這些設(shè)備通常由金屬或?qū)щ娕菽瞥伞?/p>

低通濾波

有時,PCB 可以包括低通濾波器以消除組件中的高頻噪聲。這些濾波器抑制來自這些部分的噪聲,允許電流在返回路徑上繼續(xù)而不受干擾。

電纜屏蔽

傳輸模擬和數(shù)字電流的電纜會產(chǎn)生最多的 EMI 問題,屏蔽這些電纜并將它們前后接地有助于消除 EMI 干擾。

7、跟蹤路由

對輸出相同但方向相反的電流信號進(jìn)行并聯(lián)布局,以消除磁干擾。

應(yīng)最大限度地減少印刷引線的不連續(xù)性。例如,引線寬度不應(yīng)突然變化,引線角超過 90°。

EMI 大多由時鐘信號線產(chǎn)生,在走線過程中時鐘信號線應(yīng)靠近接地回路。

當(dāng)涉及遠(yuǎn)離 PCB 的電線時,應(yīng)將驅(qū)動器放置在連接器旁邊。

由于時鐘引線、行驅(qū)動器或總線驅(qū)動器的信號線通常承載較大的瞬態(tài)電流,因此印刷引線應(yīng)盡可能短。對于分立元件,印刷引線寬度可以達(dá)到大約 1.5mm。然而,對于 IC,印刷引線的寬度應(yīng)在 0.2mm 至 1.0mm 之間。

避免在熱器件周圍或大電流流過的引線周圍使用大面積銅箔,否則產(chǎn)品長時間處于熱環(huán)境中可能會導(dǎo)致銅箔膨脹或掉落等問題。如果必須使用大面積的銅箔,最好利用柵格,這樣有利于消除銅箔與基板熱粘合產(chǎn)生的逸出氣體。

焊盤中心的過孔孔徑應(yīng)適當(dāng)大于元件引腳的孔徑。如果焊盤太大,往往會產(chǎn)生干焊。

8、路由設(shè)計

為了最大限度地減少輻射干擾,應(yīng)選擇多層 PCB,內(nèi)層定義為電源層和接地層,以降低電源電路阻抗,并在信號線產(chǎn)生均勻接地層的情況下阻止公共阻抗噪聲。它通過改善信號線和接地層之間的分布電容,在阻止輻射方面發(fā)揮著關(guān)鍵作用。

電源線、地線和電路板上的走線對高頻信號應(yīng)保持低阻抗。當(dāng)頻率保持如此高時,電源線、接地線和電路板走線都成為負(fù)責(zé)接收和發(fā)射干擾的小天線。為了克服這種干擾,與增加濾波電容相比,降低電源線、地線和電路板走線所具有的高頻阻抗更為重要。因此,電路板上的走線應(yīng)短而粗且排列均勻。

電源線、地線和印刷走線應(yīng)適當(dāng)布置,使其短而直,以盡量減少信號線和返回線形成的環(huán)路面積。

時鐘發(fā)生器應(yīng)盡可能靠近時鐘設(shè)備。

石英晶體振蕩器的外殼應(yīng)接地。

時鐘域應(yīng)由接地線環(huán)繞,時鐘線應(yīng)盡可能短。

電路板應(yīng)采用45°而不是90°的折線,以減少高頻信號的傳輸和耦合。

單層PCB和雙層PCB應(yīng)采用單點接電源和單點接地。電源線和接地線都應(yīng)盡可能粗。

I/O 驅(qū)動電路應(yīng)靠近電路板邊緣的連接器。

關(guān)鍵線要盡量粗,兩邊要加保護(hù)地,高速線路應(yīng)短而直。

組件引腳應(yīng)盡可能短,這尤其適用于去耦電容器,使用無引腳的安裝電容。

對于 A/D 元件,數(shù)字部分和模擬部分的地線不能交叉。

時鐘、總線和芯片選擇信號應(yīng)遠(yuǎn)離 I/O 線和連接器。

模擬電壓輸入線、參考電壓端應(yīng)遠(yuǎn)離數(shù)字電路信號線,尤其是時鐘。

當(dāng)時鐘線與 I/O 線垂直時,干擾比與 I/O 線平行時更小。此外,時鐘組件引腳應(yīng)遠(yuǎn)離 I/O 電纜。

不應(yīng)在石英晶體或?qū)υ肼暶舾械脑O(shè)備下進(jìn)行跟蹤。

切勿在弱信號電路或低頻電路周圍產(chǎn)生電流回路。

任何信號都不應(yīng)該產(chǎn)生循環(huán)。如果必須安排一個循環(huán),它應(yīng)該盡可能小。

9、去藕和接地

解耦設(shè)計

由電感和電容組成的低通濾波器能夠濾除高頻干擾信號。線路上的寄生電感會使供電速度變慢,從而使驅(qū)動器件的輸出電流下降。 去耦電容的適當(dāng)放置和電感電容儲能功能的應(yīng)用,使得在開關(guān)的瞬間為器件提供電流成為可能。在直流回路中,負(fù)載變化會引起電源噪聲。去耦電容配置可以阻止由于負(fù)載變化而產(chǎn)生的噪聲。

接地設(shè)計

對于電子設(shè)備,接地是控制干擾的關(guān)鍵方法。如果接地與屏蔽措施正確結(jié)合,大部分干擾問題都會得到解決。

直接轉(zhuǎn)載來源:頭條號張工談DFM

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電磁兼容
    +關(guān)注

    關(guān)注

    54

    文章

    1830

    瀏覽量

    97740
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3561

    瀏覽量

    127039
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4659

    瀏覽量

    84939
  • emc
    emc
    +關(guān)注

    關(guān)注

    167

    文章

    3816

    瀏覽量

    182531
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2257

    瀏覽量

    105231

原文標(biāo)題:告別困擾!解鎖9個技巧避免PCB設(shè)計中EMC和EMI問題

文章出處:【微信號:gh_454737165c13,微信公眾號:Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計EMC/EMI的仿真

    由于PCB板上的電子器件密度越來越大,走線越來越窄,走線密度也越來越高,信號的頻率也越來越高,不可避免地會引入EMC(電磁兼容)和EMI(電磁干擾)的問題,所以對電子產(chǎn)品的電磁兼容分析
    發(fā)表于 12-22 11:52

    PCB設(shè)計EMCEMI模擬仿真

    (電磁兼容)和EMI(電磁干擾)的問題,所以對電子產(chǎn)品的電磁兼容分析顯得特別重要。與IC設(shè)計相比,PCB設(shè)計過程中的EMC分析和模擬仿真是一薄弱環(huán)節(jié)。
    發(fā)表于 06-21 06:28

    PCB設(shè)計過程中的EMCEMI模擬仿真

    ,不可避免地會引入EMC(電磁兼容)和EMI(電磁干擾)的問題,所以對電子產(chǎn)品的電磁兼容分析顯得特別重要。與IC設(shè)計相比,PCB設(shè)計過程中的EMC
    發(fā)表于 07-22 06:45

    如何在PCB設(shè)計避免出現(xiàn)電磁問題

    PCB設(shè)計中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    發(fā)表于 02-01 07:42

    如何避免PCB設(shè)計中出現(xiàn)電磁問題

    。另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計人員必須確保減少電磁能的產(chǎn)生,使干擾最小。避免PCB
    發(fā)表于 06-07 15:46

    EMCPCB設(shè)計技巧

    信號兼容且不會相互干擾。另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計人員必須確保減少電磁能的產(chǎn)生,使干擾最小。 避免
    發(fā)表于 12-19 09:53

    如何避免在DSP系統(tǒng)中出現(xiàn)噪聲和EMI問題

    如何避免在DSP系統(tǒng)中出現(xiàn)噪聲和EMI問題 在任何高速數(shù)字電路設(shè)計中,處理噪聲和電磁干擾(EMI)都是一必然的挑戰(zhàn)。處理音視頻和通信信號
    發(fā)表于 07-27 23:33 ?344次閱讀
    如何<b class='flag-5'>避免</b>在DSP系統(tǒng)<b class='flag-5'>中出現(xiàn)</b>噪聲和<b class='flag-5'>EMI</b>問題

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策,如題。
    發(fā)表于 12-16 22:07 ?0次下載

    PCB設(shè)計EMC/EMI的仿真

    應(yīng)用就非常重要了。但目前國內(nèi)國際的普遍情況是,與IC設(shè)計相比,PCB設(shè)計過程中的EMC分析和模擬仿真是一薄弱環(huán)節(jié)。同時,EMC仿真分析目前在PCB
    發(fā)表于 12-04 11:39 ?0次下載

    PCB設(shè)計EMC/EMI的仿真分析

    由于PCB板上的電子器件密度越來越大,走線越來越窄,走線密度也越來越高,信號的頻率也越來越高,不可避免地會引入EMC(電磁兼容)和EMI(電磁干擾)的問題,所以對電子產(chǎn)品的電磁兼容分析
    發(fā)表于 10-16 10:18 ?2931次閱讀

    PCB設(shè)計中如何避免出現(xiàn)電磁問題

    PCB設(shè)計中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    的頭像 發(fā)表于 01-20 14:38 ?536次閱讀

    PCB設(shè)計中如何避免出現(xiàn)電磁問題?

    PCB設(shè)計中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    發(fā)表于 01-22 09:54 ?20次下載
    <b class='flag-5'>PCB設(shè)計</b>中如何<b class='flag-5'>避免</b><b class='flag-5'>出現(xiàn)</b>電磁問題?

    避免PCB設(shè)計中出現(xiàn)電磁問題的7技巧

    EMC與電磁能的產(chǎn)生、傳播和接收密切相關(guān),PCB設(shè)計中不希望出現(xiàn)EMC。電磁能來自多個源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過孔和
    的頭像 發(fā)表于 07-01 10:16 ?1068次閱讀

    避免PCB設(shè)計中出現(xiàn)電磁問題的7技巧

    PCB設(shè)計中,經(jīng)常出現(xiàn)電磁問題,如何有效避免呢,有以下七小技巧。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。
    的頭像 發(fā)表于 03-31 17:37 ?730次閱讀
    <b class='flag-5'>避免</b>在<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中出現(xiàn)</b>電磁問題的7<b class='flag-5'>個</b>技巧

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策 .zip

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策
    發(fā)表于 12-30 09:22 ?49次下載