0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

先進(jìn)封裝形式及其在三維閃存封裝中的可能應(yīng)用

閃德半導(dǎo)體 ? 來源:中國集成電路 ? 2023-12-11 10:46 ? 次閱讀

先進(jìn)封裝形式及其在三維閃存封裝中的可能應(yīng)用

SiP

SiP 是將不同功能的芯片(例如存儲器、處理器無源器件等)封裝在同一個(gè)塑封體中,以此來實(shí)現(xiàn)一個(gè)完整功能的封裝形式4.具有高集成、低功耗、良好的抗機(jī)械和化學(xué)腐蝕的能力以及高可靠性等優(yōu)點(diǎn)如圖 4 所示。

對照此概念,目前 3D NAND 應(yīng)用中的Managed NAND(eMMC,UFS 等),eMCP 產(chǎn)品較類似且已廣泛應(yīng)用,即將堆疊的 NAND 芯片、倒裝或金線連接的 Control芯片、以及電容電阻互連在一個(gè)封裝體中,實(shí)現(xiàn)系統(tǒng)集成,同時(shí)根據(jù)產(chǎn)品需求的不同增加芯片的數(shù)量和種類,以此實(shí)現(xiàn)異構(gòu)、異質(zhì)集成咸少封裝體積.降低系統(tǒng)成本。

wKgaomV2eIOAa88BAAEsB0yfuBs677.png

圖 4 SiP 封裝結(jié)構(gòu)圖

Fan-in/Fan-out

Fan-in 封裝是在晶圓上布 RDL,并植球,直接切制后形成單顆芯片。這種形式得到的單顆封裝體的尺寸幾乎與芯片的尺寸相同,且可以多晶圓同時(shí)加工,提高封裝的作業(yè)效率。

但也因其 IO 局限在單顆芯片尺寸范圍內(nèi),導(dǎo)致 I/0 數(shù)量被極大限制住,所以應(yīng)用一般僅限在小型電子器件,并且不需要較多IO 需求的產(chǎn)品上。Fan-out 封裝技術(shù)屬于晶圓重構(gòu)技術(shù),將晶圓切制成單顆芯片后,重新布置在載體上,然后進(jìn)行塑封、RDL、植球、切制日,從而得到面積大于芯片面積的封裝體。

這樣可以靈活把控 I/O 的間距及數(shù)量不受芯片尺寸的限制。Fan-out 工藝也可分為芯片先上(Die First)和芯片后上(Die Last)兩種.相對于芯片先上.芯片后上具有塑封翹曲小和成品率高等優(yōu)點(diǎn),但是制造工藝相對復(fù)雜。

當(dāng)前,市面上的三維閃存芯片封裝的主流還是將芯片通過直接貼裝在封裝基板的表面上,然后采用金屬線鍵合工藝實(shí)現(xiàn)芯片焊盤與基板電性能連接。

基板作為芯片封裝的核心材料之一,其成本占據(jù)整個(gè)封裝材料成本的 30%-50%;并且為了應(yīng)對產(chǎn)品朝著輕薄小的方向發(fā)展,基板中的設(shè)計(jì)會越來越復(fù)雜,而且層數(shù)也會隨之增加,導(dǎo)致基板的厚度增加.影響了總體的封裝厚度,還致使基板的價(jià)格進(jìn)一步提高。在線寬線徑方面,15/15 u m(mSAP 工藝)已經(jīng)是接近極限,想再進(jìn)一步下探需要更換制作工藝,同時(shí)會帶來成本或其他負(fù)面效果,并且也很難低于5um.單層的 P 厚度最薄也只能接近 15um。

RDI工藝是晶圓制造端較成熟的工藝,可 以達(dá)到1.5/1.5 u m 的線寬線距:在厚度方面,單層的 RDI厚度可以控制在 5~20 um 的范圍之內(nèi),也是低于基板的厚度。

如將 Fan-out 應(yīng)用在三維閃存芯片封裝上,可起到提升信號速度,減少封裝體厚度的作用。本文設(shè)想的結(jié)構(gòu)如圖 5 所示,將 NAND 芯片層錯(cuò)開堆疊(露出焊盤區(qū)).然后利用金屬導(dǎo)電結(jié)構(gòu)代替 WB 打線與外界信號連接,塑封后制作重新布線層和凸塊以此實(shí)現(xiàn)內(nèi)外的導(dǎo)通結(jié)構(gòu)。

該結(jié)構(gòu)的主要難點(diǎn)在于連接的問題,本文針對該難點(diǎn)采用激光打孔和做金屬柱兩種方法,激光打孔是需要在塑封體上進(jìn)行鉆孔,使孔底落在芯片焊盤上,然后再深孔內(nèi)形成導(dǎo)電結(jié)構(gòu),從而連接 RDL 層實(shí)現(xiàn)電信號傳輸;金屬柱則是先在芯片 Pad 上形成金屬結(jié)構(gòu),然后進(jìn)行塑封,然后打磨塑封體露出金屬柱.實(shí)現(xiàn)與 RDL 層連接。

wKgZomV2eIOAcXmuAAPO1L9ot-s764.png

圖 5 扇出型封裝體的剖面結(jié)構(gòu)示意圖

2.5D/Chiplet

Chiplet 的封裝被視為延續(xù)摩爾定律的新法寶,是將原 SoC 大尺寸的設(shè)計(jì)分散在較小的芯片上將多個(gè)芯片通過先進(jìn)封裝技術(shù)重新組合在一個(gè) Si中介板上,形成一種“SiP”封裝形式,以此來滿足產(chǎn)品的需求。

應(yīng)用 Chiplet 的優(yōu)勢首先在于利用 Si 中介板代替基板.將 NAND 芯片、DRAM芯片Lgic 芯片和 Control 芯片等異質(zhì)芯片集成在 Si 中介板上是可以有效地解決熱效應(yīng)導(dǎo)致的異質(zhì)芯片與基板之間熱膨脹系數(shù)不匹配的問題,二是由于 Si 中介板采用的 TSV 技術(shù),可以有效縮短電性傳輸路徑,從而提高其傳輸?shù)乃俣?其次,Si 中介板的電路設(shè)計(jì)是可以根據(jù)異質(zhì)芯片的不同需求而采取不同的工藝節(jié)點(diǎn),這正好符合處理器、DRAM、NAND 的不同工藝現(xiàn)狀,從而增加工藝的靈活性,縮短產(chǎn)品更新周期。

本文設(shè)想的結(jié)構(gòu)如圖 6 所示,結(jié)合 Chiplet 技術(shù)在 NAND 中的應(yīng)用,可采用前文提到的 TSV 技術(shù)將DRAM 芯片和 Logic 芯片垂直堆疊連接成 HBM 結(jié)構(gòu),然后通過 Si interoser 與外界基板實(shí)現(xiàn)連接;單個(gè)的 Logic 芯片以倒裝(FC)的形式與 Si interposer實(shí)現(xiàn)連接,并通過內(nèi)部布線實(shí)現(xiàn)與 HBM 的電信連接:NAND 芯片和 Control 芯片垂直堆疊并通過 Siinterposer 實(shí)現(xiàn)與內(nèi)部的 Logic 芯片和外部的基板工連;通過 Si interposer 實(shí)現(xiàn)系統(tǒng)內(nèi)互連,達(dá)到高度集成的目的。

該結(jié)構(gòu)的難點(diǎn)在于產(chǎn)品還存在散熱等問題,目前,市面上還沒有發(fā)現(xiàn)規(guī)?;南嚓P(guān)產(chǎn)品應(yīng)用,因此,未來還是充滿了挑戰(zhàn)。

wKgZomV2eIOAcMefAANxJej8lv4910.png

圖 6 Chiplet 技術(shù)封裝體的剖面結(jié)構(gòu)示意圖

本文內(nèi)容源于【中國集成電路

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19028

    瀏覽量

    228442
  • 閃存
    +關(guān)注

    關(guān)注

    16

    文章

    1765

    瀏覽量

    114717
  • 封裝技術(shù)
    +關(guān)注

    關(guān)注

    12

    文章

    535

    瀏覽量

    67939
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    412

    瀏覽量

    12527
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    1

    文章

    352

    瀏覽量

    198

原文標(biāo)題:先進(jìn)封裝技術(shù)在三維閃存產(chǎn)品中的應(yīng)用探討(下)

文章出處:【微信號:閃德半導(dǎo)體,微信公眾號:閃德半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    三維封裝工藝流程與技術(shù)

    三維封裝通過非 WB 互連技術(shù)實(shí)現(xiàn)芯片間的高密度封裝,為微電子系統(tǒng)封裝在三維空間開辟了一個(gè)新的發(fā)展方向,可以有效地滿足高功能芯片超輕、超薄、高性能、低功耗及低成本的需求"。該技術(shù)主要應(yīng)
    發(fā)表于 05-08 16:58 ?3241次閱讀
    <b class='flag-5'>三維</b><b class='flag-5'>封裝</b>工藝流程與技術(shù)

    先進(jìn)封裝技術(shù)在三維閃存的應(yīng)用

    的優(yōu)點(diǎn),多用于“數(shù)據(jù)倉庫”來使用。其技術(shù)的發(fā)展也是朝著不斷增大單位面積存儲容量的方向發(fā)展,由二三維,再到不斷地增加堆棧層數(shù),當(dāng)前業(yè)界已經(jīng)推出 200 層以上堆棧的產(chǎn)品,未來還會向 1000 層發(fā)展。
    的頭像 發(fā)表于 12-08 10:19 ?588次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)<b class='flag-5'>在三維</b><b class='flag-5'>閃存</b><b class='flag-5'>中</b>的應(yīng)用

    先進(jìn)封裝技術(shù)在三維閃存產(chǎn)品的應(yīng)用探討

    歡迎了解 邵滋人,李太龍,湯茂友 宏茂微電子(上海)有限公司 摘要: 在存儲技術(shù)發(fā)展過程,三維閃存存儲器以其單位面積內(nèi)存儲容量大、改寫速度快等優(yōu)點(diǎn),正逐步取代機(jī)械硬盤成為大數(shù)據(jù)存儲領(lǐng)域中的主角
    的頭像 發(fā)表于 12-14 16:55 ?822次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)<b class='flag-5'>在三維</b><b class='flag-5'>閃存</b>產(chǎn)品<b class='flag-5'>中</b>的應(yīng)用探討

    如何用labview在三維圖里畫多條線?

    如何用labview在三維圖里畫多條線?
    發(fā)表于 11-08 12:08

    高速相機(jī)在三維運(yùn)動(dòng)康復(fù)的應(yīng)用案例

    關(guān)鍵詞:高速攝像系統(tǒng),高速攝像,雙目攝影測量儀,人體運(yùn)動(dòng)三維跟蹤 將高速攝像系統(tǒng)用于人體運(yùn)動(dòng)三維跟蹤可以真實(shí)地再現(xiàn)運(yùn)動(dòng)員的動(dòng)作和運(yùn)動(dòng)軌跡,輸出任意時(shí)刻運(yùn)動(dòng)員各環(huán)節(jié)的位移、速度、角速度等運(yùn)動(dòng)數(shù)據(jù)
    發(fā)表于 06-07 11:35

    三維觸控技術(shù)突破“二向箔”的束縛

    》中被二向箔擊中的文明一樣。很自然地,我們會想到:既然人類生活在三維的空間里,為什么用戶與設(shè)備的交互只能是在二空間里呢?有沒有可能實(shí)現(xiàn)三維的交互方法呢?要實(shí)現(xiàn)
    發(fā)表于 12-19 15:53

    三維立體數(shù)字沙盤是是什么?

    三維動(dòng)畫技術(shù)放入虛擬環(huán)境,最后借助各種展示設(shè)備,展示在人們面前。在這個(gè)虛擬環(huán)境,用戶可以任意瀏覽查詢三維內(nèi)容,也可以進(jìn)行分析、標(biāo)注和量算?! ?b class='flag-5'>三
    發(fā)表于 08-28 14:40

    晶圓級三維封裝技術(shù)發(fā)展

    先進(jìn)封裝發(fā)展背景晶圓級三維封裝技術(shù)發(fā)展
    發(fā)表于 12-28 07:15

    安徽三維動(dòng)畫制作和二動(dòng)畫有哪些區(qū)別呢?(一)

    在三維動(dòng)畫制作,“”這個(gè)字,是一個(gè)幾何學(xué)和空間理論的基本概念。構(gòu)成空間的每一個(gè)要素,如長度、寬度、高度,被稱之為一“”。二空間是指由
    發(fā)表于 01-22 10:02

    蔡堅(jiān):封裝技術(shù)正在經(jīng)歷系統(tǒng)級封裝三維集成的發(fā)展階段

    封裝技術(shù)已從單芯片封裝開始,發(fā)展到多芯片封裝/模塊、三維封裝等階段,目前正在經(jīng)歷系統(tǒng)級封裝
    的頭像 發(fā)表于 01-10 10:44 ?2401次閱讀

    基于高溫共燒陶瓷基板的三維互連技術(shù)

    三維集成電路是在二 MMCM 的基礎(chǔ)上,將傳統(tǒng)二組裝和互連技術(shù)向三維發(fā)展而實(shí)現(xiàn)的三維立體結(jié)構(gòu)的微波電路。
    的頭像 發(fā)表于 11-16 16:02 ?1457次閱讀

    三維封裝技術(shù)介紹

    三維封裝技術(shù)是指在二封裝技術(shù)的基礎(chǔ)上,進(jìn)一步向垂直方向發(fā)展的微電子組裝技術(shù)。
    的頭像 發(fā)表于 03-25 10:09 ?3200次閱讀

    三維X射線顯微鏡半導(dǎo)體封裝產(chǎn)品檢測

    半導(dǎo)體封裝過程中的缺陷檢測非常重要,對于半導(dǎo)體的性能會有很大的影像,今天蔡司代理本精密儀器小編就給大家介紹一下蔡司三維X射線顯微鏡半導(dǎo)體封裝產(chǎn)品檢測方案:針對
    的頭像 發(fā)表于 06-27 15:52 ?573次閱讀
    <b class='flag-5'>三維</b>X射線顯微鏡半導(dǎo)體<b class='flag-5'>封裝</b>產(chǎn)品檢測

    什么是先進(jìn)封裝?先進(jìn)封裝技術(shù)包括哪些技術(shù)

    半導(dǎo)體產(chǎn)品在由二三維發(fā)展,從技術(shù)發(fā)展方向半導(dǎo)體產(chǎn)品出現(xiàn)了系統(tǒng)級封裝(SiP)等新的封裝方式,從技術(shù)實(shí)現(xiàn)方法出現(xiàn)了倒裝(FlipChip),凸塊(Bumping),晶圓級
    發(fā)表于 10-31 09:16 ?1808次閱讀
    什么是<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>?<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)包括哪些技術(shù)