0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

一文解鎖TSV制程工藝及技術(shù)

MDD辰達半導體 ? 來源:MDD辰達半導體 ? 2024-04-11 16:36 ? 次閱讀

什么是TSV

TSV(Through-Silicon Via)是一種先進的三維集成電路封裝技術(shù)。它通過在芯片上穿孔并填充導電材料,實現(xiàn)芯片內(nèi)、芯片間以及芯片與封裝之間的垂直連接。TSV 技術(shù)可以將不同功能的芯片堆疊在一起,從而提高集成度、降低功耗,并縮小芯片封裝的體積。TSV 技術(shù)被廣泛應用于各種領域,如微處理器、存儲器、傳感器等,是推動集成電路制造技術(shù)向三維方向發(fā)展的重要技術(shù)之一。

1

TSV制造關(guān)鍵工藝流程

TSV制造的主要工藝流程依次為:深反應離子刻蝕(DRIE)法行成通孔,使用化學沉積的方法沉積制作絕緣層、使用物理氣相沉積的方法沉積制作阻擋層和種子層。選擇一種電鍍方法在盲孔中進行銅填充,使用化學和機械拋光(CMP)法去除多余的銅。而一旦完成了銅填充,則需要對晶圓進行減薄,最后是進行晶圓鍵合整體工藝路線會根據(jù)特定需求對典型工藝進行變動。

2

TSV關(guān)鍵工藝設備及特點

對應TSV生產(chǎn)流程會涉及到深孔刻蝕,PVD、 CVD、銅填充、微凸點及電鍍、清洗、減薄、鍵合等二十余種設備,其中深孔刻蝕、氣相沉積、銅填充、CMP去除多余的金屬、晶圓減薄、晶圓鍵合等工序涉及的設備最為關(guān)鍵。

①深孔刻蝕設備

深孔刻蝕是TSV的關(guān)鍵工藝,目前首選技術(shù)是基于Bosch工藝的干法刻蝕。深反應等離子刻蝕設備就是感應耦合高密度等離子體干法刻蝕機(Inductively Coupled Plasma Etcher),它采用半導體刻蝕機的成熟技術(shù),獨特設計的雙等離子體源,實現(xiàn)了對腔室內(nèi)等離子體密度的均勻控制,滿足硅高深寬比刻蝕工藝的要求。具有穩(wěn)定可靠的工藝性能、寬闊的工藝窗口和良好的工藝兼容性,用于晶片的高深寬比刻蝕。

②氣相沉積設備

氣相沉積設備主要用于薄膜電路表面的高低頻低應力氧化硅等薄膜淀積。設備具有低溫TEOS工藝沉積氧化硅薄膜,應力易調(diào)控,適用于薄膜電路制造中保護膜層的沉積。設備應具有預真空室、基片傳送模塊以及工藝模塊等,傳片及工藝過程自動化。

絕緣層做好后,通過物理氣相沉積法(PVD)沉積金屬擴散阻擋層和種子層,為后續(xù)的銅填充做好準備。后續(xù)的電鍍銅填充要求TSV側(cè)壁和底部具有連續(xù)的阻擋層和種子層。種子層的連續(xù)性和均勻性被認為是TSV銅填充最重要的影響因素。根據(jù)硅通孔的形狀、深寬比及沉積方法不同,種子層的特點也各有不同,種子層沉積的厚度、均勻性和粘合強度是很重要的指標。

③銅填充設備

深孔金屬化電鍍設備用于新一代高頻組件高深寬比通孔填孔電鍍銅工藝,解決高深寬比微孔內(nèi)的金屬化問題,提高互聯(lián)孔的可靠性。TSV填孔鍍銅工序是整個TSV工藝里最核心、難度最大的工藝對設備的要求比較高,成熟的用于TSV填孔鍍銅的設備價格昂貴。

④減薄拋光設備

一旦完成了銅填充則需要對晶圓進行減薄拋光。TSV要求晶圓減薄至50μm甚至更薄,要使硅孔底部的銅暴露出來,為下一步的互連做準備。目前晶圓減薄可以通過機械研磨、化學機械拋光、濕法及干法化學處理等不同的加工工序來實現(xiàn)。但晶圓很難容忍減薄過程中的磨削應力,其剛性也難以使晶圓保持原有的平整狀態(tài),同時后續(xù)工藝的晶圓傳遞、搬送也遇到了很大的問題。目前業(yè)界多采用一體機的思路,將晶圓的磨削、拋光、貼片等工序集合在一臺設備內(nèi)。

3

TSV的應用和優(yōu)勢

TSV的應用之一是,它允許將由不同部分組成的復雜處理器分離在幾個不同的芯片上,并具有以下附加優(yōu)點:垂直連接允許更多數(shù)量的連接,這有助于實現(xiàn)更大的帶寬,而無需額外的帶寬,很高的時鐘頻率會增加數(shù)據(jù)傳輸期間的功耗。
例如,在將來我們將看到CPUGPU的最后一級緩存將不在芯片上,它們具有相同的帶寬,但存儲容量卻是原來的幾倍,這將大大提高性能。我們也有使用FSV來通信Lakefield SoC的兩個部分的Intel Foveros示例,帶有系統(tǒng)I / O所在的基本芯片的計算芯片。

將處理器劃分為不同部分的原因是,隨著芯片的變大,電路中錯誤的可能性越來越大,因此沒有故障的優(yōu)質(zhì)芯片的數(shù)量會增加。他們可以使用的更少,而那些做得好的人必須支付失敗者的費用。這意味著從理論上減小芯片的尺寸會降低總體成本,盡管稍后我們將看到情況并非完全如此。

第二個應用程序與占用的空間有關(guān),能夠垂直堆疊多個芯片的事實大大減少了它們占用的面積,因為它們不會散布在板上,其中最著名的示例是將HBM內(nèi)存用作某些圖形處理器的VRAM,但是我們還有其他示例,例如三星的V-NAND存儲器,將多個NAND閃存芯片彼此堆疊。

a95dd788-f7dd-11ee-a297-92fbcf53809c.png

其他鮮為人知的選擇是邏輯和內(nèi)存的組合,其中內(nèi)存位于處理器的頂部,最著名的示例是寬I / O內(nèi)存,這是幾年前出現(xiàn)在智能手機中的一種內(nèi)存,包括SoC頂部的存儲器通過硅互連。

2022年3月9號,蘋果公司推出的M1 ULTRA處理器,這款性能爆表的處理器中,多個CPU使用帶TSV的Silicon interposer進行集成的。如今,無論是AI/AR/VR中用到的傳感器,圖像傳感器,堆疊存儲芯片以及高性能處理器,都越來越離不開TSV。

TSV這項并不為人熟知的技術(shù),正在硬件的底層深深的影響著人類的生產(chǎn)生活方式。



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5371

    文章

    11248

    瀏覽量

    359745
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4778

    瀏覽量

    127569
  • 圖像傳感器
    +關(guān)注

    關(guān)注

    68

    文章

    1850

    瀏覽量

    129348
  • 芯片封裝
    +關(guān)注

    關(guān)注

    11

    文章

    462

    瀏覽量

    30469
  • TSV技術(shù)
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    5656

原文標題:工程師必備 | 一文解鎖TSV 制程工藝及技術(shù)

文章出處:【微信號:MDD辰達行電子,微信公眾號:MDD辰達半導體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    TSV工藝流程與電學特性研究

    本文報道了TSV過程的細節(jié)。還顯示了可以在8-in上均勻地形成許多小的tsv(直徑:6 m,深度:22 m)。通過這種TSV工藝的晶片。我們?nèi)A林科納研究了
    發(fā)表于 06-16 14:02 ?3256次閱讀
    <b class='flag-5'>TSV</b><b class='flag-5'>工藝</b>流程與電學特性研究

    看懂TSV技術(shù)

    來源:半導體風向標 從HBM存儲器到3D NAND芯片,再到CoWoS,硬件市場上有許多芯片是用英文稱為TSV構(gòu)建的,TSV是首字母縮寫,意為“通過硅通孔”并翻譯為via硅的事實,它們垂直地穿過
    的頭像 發(fā)表于 07-26 10:06 ?1095次閱讀

    詳解硅通孔技術(shù)(TSV)

    硅通孔技術(shù)TSV,Through Silicon Via)是通過在芯片和芯片之間、晶圓和晶圓之間制作垂直導通,實現(xiàn)芯片之間互連的技術(shù),是2.5D/3D 封裝的關(guān)鍵工藝
    的頭像 發(fā)表于 01-09 09:44 ?1.5w次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解硅通孔<b class='flag-5'>技術(shù)</b>(<b class='flag-5'>TSV</b>)

    BCD工藝制程技術(shù)簡介

    1986年,意法半導體(ST)公司率先研制成功BCD工藝制程技術(shù)。BCD工藝制程技術(shù)就是把BJT
    的頭像 發(fā)表于 07-19 10:32 ?2151次閱讀
    BCD<b class='flag-5'>工藝</b><b class='flag-5'>制程</b><b class='flag-5'>技術(shù)</b>簡介

    BiCMOS工藝制程技術(shù)簡介

    按照基本工藝制程技術(shù)的類型,BiCMOS 工藝制程技術(shù)又可以分為以 CMOS
    的頭像 發(fā)表于 07-23 10:45 ?1641次閱讀
    BiCMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b><b class='flag-5'>技術(shù)</b>簡介

    COMS工藝制程技術(shù)與集成電路設計指南

    COMS工藝制程技術(shù)主要包括了:1.典型工藝技術(shù):①雙極型工藝技術(shù)② PMOS工藝技術(shù)③NMOS
    發(fā)表于 03-15 18:09

    半導體工藝幾種工藝制程介紹

      半導體發(fā)展至今,無論是從結(jié)構(gòu)和加工技術(shù)多方面都發(fā)生了很多的改進,如同Gordon E. Moore老大哥預測的樣,半導體器件的規(guī)格在不斷的縮小,芯片的集成度也在不斷提升,工藝制程
    發(fā)表于 12-10 06:55

    3D封裝與硅通孔(TSV)工藝技術(shù)

    對3D封裝技術(shù)結(jié)構(gòu)特點、主流多層基板技術(shù)分類及其常見鍵合技術(shù)的發(fā)展作了論述,對過去幾年國際上硅通孔( TSV)技術(shù)發(fā)展動態(tài)給與了重點的關(guān)注。
    發(fā)表于 12-07 11:00 ?150次下載
    3D封裝與硅通孔(<b class='flag-5'>TSV</b>)<b class='flag-5'>工藝技術(shù)</b>

    深度解讀TSV工藝流程和關(guān)鍵技術(shù)

    要實現(xiàn)三維集成,需要用到幾個關(guān)鍵技術(shù),如硅通孔(TSV),晶圓減薄處理,以及晶圓/芯片鍵合。TSV 互連具有縮短路徑和更薄的封裝尺寸等優(yōu)點,被認為是三維集成的核心技術(shù)。
    的頭像 發(fā)表于 11-24 16:23 ?6.3w次閱讀
    深度解讀<b class='flag-5'>TSV</b> 的<b class='flag-5'>工藝</b>流程和關(guān)鍵<b class='flag-5'>技術(shù)</b>

    什么是TSV封裝?TSV封裝有哪些應用領域?

    硅通孔技術(shù)(Through Silicon Via, TSV技術(shù)項高密度封裝技術(shù),正在逐漸取代目前
    發(fā)表于 08-14 15:39 ?9.1w次閱讀

    TSV關(guān)鍵工藝設備及特點

    TSV 是目前半導體制造業(yè)中最為先進的技術(shù),已經(jīng)應用于很多產(chǎn)品生產(chǎn)。實現(xiàn)其制程的關(guān)鍵設備選擇與工藝選擇息息相關(guān), 在某種程度上直接決定了
    的頭像 發(fā)表于 02-17 10:23 ?1439次閱讀

    TSV工藝流程和關(guān)鍵技術(shù)綜述

    TSV 是目前半導體制造業(yè)中最為先進的技術(shù),已經(jīng)應用于很多產(chǎn)品生產(chǎn)。實現(xiàn)其制程的關(guān)鍵設備選擇與工藝選擇息息相關(guān), 在某種程度上直接決定了
    的頭像 發(fā)表于 02-17 17:21 ?8199次閱讀

    TSV 制程關(guān)鍵工藝設備技術(shù)及發(fā)展

    我國 TSV 技術(shù)發(fā)展的關(guān)鍵設備。 隨著半導體技術(shù)的發(fā)展,特征尺寸已接近物理極限,以往通過減小芯片特征尺寸的方法已無法滿足消費類電子產(chǎn)品向更為智能、緊湊及集成化方向發(fā)展的需求,基于 TSV
    的頭像 發(fā)表于 03-12 08:43 ?745次閱讀
    <b class='flag-5'>TSV</b> <b class='flag-5'>制程</b>關(guān)鍵<b class='flag-5'>工藝</b>設備<b class='flag-5'>技術(shù)</b>及發(fā)展

    用于2.5D與3D封裝的TSV工藝流程是什么?有哪些需要注意的問題?

    上圖是TSV工藝般流程。TSV,全名Through-Silicon Via,又叫硅通孔工藝。
    的頭像 發(fā)表于 04-17 09:37 ?1213次閱讀
    用于2.5D與3D封裝的<b class='flag-5'>TSV</b><b class='flag-5'>工藝</b>流程是什么?有哪些需要注意的問題?

    HV-CMOS工藝制程技術(shù)簡介

    的成本相對傳統(tǒng)的CMOS 要高很多。對于些用途單的LCD 和LED高壓驅(qū)動芯片,它們的要求是驅(qū)動商壓信號,并沒有大功率的要求,所以種基于傳統(tǒng) CMOS 工藝
    的頭像 發(fā)表于 07-22 09:40 ?1734次閱讀
    HV-CMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b><b class='flag-5'>技術(shù)</b>簡介