0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

產品原理圖:619-基于雙FMC接口 ZU19EG 的6U VPX采集存儲計算處理卡

hexiaoyan510 ? 來源:hexiaoyan510 ? 作者:hexiaoyan510 ? 2024-04-29 11:35 ? 次閱讀

基于雙FMC接口 ZU19EG 的6U VPX采集存儲計算處理卡
一、板卡概述
該板卡是采集、存儲、計算、管理一體的高集成度、加固型的信號處理平臺,北京太速科技本板卡基于Xilinx公司ZynqUltraScale+ MPSOC系列SOCXCZU19EG-FFVC1760架構,其中,ARM端搭載一組64-bit DDR4,總容量達4GB,可穩(wěn)定運行在2400MT/s,板卡ARM對外支持1路USB3.0接口、2路千兆以太網接口、1路DP輸出接口、2路調試串口(RS232)、2路Can接口;板卡具有自控上電順序,支持多種啟動模式,如Nor Flash啟動,EMMC啟動,SD卡啟動等。PL端擴展兩路標準FMCHPC接口,支持8路GTH(GTY)接口和LA/HA/HB全定義接口;PL端支持一組64-bit DDR4,容量均為4GB,最高運行速率支持2666MT/s;PL端8個GTH擴展PCIe接口,2個QSFP28 100G光纖;6UVPX 接口支持16個GTH和32對LVDS。板卡設計滿足工業(yè)級要求,可用于高速信號的采集,存儲和計算,管理一體化設計應用。

wKgaomYvFL6ADxNVAAFcIQKfYWM816.png


圖2:ZU19EG板卡原理框圖
二、主要功能和性能
板卡功能
參數(shù)
內容
PL端
VPX
16個GTH 32對LVDS,若干IO
FMC
2路 FMC HPC,ASP-134486-01
1組路 8路GTH,LA、HA、HB定義
1組路 8路GTY,LA、HA、HB定義
光纖
2個QSFP28,每路支持100G速率
DDR4
1組 64-bit/4GB,2666MT/s
PCIe座
8個GTH,擴展PCIe子卡外設或者X86主板
PS端
DDR
1組DDR4,64-bit/4GB,2400MT/s;
QSPI Flash
QSPI x4NorFlash,每片容量512Mb
EMMC
64Gb
SD Card
提供16GB SD卡; M.2的SATA接口
存儲
SPI接口的DataFlash16Mb
CAN FD控制器
2路CAN
Display Port
支持DisplayPort 1.2a協(xié)議標準,僅支持對外輸出
USB
1路USB3.0
網絡
2路千兆以太網,RJ45接口
RS232
2路RS232調試串口
IO
一組4位用戶自定義撥碼開關,8個3.3V IO
板卡尺寸
標準6UVPX223X160mm
板卡重量
(含散熱片)
板卡供電
電壓:+12VDC±10%@5A
板卡功耗
60W
工作溫度
Industrial -40℃到+85℃
三、軟件支持:
● PS端QSPI加載測試代碼;
● PS端EMMC加載測試代碼;
● PS端SD卡加載測試代碼;
● PS端DDR4讀寫測試代碼;
● PS端千兆網口收發(fā)測試代碼;
● PS端RS232接口讀寫測試代碼;
● PS端CAN接口讀寫測試代碼;
● PS端DisplayPort接口測試代碼;
● PS端USB3.0接口讀寫測試代碼;
● PL端SPI接口的DataFlash讀寫測試代碼;
● PL端4組 M.2接口ibert模式測試代碼;
● PL端的DDR讀寫測試代碼
● PL端6U VPX 接口PCIe Gen3 x8 XDMA接口測試軟件;
● 其它GPIO信號連通性測試代碼;
四、應用領域:
●采集計算管理一體高速信號處理

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接口
    +關注

    關注

    33

    文章

    8366

    瀏覽量

    150542
  • 存儲
    +關注

    關注

    13

    文章

    4180

    瀏覽量

    85487
  • FMC
    FMC
    +關注

    關注

    0

    文章

    88

    瀏覽量

    19636
收藏 人收藏

    評論

    相關推薦

    GPU計算主板學習資料第735篇:基于3U VPX的AGX Xavier GPU計算主板 信號計算主板 視頻處理 相機信號

    GPU計算主板學習資料第735篇:基于3U VPX的AGX Xavier GPU計算主板 信號計算主板 視頻
    的頭像 發(fā)表于 10-23 10:09 ?113次閱讀
    GPU<b class='flag-5'>計算</b>主板學習資料第735篇:基于3<b class='flag-5'>U</b> <b class='flag-5'>VPX</b>的AGX Xavier GPU<b class='flag-5'>計算</b>主板 信號<b class='flag-5'>計算</b>主板 視頻<b class='flag-5'>處理</b> 相機信號

    FMC設計原理圖:154-基于FMC 八路SFP+萬兆光纖子

    圖像處理 , 高速圖像處理 , FMC , 萬兆光纖子
    的頭像 發(fā)表于 10-23 09:55 ?65次閱讀
    <b class='flag-5'>FMC</b> 子<b class='flag-5'>卡</b>設計<b class='flag-5'>原理圖</b>:154-基于<b class='flag-5'>FMC</b> 八路SFP+萬兆光纖子<b class='flag-5'>卡</b>

    XCVU9P 板卡設計原理圖:616-基于6U VPX XCVU9P+XCZU7EV的FMC信號處理板卡 高性能數(shù)字計算

    光纖加速計算 , 基帶信號處理 , 高性能數(shù)字計算 , 高速圖像處理 , XCVU9P
    的頭像 發(fā)表于 10-21 15:46 ?101次閱讀
    XCVU9P 板卡設計<b class='flag-5'>原理圖</b>:616-基于<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b> XCVU9P+XCZU7EV的<b class='flag-5'>雙</b><b class='flag-5'>FMC</b>信號<b class='flag-5'>處理</b>板卡 高性能數(shù)字<b class='flag-5'>計算</b><b class='flag-5'>卡</b>

    FMC原理圖設計:四通道1.25G/14bit數(shù)據(jù)采集

    、AD9680-500、AD9680-820、AD9680-1000、AD9680-1250采集芯片,輸入為交流耦合方式。FMC還支持外參考/外時鐘、外觸發(fā)接口,具有板載溫度監(jiān)控等
    發(fā)表于 10-17 16:43

    基于RFSOC 27或47DR 8路ADC + 8路DA 6U VPX板卡

    基于RFSOC 27或47DR 8路ADC + 8路DA 6U VPX板卡
    的頭像 發(fā)表于 10-10 18:18 ?238次閱讀
    基于RFSOC 27或47DR 8路ADC + 8路DA <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>板卡

    圖像信號處理板設計原理圖:531-基于3U PXIe 的ZU7EV的通用主控板

    ZU7EV板卡 , 雷達信號處理 , 視覺處理 , 3U PXIe , 圖像信號分析
    的頭像 發(fā)表于 09-30 11:27 ?202次閱讀
    圖像信號<b class='flag-5'>處理</b>板設計<b class='flag-5'>原理圖</b>:531-基于3<b class='flag-5'>U</b> PXIe 的<b class='flag-5'>ZU</b>7EV的通用主控板

    基于VU9P的4路 100G光纖 6U VPX板卡

    基于VU9P的4路 100G光纖 6U VPX板卡
    的頭像 發(fā)表于 09-29 09:28 ?207次閱讀
    基于VU9P的4路 100G光纖 <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>板卡

    信號計算主板設計方案:735-基于3U VPX的AGX Xavier GPU計算主板

    3U VPX導冷結構 , FPGA信號預處理 , GPU顯卡 , PCIE視頻處理 , GPU計算主板
    的頭像 發(fā)表于 07-18 11:31 ?400次閱讀
    信號<b class='flag-5'>計算</b>主板設計方案:735-基于3<b class='flag-5'>U</b> <b class='flag-5'>VPX</b>的AGX Xavier GPU<b class='flag-5'>計算</b>主板

    高速信號處理板卡設計原理圖:519-基于ZU19EG的4路100G光纖的PCIe 雷達信號處理

    XCZU19EG板卡 , XCZU19EG存儲陣列 , 高速信號處理 , 智能加速計算
    的頭像 發(fā)表于 06-19 10:48 ?337次閱讀
    高速信號<b class='flag-5'>處理</b>板卡設計<b class='flag-5'>原理圖</b>:519-基于<b class='flag-5'>ZU19EG</b>的4路100G光纖的PCIe 雷達信號<b class='flag-5'>處理</b><b class='flag-5'>卡</b>

    PCIe載板設計原理圖:636-基于FMC的Kintex XCKU060高性能PCIe AD采集板卡 AI加速計

    PCIe載板, AD采集板卡, AI加速計算, 3U VPX
    的頭像 發(fā)表于 06-17 16:29 ?453次閱讀
    PCIe載板設計<b class='flag-5'>原理圖</b>:636-基于<b class='flag-5'>FMC</b>的Kintex XCKU060高性能PCIe AD<b class='flag-5'>采集</b>板卡 AI加速計<b class='flag-5'>卡</b>

    V7-690T和DSP6678FMC+ 6U VPX 高性能載板

    載 2 塊標準 FMC單寬度子,實現(xiàn)射頻信號采集處理板。該板卡基于Xilinx 公司V7-690T 系列FPGA 芯片,以及 TI 公司TMS320C6678 系列 DSP 芯片。
    的頭像 發(fā)表于 05-25 10:47 ?798次閱讀
    V7-690T和DSP6678<b class='flag-5'>雙</b><b class='flag-5'>FMC</b>+ <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b> 高性能載板

    XCZU15EG設計原理圖:523(ZCU102E的pin兼容替代) 基于 XCZU15EG FMC通用信號處理

    本板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構,PS端搭載一組64-bit DDR4,容量32Gb,北京太速科技板卡,最高可
    的頭像 發(fā)表于 04-16 10:51 ?725次閱讀
    XCZU15<b class='flag-5'>EG</b>設計<b class='flag-5'>原理圖</b>:523(ZCU102E的pin兼容替代<b class='flag-5'>卡</b>) 基于 XCZU15<b class='flag-5'>EG</b>的<b class='flag-5'>雙</b> <b class='flag-5'>FMC</b>通用信號<b class='flag-5'>處理</b>板

    ZU47DR-8通道ADC + 8通道DAC + 8x25G 6U VPX數(shù)據(jù)處理

    外部 Sync 同步信號輸入,外部 Refclk 參考時鐘輸入和外部 Trig 觸發(fā)信號輸入,可以完成多板卡同步輸出和同步采樣功能。QT307 的以太網側最高支持 8 路以太網接口,最高速率 25Gbps,為數(shù)據(jù)采集卡提供了大帶寬的數(shù)據(jù)傳輸。
    的頭像 發(fā)表于 04-10 09:55 ?1518次閱讀
    <b class='flag-5'>ZU</b>47DR-8通道ADC + 8通道DAC + 8x25G <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>數(shù)據(jù)<b class='flag-5'>處理</b><b class='flag-5'>卡</b>

    KU115+ZU19EG+DSP6678的FMC 6U VPX處理

    VPX 數(shù)字處理板是一款高性能的 6U VPX 載板。主要芯片為 1 片 Xilinx 公司的 Kintex UltraScale 系列 FPGA 家族中的 XCKU115-2FLVA
    的頭像 發(fā)表于 04-08 11:11 ?532次閱讀
    KU115+<b class='flag-5'>ZU19EG</b>+DSP6678的<b class='flag-5'>雙</b><b class='flag-5'>FMC</b> <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b><b class='flag-5'>處理</b>板

    VPX信號處理設計原理圖:18-基于TMS320C6678 DSP的3U VPX的信號處理平臺

    該板卡是北京太速科技自主研發(fā)的基于3U VPX架構的信號處理板,該處理板包含2片TI的TMS320C6678 DSP芯片,1片Xilinx公司的Spartan-3系列XC3S200AN
    的頭像 發(fā)表于 02-17 17:14 ?985次閱讀
    <b class='flag-5'>VPX</b>信號<b class='flag-5'>處理</b><b class='flag-5'>卡</b>設計<b class='flag-5'>原理圖</b>:18-基于<b class='flag-5'>雙</b>TMS320C6678 DSP的3<b class='flag-5'>U</b> <b class='flag-5'>VPX</b>的信號<b class='flag-5'>處理</b>平臺