0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

周星工程研發(fā)ALD新技術(shù),引領(lǐng)半導(dǎo)體工藝革新

CHANBAEK ? 來源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-07-17 10:25 ? 次閱讀

半導(dǎo)體技術(shù)日新月異的今天,韓國半導(dǎo)體廠商周星工程(Jusung Engineering)憑借其最新研發(fā)的原子層沉積(ALD)技術(shù),再次在全球半導(dǎo)體行業(yè)中引起了廣泛關(guān)注。據(jù)韓媒報道,這項技術(shù)能夠在生產(chǎn)先進(jìn)工藝芯片時顯著降低極紫外光刻(EUV)工藝步驟的需求,為半導(dǎo)體制造領(lǐng)域帶來了革命性的突破。

周星工程董事長Chul Joo Hwang在談及這項技術(shù)創(chuàng)新時表示,當(dāng)前DRAM和邏輯芯片的擴展已經(jīng)逼近物理極限,傳統(tǒng)微縮技術(shù)的潛力逐漸耗盡。面對這一挑戰(zhàn),半導(dǎo)體行業(yè)迫切需要尋找新的解決方案,以延續(xù)摩爾定律的輝煌。在此背景下,堆疊晶體管技術(shù)應(yīng)運而生,成為突破尺寸限制的重要途徑。正如NAND Flash通過垂直堆疊實現(xiàn)了存儲密度的飛躍,DRAM和邏輯芯片也將借鑒這一思路,通過堆疊晶體管來克服擴展難題。

ALD技術(shù)的引入,正是這一轉(zhuǎn)型過程中的關(guān)鍵一步。與傳統(tǒng)的沉積技術(shù)相比,ALD具有出色的保形涂層能力和高度的厚度控制精度,即使在復(fù)雜的3D結(jié)構(gòu)表面也能實現(xiàn)均勻且高質(zhì)量的薄膜沉積。這一特性使得ALD在制造全柵(GAA)晶體管等先進(jìn)半導(dǎo)體器件時顯得尤為重要。通過堆疊晶體管,半導(dǎo)體廠商可以在不增加芯片面積的前提下,大幅提升存儲密度和性能,從而滿足市場對于更小、更快、更高效的芯片需求。

Chul Joo Hwang進(jìn)一步指出,隨著堆疊晶體管技術(shù)的普及,ALD機器的需求也將迎來爆發(fā)式增長。除了DRAM和邏輯芯片外,III-V和IGZO(氧化銦鎵鋅)等新型半導(dǎo)體材料的生產(chǎn)同樣需要ALD設(shè)備的支持。這些材料在高頻、高速、低功耗等領(lǐng)域具有顯著優(yōu)勢,是未來半導(dǎo)體技術(shù)發(fā)展的重要方向。因此,ALD技術(shù)的廣泛應(yīng)用不僅有助于解決當(dāng)前半導(dǎo)體制造的瓶頸問題,還將為整個行業(yè)帶來更加廣闊的發(fā)展前景。

綜上所述,周星工程研發(fā)的ALD技術(shù)無疑為半導(dǎo)體行業(yè)注入了一股新的活力。通過降低EUV工藝步驟需求、推動堆疊晶體管技術(shù)的發(fā)展,這項技術(shù)正引領(lǐng)著半導(dǎo)體制造工藝向更加高效、更加精細(xì)的方向邁進(jìn)。隨著技術(shù)的不斷成熟和普及,我們有理由相信,未來的半導(dǎo)體產(chǎn)品將更加小巧、更加強大,為人類社會的科技進(jìn)步和經(jīng)濟發(fā)展貢獻(xiàn)更大的力量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26637

    瀏覽量

    212597
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9582

    瀏覽量

    137462
  • 半導(dǎo)體制造
    +關(guān)注

    關(guān)注

    8

    文章

    384

    瀏覽量

    23998
收藏 人收藏

    評論

    相關(guān)推薦

    飛锃半導(dǎo)體子公司獲香港創(chuàng)新基金資助,加速SiC技術(shù)研發(fā)

    (碳化硅)溝槽MOSFET晶體管制造技術(shù)的深度開發(fā)與產(chǎn)品研發(fā),標(biāo)志著飛锃半導(dǎo)體在推動第三代半導(dǎo)體技術(shù)革新方面邁出了堅實的一步。
    的頭像 發(fā)表于 09-02 16:05 ?237次閱讀

    臺積電研發(fā)芯片封裝新技術(shù):從晶圓級到面板級的革新

    半導(dǎo)體制造領(lǐng)域,臺積電一直是技術(shù)革新引領(lǐng)者。近日,有知情人士透露,這家全球知名的芯片制造商正在積極探索一種全新的芯片封裝技術(shù),即從傳統(tǒng)的晶圓級封裝轉(zhuǎn)向面板級封裝,這將可能帶來封裝效
    的頭像 發(fā)表于 06-22 14:31 ?1201次閱讀

    已開始使用AI技術(shù)設(shè)計半導(dǎo)體

    近日,業(yè)內(nèi)傳出消息,三電子系統(tǒng)LSI部門成功完成了針對系統(tǒng)半導(dǎo)體“核心”設(shè)計的AI EDA(電子設(shè)計自動化)解決方案。這一創(chuàng)新技術(shù)標(biāo)志著三電子在
    的頭像 發(fā)表于 05-31 09:17 ?470次閱讀

    閑談半導(dǎo)體封裝工藝工程

    半導(dǎo)體產(chǎn)業(yè)鏈中,封裝工藝工程師扮演著舉足輕重的角色。他們不僅是半導(dǎo)體芯片從晶圓到最終產(chǎn)品的橋梁,更是確保半導(dǎo)體器件性能穩(wěn)定、可靠的關(guān)鍵人物
    的頭像 發(fā)表于 05-25 10:07 ?1106次閱讀
    閑談<b class='flag-5'>半導(dǎo)體</b>封裝<b class='flag-5'>工藝</b><b class='flag-5'>工程</b>師

    宋仕強先生領(lǐng)導(dǎo)下的深圳市金航標(biāo)電子有限公司和深圳市薩科微半導(dǎo)體有限公司都是國家級高新技術(shù)企業(yè)

    宋仕強先生領(lǐng)導(dǎo)下的深圳市金航標(biāo)電子有限公司和深圳市薩科微半導(dǎo)體有限公司都是國家級高新技術(shù)企業(yè),金航標(biāo)“kinghelm”和薩科微“Slkor”品牌具有全球影響力和美譽度!金航標(biāo)電子和薩科微半導(dǎo)體
    發(fā)表于 04-10 10:53

    意法半導(dǎo)體將推出基于新技術(shù)的下一代STM32微控制器

    意法半導(dǎo)體(ST)近日宣布,公司成功研發(fā)出基于18納米全耗盡絕緣體上硅(FD-SOI)技術(shù),并整合了嵌入式相變存儲器(ePCM)的先進(jìn)制造工藝。這項新
    的頭像 發(fā)表于 03-28 10:22 ?466次閱讀

    半導(dǎo)體發(fā)展的四個時代

    公司是這一歷史階段的先驅(qū)。現(xiàn)在,ASIC 供應(yīng)商向所有人提供了設(shè)計基礎(chǔ)設(shè)施、芯片實施和工藝技術(shù)。在這個階段,半導(dǎo)體行業(yè)開始出現(xiàn)分化。有了設(shè)計限制,出現(xiàn)了一個更廣泛的工程師社區(qū),它們可以設(shè)計和構(gòu)建定制
    發(fā)表于 03-27 16:17

    半導(dǎo)體發(fā)展的四個時代

    等公司是這一歷史階段的先驅(qū)?,F(xiàn)在,ASIC 供應(yīng)商向所有人提供了設(shè)計基礎(chǔ)設(shè)施、芯片實施和工藝技術(shù)。在這個階段,半導(dǎo)體行業(yè)開始出現(xiàn)分化。有了設(shè)計限制,出現(xiàn)了一個更廣泛的工程師社區(qū),它們可以設(shè)計和構(gòu)建定制
    發(fā)表于 03-13 16:52

    邑文科技完成超5億元D輪融資,專注半導(dǎo)體前道工藝設(shè)備研發(fā)

    作為一家專注于半導(dǎo)體設(shè)備研發(fā)的高新技術(shù)企業(yè),邑文科技創(chuàng)立于2011年,其核心業(yè)務(wù)包括半導(dǎo)體前道工藝設(shè)備的各項研究與生產(chǎn)。重點作品包括用于
    的頭像 發(fā)表于 01-30 14:26 ?1033次閱讀

    半導(dǎo)體清洗工藝介紹

    根據(jù)清洗介質(zhì)的不同,目前半導(dǎo)體清洗技術(shù)主要分為濕法清洗和干法清洗兩種工藝路線
    的頭像 發(fā)表于 01-12 23:14 ?2593次閱讀
    <b class='flag-5'>半導(dǎo)體</b>清洗<b class='flag-5'>工藝</b>介紹

    智程半導(dǎo)體完成股權(quán)融資,專注半導(dǎo)體濕法工藝設(shè)備研發(fā)

    智程半導(dǎo)體自2009年起致力于半導(dǎo)體濕法工藝設(shè)備研究、生產(chǎn)與銷售事業(yè),10余載研發(fā)歷程,使得其已成為全球頂尖的半導(dǎo)體濕法設(shè)備供應(yīng)商。業(yè)務(wù)范圍
    的頭像 發(fā)表于 01-12 14:55 ?1583次閱讀

    研發(fā)一種用于提高半導(dǎo)體良率和產(chǎn)能的“智能傳感器系統(tǒng)”

    12月26日消息,據(jù)韓媒 ETNews 報道,三電子正在開發(fā)自己的“智能傳感器系統(tǒng)”,用于對半導(dǎo)體工藝的控制和管理。這項新技術(shù)有望提高半導(dǎo)體
    的頭像 發(fā)表于 12-28 10:32 ?1033次閱讀

    半導(dǎo)體的特征及工藝介紹

    無可否認(rèn),不論是半導(dǎo)體技術(shù)還是其產(chǎn)業(yè)本身,都已經(jīng)成為所有市場中最大的產(chǎn)業(yè)之一。全球媒體、企業(yè)和政府也紛紛把目光投向了半導(dǎo)體工廠的下一個建設(shè)地。而每一次的技術(shù)革新都會進(jìn)一步增加對智能設(shè)備
    的頭像 發(fā)表于 12-25 11:18 ?4948次閱讀
    <b class='flag-5'>半導(dǎo)體</b>的特征及<b class='flag-5'>工藝</b>介紹

    國調(diào)基金助力潤鵬半導(dǎo)體半導(dǎo)體特色工藝升級

    據(jù)悉,潤鵬半導(dǎo)體是華潤微電子與深圳市合力推出的精于半導(dǎo)體特色工藝的12英寸晶圓制造項目。主要研發(fā)方向包括CMOS、BCD、e-Flash等工藝
    的頭像 發(fā)表于 12-20 14:13 ?627次閱讀

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化
    的頭像 發(fā)表于 11-29 15:14 ?1330次閱讀
    [<b class='flag-5'>半導(dǎo)體</b>前端<b class='flag-5'>工藝</b>:第二篇] <b class='flag-5'>半導(dǎo)體</b>制程<b class='flag-5'>工藝</b>概覽與氧化