0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

晶振電路旁邊為何要并上一個電阻?

華昕電子 ? 2024-09-12 08:10 ? 次閱讀

在設計電路時,通??吹揭恍┲骺氐耐獠扛咚倬д癫⒙?lián)了一個1MQ的電阻,但是發(fā)現(xiàn)有的電路不用也可以正常工作。

6935aa46-709b-11ef-bb4b-92fbcf53809c.jpg

695e7f84-709b-11ef-bb4b-92fbcf53809c.jpg


一般來說,單片機時鐘電路是使用外部的無源晶振和負載電容組合實現(xiàn)連接到單片機的Xin和Xout引腳上,晶振電路在工作時沒有并聯(lián)一個1M的電阻能正常起振,但是會存在運行滯后的現(xiàn)象。

所以并聯(lián)1MQ電阻可以幫助晶振起振,當發(fā)生程序啟動慢或不運行時,這種情況給晶振并聯(lián)1MQ的電阻就很好解決這個問題了。這個電阻叫做反饋電阻。

那么并聯(lián)的這個反饋電阻有什么作用呢?

1、增加穩(wěn)定性,更容易起振,使本來為邏輯反相器的器件工作在線性區(qū),獲得增益。

2、增加電路中的負性阻抗,提升增益,減少晶振起振時間。

3、增加振蕩電路穩(wěn)定性。

4、限流、防止諧振器波動。

注意:在高低溫環(huán)境下振蕩電路阻抗會發(fā)生變化,當阻抗增加到一定程度時,晶振可能發(fā)生起振困難或不起振現(xiàn)象,這時需要去檢查并聯(lián)的反饋電阻大小是否合理。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關注

    關注

    86

    文章

    5406

    瀏覽量

    171277
  • 單片機
    +關注

    關注

    6026

    文章

    44455

    瀏覽量

    630908
  • 晶振電路
    +關注

    關注

    7

    文章

    92

    瀏覽量

    25231
  • 反饋電阻器
    +關注

    關注

    1

    文章

    43

    瀏覽量

    5210
收藏 人收藏

    評論

    相關推薦

    為何并聯(lián)1MΩ電阻,低溫不起如何解決?

    無源并聯(lián)1MΩ電阻電路圖 問題描述: 在
    的頭像 發(fā)表于 04-18 07:40 ?5593次閱讀

    IC旁邊為什么總有的身影呢?

    IC簡稱集成電路,是將大量的微型元器件(如晶體管、電阻、電容等)形成的集成電路,并內(nèi)置芯片里面。我們所有看到的芯片都是微型電路圖,IC
    發(fā)表于 06-13 16:10

    IC旁邊為什么總有的身影呢?

    IC簡稱集成電路,是將大量的微型元器件(如晶體管、電阻、電容等)形成的集成電路,并內(nèi)置芯片里面。我們所有看到的芯片都是微型電路圖,IC
    發(fā)表于 06-22 11:29

    和電容、電阻有什么關系

    型而定。如果是芯片指定的引腳, 如在某些微處理器中, 常??梢圆患? 因為芯片內(nèi)部已經(jīng)制作了。 電阻的作用是將電路內(nèi)部的反向器加
    發(fā)表于 06-30 14:32

    IC旁邊為什么總有的身影呢

    IC簡稱集成電路,是將大量的微型元器件(如晶體管、電阻、電容等)形成的集成電路,并內(nèi)置芯片里面。我們所有看到的芯片都是微型電路圖,IC
    發(fā)表于 12-18 16:45

    旁邊接的兩電容有什么作用?

    不當,第會引起線路參考頻率的誤差。另外如在發(fā)射接收電路上會使的振蕩幅度下降(不在峰點),影響混頻信號的信號強度與信噪?! ‘敳ㄐ纬霈F(xiàn)削峰,畸變時,可增加負載
    發(fā)表于 10-23 16:14

    下拉電阻旁邊為何經(jīng)常會串電阻

    ?下拉電阻為何能下拉?下拉電阻旁邊為何經(jīng)常會串
    發(fā)表于 08-06 08:56

    下拉電阻旁邊為何經(jīng)常會串電阻

    上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何
    發(fā)表于 11-10 06:09

    我想在旁邊的兩電容接地端串接上一個磁珠合理嗎?

    總是很容易受高頻信號干擾,我想在旁邊的那兩電容接地端串接上一個磁珠,然后共地,合理嗎?
    發(fā)表于 04-04 11:34

    電容接在旁邊有什么作用?

    不當,第會引起線路參考頻率的誤差。另外如在發(fā)射接收電路上會使的振蕩幅度下降(不在峰點),影響混頻信號的信號強度與信噪?! ‘敳ㄐ纬霈F(xiàn)削峰,畸變時,可增加負載
    的頭像 發(fā)表于 08-31 09:22 ?1.7w次閱讀
    兩<b class='flag-5'>個</b>電容接在<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>旁邊</b>有什么作用?

    下拉電阻旁邊為何經(jīng)常會串電阻

    電阻電路中起限制電流的作用。上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個系統(tǒng)的設計中都用到了大量的上拉
    的頭像 發(fā)表于 02-10 10:43 ?2768次閱讀
    下拉<b class='flag-5'>電阻</b><b class='flag-5'>旁邊</b><b class='flag-5'>為何</b>經(jīng)常會串<b class='flag-5'>一</b><b class='flag-5'>個</b><b class='flag-5'>電阻</b>

    為何并聯(lián)1MΩ電阻?

    種說法,假設電路中無任何的擾動信號,不可能起。實際上反相門電路中許多
    的頭像 發(fā)表于 08-05 14:48 ?5187次閱讀

    為何并聯(lián)1MΩ電阻?低溫不起如何解決

    在無源應用方案中,兩外接電容能夠微調(diào)產(chǎn)生的時鐘頻率。而并聯(lián)1MΩ電阻可以幫助
    的頭像 發(fā)表于 07-20 09:22 ?1654次閱讀
    <b class='flag-5'>為何</b><b class='flag-5'>晶</b><b class='flag-5'>振</b>并聯(lián)<b class='flag-5'>一</b><b class='flag-5'>個</b>1MΩ<b class='flag-5'>電阻</b>?<b class='flag-5'>晶</b><b class='flag-5'>振</b>低溫不起<b class='flag-5'>振</b>如何解決

    請問互換的條件都有哪些呢?

    不同頻率的是可以變通代換的,高頻的代替低頻的需要串聯(lián)電容,低頻的代換高頻的需要并上一個電容。
    的頭像 發(fā)表于 08-07 15:42 ?1144次閱讀

    電路中為什么并上電阻?你知道電阻的關系嗎?

    電路中為什么并上電阻?你知道
    的頭像 發(fā)表于 01-24 15:26 ?2419次閱讀