0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD Vivado Design Suite 2024.1全新推出

Xilinx賽靈思官微 ? 來源:Xilinx賽靈思官微 ? 2024-09-18 09:41 ? 次閱讀

AMD Vivado Design Suite 2024.1 可立即下載。最新版本支持全新 AMD MicroBlaze V 軟核處理器,并針對 QoR 和 Dynamic Function eXchange ( DFX ) 進行了全面增強。Power Design Manager 新增了對 AMD Zynq RFSoC 系列的支持。

2024.1

版本亮點

MicroBlaze V 軟核處理器正式推出

基于 RISC-V 開源 ISA

支持所有 AMD FPGA 和自適應(yīng) SoC

提升 AMD Versal 設(shè)計的 QoR ( Fmax )

賦予用戶更大的控制能力以實現(xiàn)精細 QoR 提升

增強 AMD Versal 設(shè)計的 DFX

通過 SSI 器件串聯(lián)配置,滿足 PCIe 的時序要求

增強 DFX 設(shè)計的報告功能以輔助設(shè)計收斂

Power Design Manager

支持 Zynq RFSoC 系列

內(nèi)置圖表幫助進行假設(shè)分析和功耗類別可視化

將 PDM 內(nèi)容導(dǎo)出到電子表格以便于信息快速共享

如需詳細了解2024.1 版本中的新增功能和各種優(yōu)化,請訪問版本說明和下載頁面。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19028

    瀏覽量

    228442
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5402

    瀏覽量

    133701
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    799

    瀏覽量

    66128

原文標(biāo)題:AMD Vivado? 2024.1 現(xiàn)已推出

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    AMD推出全新銳龍AI 300系列處理器

    在 Computex 2024 上,AMD 宣布了一系列突破性的、旨在開啟 AI 體驗新時代的下一代架構(gòu)和產(chǎn)品。AMD為下一代 AI PC推出全新
    的頭像 發(fā)表于 09-19 10:55 ?453次閱讀
    <b class='flag-5'>AMD</b><b class='flag-5'>推出</b><b class='flag-5'>全新</b>銳龍AI 300系列處理器

    Vivado 2024.1版本的新特性(2)

    從綜合角度看,Vivado 2024.1對SystemVerilog和VHDL-2019的一些特性開始支持。先看SystemVerilog。
    的頭像 發(fā)表于 09-18 10:34 ?409次閱讀
    <b class='flag-5'>Vivado</b> <b class='flag-5'>2024.1</b>版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來看看新版本帶來了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?547次閱讀
    <b class='flag-5'>Vivado</b> <b class='flag-5'>2024.1</b>版本的新特性(1)

    一個更適合工程師和研究僧的FPGA提升課程

    設(shè)計; ● UltraFast 設(shè)計方法; ● 使用UltraScale和UltraScale+架構(gòu)進行設(shè)計; ● FPGA 功耗最優(yōu)化; ● 使用 Vivado Design Suite 4
    發(fā)表于 06-05 10:09

    AMD推出全新AMD銳龍和EPYC處理器,擴大數(shù)據(jù)中心和PC領(lǐng)域領(lǐng)先地位

    ——下一代?AMD EPYC?處理器將擴大數(shù)據(jù)中心?CPU?的領(lǐng)先地位 ——全新?AMD?銳龍?AI 300?系列筆記本電腦和?AMD?銳龍?9000?系列臺式機處理器為?Copilo
    的頭像 發(fā)表于 06-04 19:21 ?913次閱讀
    <b class='flag-5'>AMD</b><b class='flag-5'>推出</b><b class='flag-5'>全新</b><b class='flag-5'>AMD</b>銳龍和EPYC處理器,擴大數(shù)據(jù)中心和PC領(lǐng)域領(lǐng)先地位

    淺談Pango_Design_Suite工具的安裝

    聯(lián)系了小眼睛FPGA官方客服,獲取了基于PGX-Mini 4K開發(fā)板的SDK包,這里有包含了兩個版本的Pango_Design_Suite安裝文件,筆者
    發(fā)表于 05-30 00:43

    AMD Versal? Adaptive SoC CPM PCIE PIO EP設(shè)計CED示例

    本文可讓開發(fā)者們看懂 AMD Vivado Design Tool 2023.2 中的“AMD Versal Adaptive SoC CPM PCIE PIO EP 設(shè)計”CED 示
    的頭像 發(fā)表于 05-10 09:39 ?450次閱讀
    <b class='flag-5'>AMD</b> Versal? Adaptive SoC CPM PCIE PIO EP設(shè)計CED示例

    AMD宣布推出全新產(chǎn)品,將擴大其商用移動和臺式機AI PC產(chǎn)品組合

    近日,AMD宣布推出全新產(chǎn)品,將擴大其商用移動和臺式機AI PC產(chǎn)品組合,為商業(yè)用戶提供卓越的生產(chǎn)力和優(yōu)質(zhì)的AI及連接體驗。
    的頭像 發(fā)表于 04-18 11:18 ?436次閱讀
    <b class='flag-5'>AMD</b>宣布<b class='flag-5'>推出</b><b class='flag-5'>全新</b>產(chǎn)品,將擴大其商用移動和臺式機AI PC產(chǎn)品組合

    如何在AMD Vivado? Design Tool中用工程模式使用DFX流程?

    本文介紹了在 AMD Vivado? Design Tool 中用工程模式使用 DFX 流程以及需要注意的地方。在使用 DFX 工程模式的過程中要把具體步驟映射到相應(yīng)的 DFX 非工程模式的步驟,這樣才能更好地理解整個流程的運行
    的頭像 發(fā)表于 04-17 09:28 ?599次閱讀
    如何在<b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b>? <b class='flag-5'>Design</b> Tool中用工程模式使用DFX流程?

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?301次閱讀
    <b class='flag-5'>AMD</b><b class='flag-5'>推出</b><b class='flag-5'>全新</b>Spartan UltraScale+ FPGA系列

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用
    的頭像 發(fā)表于 03-06 11:09 ?717次閱讀

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設(shè)計

    至 ZYNQ 的 S_AXI_GP0,以訪問 PS QSPI 控制器。 BD 中需要分配 XDMA 的 M_AXI 地址如下,可以用 AMD Vivado? 的自動地址分配工具完成
    發(fā)表于 11-30 18:49

    AMD Vivado Design Suite 2023.2的優(yōu)勢

    由于市場環(huán)境日益復(fù)雜、產(chǎn)品競爭日趨激烈,為了加快推出新型自適應(yīng) SoC 和 FPGA 設(shè)計,硬件設(shè)計人員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。AMD Vivado
    的頭像 發(fā)表于 11-23 15:09 ?755次閱讀

    Vivado? 設(shè)計套件 2023.2 版本:加速自適應(yīng) SoC 和 FPGA 產(chǎn)品設(shè)計

    員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。 AMD Vivado? 設(shè)計套件 可提供易于使用的開發(fā)環(huán)境和強大的工具,有助于 加速大型自適應(yīng) SoC 和FPGA等系列產(chǎn)品的設(shè)計與上市 。 現(xiàn)在,我
    的頭像 發(fā)表于 11-02 08:10 ?1275次閱讀

    Vivado Design Suite 用戶指南:編程和調(diào)試

    Vivado Design Suite 用戶指南:編程和調(diào)試》 文檔涵蓋了以下設(shè)計進程: 硬件、IP 和平臺開發(fā) : 為硬件平臺創(chuàng)建 PL IP 塊、創(chuàng)建 PL 內(nèi)核、功能仿真以及評估 AM
    的頭像 發(fā)表于 10-25 16:15 ?800次閱讀
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> 用戶指南:編程和調(diào)試