0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SoC FPGA的DSP能力應(yīng)對新興的小型基站需求

電子工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2018-02-20 09:21 ? 次閱讀

雖然推動業(yè)界向小型基站轉(zhuǎn)變的因素眾多,但可能最重要的是,消費者想要隨時隨地都能快速有效地連接到服務(wù)提供商,而服務(wù)提供商需要做的就是找到更具成本效益的方法來為他們的用戶提供所需要的高帶寬。方法之一如圖1左邊所示,就是在集中式和標準化服務(wù)器硬件中利用現(xiàn)有的高速光纖互連來加強無線基站的基帶處理。使用光纖和標準通訊信道(例如CPRI)連接遠程無線電頭端(Remote Radio Heads, RRH)的連接已完成??梢越尤氲剿麄冏约旱墓饫w的運營商可能發(fā)現(xiàn)這個方法具有高成本效益。使用標準服務(wù)器有可能使得運營商將某些處理功能轉(zhuǎn)移到更接近消費者,從而提供新的特性和營收來源。

另一個方法就是小型基站,如圖1右側(cè)所示,使用了幾種不同類型的蜂窩(故常被稱為異構(gòu)網(wǎng)絡(luò))來提供不同的覆蓋范圍。這些基站將無線電前端和基帶后端功能結(jié)合在集成的小型空間內(nèi),無需安裝昂貴的無線電塔。這使它更容易部署附加容量到快速增長的區(qū)域,或者覆蓋沒有被大型無線電塔覆蓋的盲區(qū)。較小的覆蓋區(qū)域可能無需使用高速光纖來連接網(wǎng)絡(luò),而且可能利用其它現(xiàn)有的銅纜連接用于回程。


圖1:集中式網(wǎng)絡(luò)與小型基站網(wǎng)絡(luò)的比較


在這樣的部署下,小型基站比更集中的方法有完全不同的DSP要求。

實施小型基站的DSP要求

DSP處理器供應(yīng)商傾向于將開發(fā)工作集中在像家庭基站(Femtocell)這樣的最大批量的市場上。這些設(shè)備的范圍較小,通常位于住宅內(nèi)或在一個戶外熱點內(nèi),這意味著容易部署,且可提供擴展而無需無線電塔的占用空間。家庭基站對成本、占用空間和功率最為敏感,因而集成式解決方案往往成為首選方案。通常在Femto級的設(shè)備中,單個DSP就是一個主要處理器件,并且在單一處理器件中結(jié)合了無線電相關(guān)功能和基帶功能。

當轉(zhuǎn)變到Pico級和Micro級設(shè)備時,便需要更多的覆蓋范圍、更大的處理功率、和各種不同的接口。典型設(shè)計會利用或許來自現(xiàn)有Femto方案的DSP,然后采用SoC FPGA來增強,以提供額外的DSP能力和承擔系統(tǒng)管理和橋接或接口功能。

隨著SoC FPGA的DSP能力不斷發(fā)展,已使其成為DSP處理器的合適配套器件。例如,F(xiàn)PGA能夠?qū)崿F(xiàn)并行DSP管線(pipeline),從而進行管理,提供滿足實時帶寬需求的高效能方案,這對于由DSP處理器提供的更多串行處理方法是一個極佳的補充?;陂W存的FPGA還可提供具有更低靜態(tài)功耗的DSP能力,因為FPGA架構(gòu)配置了非易失性單元,所以每個單元的泄漏電流比基于SRAM的FPGA減小1000倍。低靜態(tài)功耗是重要的,因為對于小型基站部署來說,電力是非常珍貴的。SoC FPGA提供附加的橋接、緩沖、轉(zhuǎn)化和安全能力,可以滿足小尺寸、低成本和小型空間的關(guān)鍵要求。

使用美高森美SmartFusion2 SoC FPGA的設(shè)計案例如圖2所示。SoC FPGA管理網(wǎng)絡(luò)接口,通過JESD204X接口連接到外部ADC/DAC,并分擔DSP中被卸載的關(guān)鍵前端DSP功能提供硬件加速。能夠分擔DSP中各種物理層功能,例如峰值因素衰減(Crest factor Reduction, CFR),并在SoC FPGA上實現(xiàn)它們,就可以釋放出巨大的帶寬。


圖2:使用美高森美SmartFusion2 SoC FPGA和DSP的小型基站設(shè)計。


而且,在SoC FPGA上實現(xiàn)的網(wǎng)絡(luò)接口和橋接功能,如CPRI或以太網(wǎng),可以使小型基站能夠與各種回程網(wǎng)絡(luò)連接。這只是在DSP和SoC FPGA之間如何劃分內(nèi)存、處理和接口管理來改進整個系統(tǒng)設(shè)計的案例之一而已。

小型基站方案必須滿足安全要求。例如,保護小型基站設(shè)計的知識產(chǎn)權(quán)(IP),防止逆向工程或復(fù)制是至關(guān)重要的。片上(On-chip)嵌入式架構(gòu)(fabric-embedded)的配置存儲器和加密位流(bit stream)編程可以自動保護設(shè)計IP,即便在一個不安全設(shè)施中進行生產(chǎn)期間,IP也受到保護。額外的安全性問題之所以會發(fā)生,是因為小型基站設(shè)備部署在一個難以進入的位置上,例如在一個大的無線電塔或集中式設(shè)施,因而難以獲得保護免受入侵。在一些較易進入的位置上,設(shè)備需要主動的篡改防護,并免受先進入侵技術(shù)使用邊信道(side-channel)攻擊,如差分功率分析(Differential Power Analysis, DPA)。這里,我們推薦針對配置和位流加載的內(nèi)置防篡改能力和DPA-resistant算法。網(wǎng)絡(luò)接口也可成為攻擊來源,因此FPGA必須具有確保遠程更新(例如通過加密和驗證配置位流)的特性,并實現(xiàn)安全的啟動功能(防止受到試圖替換CPU啟動代碼的攻擊)。

支持安全啟動在小型基站設(shè)計中被視為全球主要運營商的一個要求,因為小型基站容易受到物理攻擊以及基于網(wǎng)絡(luò)的攻擊。假如小型基站的啟動代碼能夠被盜用,例如被攻擊者安裝了隱匿程序(rootkit),而這些程序存留在啟動順序后或甚至在啟動代碼遠程更新后,網(wǎng)絡(luò)的其余部分便會更易受到進一步攻擊和利用。潛在的機密數(shù)據(jù)損失(可能是數(shù)百萬客戶的信用卡交易),不管是對需要保護客戶數(shù)據(jù)安全的企業(yè),還是保護企業(yè)的客戶機密數(shù)據(jù)的小型基站設(shè)備公司來說都是災(zāi)難性的。美高森美的參考設(shè)計演示了安全啟動來簡化設(shè)計中實現(xiàn)過程。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21571

    瀏覽量

    600637
  • 基站
    +關(guān)注

    關(guān)注

    17

    文章

    1381

    瀏覽量

    66661
收藏 人收藏

    評論

    相關(guān)推薦

    ARM、MCU、DSPFPGA、SOC各是什么?區(qū)別是什么?

    可以像軟件一樣通過編程來修改。FPGA有別于DSP、ARM、MCU的地方主要在于它的并行處理能力,它的強大并行性使復(fù)雜的運算得到極大的速度比提升?! ?b class='flag-5'>SOC: 系統(tǒng)芯片是一個將計算機或
    發(fā)表于 04-13 08:55

    小型蜂窩基站長期演進軟件中的挑戰(zhàn)

    預(yù)計移動通信量在未來幾年將大幅增加,這會給從終端到內(nèi)核的整個網(wǎng)絡(luò)(特別是給小型蜂窩基站 (Small Cell) 產(chǎn)品開發(fā)人員)帶來巨大壓力。到2017年,小型蜂窩基站有望挑起無線接入
    發(fā)表于 09-04 14:26

    小型蜂窩基站的實現(xiàn)

    應(yīng)用之前,還需要消除功耗、性能以及成本阻礙。基站制造商傾向于重點關(guān)注小型蜂窩基帶片上系統(tǒng)(SoC)的性能特點?;鶐?b class='flag-5'>SoC軟硬件確實能對小型
    發(fā)表于 06-19 06:14

    基站市場多核DSP會取代ASIC/FPGA

    雖然并不如預(yù)想中明朗,但中國3G的蓄勢待發(fā)和WiMax的推進以及并不太遙遠的4G、LTE等,將促進宏基站和家用基站市場的起飛。在傳統(tǒng)的ASIC及DSP+FPGA基站解決方案外,多核
    發(fā)表于 07-18 07:54

    FPGADSP競爭新一代基站設(shè)施

    無線應(yīng)用轉(zhuǎn)向LTE、WiMAX和HSPA/HSPA+等寬帶應(yīng)用,以及最新無線標準要求的多載波技術(shù)對基站芯片帶來性能、成本和功耗上的挑戰(zhàn)。DSPFPGA廠商紛紛在工藝技術(shù)和架構(gòu)上進行創(chuàng)新以應(yīng)對
    發(fā)表于 07-19 06:10

    FPGADSP在無線基站中的組合

    彭京湘 FPGADSP之間的“智能配分”可使無線系統(tǒng)設(shè)計師獲得最佳性能組合和成本——效能。應(yīng)用DSPFPGA組合可使成本降低。對于無線基站
    發(fā)表于 07-26 07:49

    SoC FPGADSP能力應(yīng)對新興的***需求是什么?

    SoC FPGADSP能力應(yīng)對新興的***需求是什
    發(fā)表于 05-24 07:05

    ARM、MCU、DSP、FPGASoC的區(qū)別是什么

    STM32學(xué)習筆記①ARM、MCU、DSP、FPGA、SoC各是什么?區(qū)別是什么?(轉(zhuǎn))ARM、MCU、DSPFPGA、
    發(fā)表于 12-09 07:08

    小型蜂窩基站面臨的挑戰(zhàn)

    小型蜂窩基站 (Small Cell) 產(chǎn)品開發(fā)人員)帶來巨大壓力。到2017年,小型蜂窩基站有望挑起無線接入網(wǎng)絡(luò)的大部分覆蓋與容量重擔。 小型
    發(fā)表于 11-17 07:02

    FPGADSP組合在無線基站中的應(yīng)用

    FPGADSP組合在無線基站中的應(yīng)用 在自動控制產(chǎn)品中,CPD+DSP+MCU的構(gòu)架是目前最為流行的成熟方案,而在通訊產(chǎn)品中,大量使用FPGA
    發(fā)表于 10-12 11:20 ?1042次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>組合在無線<b class='flag-5'>基站</b>中的應(yīng)用

    基于FPGADSP的微小型捷聯(lián)慣導(dǎo)系統(tǒng)的設(shè)計

    為滿足導(dǎo)航系統(tǒng)設(shè)計的小型化、實時性要求,本文提出了一種基于FPGA + DSP 的實現(xiàn)方案。該方案的設(shè)計思路是:將FPGA 映射到DSP E
    發(fā)表于 09-13 14:32 ?78次下載
    基于<b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>的微<b class='flag-5'>小型</b>捷聯(lián)慣導(dǎo)系統(tǒng)的設(shè)計

    德州儀器推出面向小型蜂窩基站及宏基站的多標準SoC

      日前,德州儀器 (TI) 宣布推出業(yè)界最全面的無線基礎(chǔ)設(shè)施片上系統(tǒng) (SoC),該 SoC 綜合采用一系列理想的處理元件,可充分滿足超高容量小型蜂窩基站與宏
    發(fā)表于 04-13 08:48 ?751次閱讀
    德州儀器推出面向<b class='flag-5'>小型</b>蜂窩<b class='flag-5'>基站</b>及宏<b class='flag-5'>基站</b>的多標準<b class='flag-5'>SoC</b>

    基于FPGADSP組合在無線基站中的應(yīng)用分析

    性能組合和成本效能。應(yīng)用DSPFPGA組合可使成本降低。對于無線基站,FPGADSP可編程邏輯的系統(tǒng)配分,可促使更大的產(chǎn)品設(shè)計和市場成功
    發(fā)表于 10-25 11:41 ?0次下載
    基于<b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>組合在無線<b class='flag-5'>基站</b>中的應(yīng)用分析

    Altera徹底改變基于FPGA的浮點DSP

    10 FPGASoC中。集成硬核浮點DSP模塊結(jié)合先進的高級工具流程,客戶可以使用Altera的FPGASoC來滿足越來越高的大計算量
    的頭像 發(fā)表于 02-11 13:34 ?7238次閱讀

    如何通過高性能CPU和FPGA可重編程的SoC架構(gòu)應(yīng)對5G挑戰(zhàn)

    我們考慮如何通過具有高性能CPU子系統(tǒng)和包括FPGA可重編程加速硬件處理單元的SoC架構(gòu)來成功應(yīng)對5G的獨特需求
    發(fā)表于 04-28 15:50 ?1181次閱讀
    如何通過高性能CPU和<b class='flag-5'>FPGA</b>可重編程的<b class='flag-5'>SoC</b>架構(gòu)<b class='flag-5'>應(yīng)對</b>5G挑戰(zhàn)