0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Trinamic加入RISC-V并選擇Codasip的Bk3處理器用于未來(lái)的運(yùn)動(dòng)控制應(yīng)用

西西 ? 作者:廠商供稿 ? 2018-03-01 16:23 ? 次閱讀

2018年2月28日當(dāng)天,RISC-V?嵌入式處理器IP的領(lǐng)先供應(yīng)商Codasip在捷克布爾諾和德國(guó)漢堡宣布,嵌入式電機(jī)和運(yùn)動(dòng)控制集成電路及微系統(tǒng)領(lǐng)域的全球領(lǐng)導(dǎo)者Trinamic選擇了Codasip的Bk3處理器用于其下一代產(chǎn)品系列。

Trinamic的產(chǎn)品服務(wù)于多個(gè)市場(chǎng)中最具創(chuàng)新性的制造商,包括諸如實(shí)驗(yàn)室和工廠自動(dòng)化,半導(dǎo)體制造,紡織,機(jī)器人,自動(dòng)取款機(jī)和自動(dòng)售貨機(jī)等需要可靠定位的市場(chǎng)領(lǐng)域。他們的技術(shù)為諸如3D打印,醫(yī)用泵和安保攝像頭等高速增長(zhǎng)的新興市場(chǎng)領(lǐng)域設(shè)定了性能標(biāo)準(zhǔn)。

要跟上技術(shù)進(jìn)步的步伐,無(wú)論是時(shí)間還是金錢都需要有效地利用,這也是Trinamic加入RISC-V的原因。作為一個(gè)開(kāi)放標(biāo)準(zhǔn),RISC-V成為行業(yè)實(shí)施的標(biāo)準(zhǔn)架構(gòu),有效降低依賴少數(shù)制造商及不開(kāi)放資源的風(fēng)險(xiǎn)。

“我們選擇RISC-V作為我們未來(lái)運(yùn)動(dòng)控制產(chǎn)品系列的微控制器平臺(tái)。該指令集的開(kāi)源特性滿足了我們客戶所需的長(zhǎng)期屬性”Trinamic市場(chǎng)總監(jiān)Jonas P. Proeger表示,“在研究替代方案后,我們確定Bk3提供了滿足我們的應(yīng)用需求的性能和功效的理想組合。憑借一流的開(kāi)發(fā)工具和RISC-V生態(tài)系統(tǒng),Bk3非常適合我們未來(lái)的處理需求?!?/p>

基于RISC-V開(kāi)放式指令集架構(gòu)(ISA)定義的Codasip Bk3處理器具有單個(gè)3級(jí)有序執(zhí)行處理器流水線,并提供可選高速緩存,IEEE 1149.1調(diào)試和工業(yè)標(biāo)準(zhǔn)總線接口。此外,與所有Codasip RISC-V實(shí)施一樣,Bk3也是完全可配置和可擴(kuò)展的,與傳統(tǒng)的固定配置處理器IP核相比具有很大的優(yōu)勢(shì)。

“我們很高興Trinamic選擇Codasip作為其微處理器IP供應(yīng)商,”Codasip營(yíng)銷副總裁Chris Jones說(shuō)。 “在這個(gè)有著極高行業(yè)標(biāo)準(zhǔn)的領(lǐng)域,Trinamic是一家行業(yè)領(lǐng)導(dǎo)者,以其精密,可靠和高效的產(chǎn)品而著稱。 Codasip技術(shù)為他們提供了一個(gè)強(qiáng)大的處理器解決方案,并配有綜合的高性能軟件工具鏈。”

關(guān)于Trinamic

Trinamic是嵌入式電機(jī)和運(yùn)動(dòng)控制領(lǐng)域的全球領(lǐng)導(dǎo)者。主要產(chǎn)品包括專用運(yùn)動(dòng)控制集成芯片,智能電機(jī)驅(qū)動(dòng)器和嵌入式微系統(tǒng)。 Trinamic的工程師擁有數(shù)十年的經(jīng)驗(yàn),擅長(zhǎng)解決現(xiàn)實(shí)問(wèn)題,致力于為3D打印,桌面制造,醫(yī)療設(shè)備,實(shí)驗(yàn)室自動(dòng)化和監(jiān)控?cái)z像頭等領(lǐng)域設(shè)計(jì)解決方案。

公司于2004年在德國(guó)成立,目前在愛(ài)沙尼亞塔林,美國(guó)芝加哥和中國(guó)上海設(shè)有分支機(jī)構(gòu)。

有關(guān)Trinamic產(chǎn)品和技術(shù)的更多信息,請(qǐng)?jiān)L問(wèn)www.trinamic.com。

關(guān)于Codasip

Codasip提供領(lǐng)先的處理器IP和高級(jí)設(shè)計(jì)工具,為ASIC設(shè)計(jì)人員提供RISC-V開(kāi)放標(biāo)準(zhǔn)指令集架構(gòu)的所有優(yōu)勢(shì),以及自動(dòng)優(yōu)化處理器IP的獨(dú)特功能。作為RISC-V基金會(huì)的創(chuàng)始成員和LLVM和基于GNU的處理器解決方案的長(zhǎng)期供應(yīng)商,Codasip致力于為嵌入式處理器開(kāi)放標(biāo)準(zhǔn)。

Codasip成立于2006年,總部位于捷克共和國(guó)布爾諾,目前在美國(guó)和歐洲設(shè)有辦事處,在亞洲和以色列設(shè)有代表處。

關(guān)于RISC-V

RISC-V是一個(gè)開(kāi)放,免費(fèi)的指令集架構(gòu)(ISA),它通過(guò)開(kāi)放標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器革新的新時(shí)代。誕生于學(xué)術(shù)界和研究機(jī)構(gòu)的RISC-V 指令集架構(gòu)提供了一種全新級(jí)別的免費(fèi),可擴(kuò)展的軟件和硬件架構(gòu)自由度,為未來(lái)50年的計(jì)算設(shè)計(jì)和創(chuàng)新鋪平了道路。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2179

    瀏覽量

    45895
  • trinamic
    +關(guān)注

    關(guān)注

    16

    文章

    108

    瀏覽量

    52218
  • codasip
    +關(guān)注

    關(guān)注

    0

    文章

    37

    瀏覽量

    6211
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    risc-v在人工智能圖像處理應(yīng)用前景分析

    RISC-V和Arm內(nèi)核及其定制的機(jī)器學(xué)習(xí)和浮點(diǎn)運(yùn)算單元,用于處理復(fù)雜的人工智能圖像處理任務(wù)。 四、未來(lái)發(fā)展趨勢(shì) 隨著人工智能技術(shù)的不斷發(fā)展
    發(fā)表于 09-28 11:00

    risc-v與esp32架構(gòu)對(duì)比分析

    。這種設(shè)計(jì)使得RISC-V架構(gòu)具有高性能、低功耗和易于實(shí)現(xiàn)的特點(diǎn)。 ESP32 : 類型 :ESP32是一款集成了Wi-Fi和藍(lán)牙功能的雙核微控制器,它使用的是Xtensa LX6 32位處理器,分別
    發(fā)表于 09-26 08:40

    加入全球 RISC-V Advocate 行列,共筑 RISC-V未來(lái)

    加入RISC-VAdvocate行列!我們正在尋找來(lái)自世界各地的RISC-V愛(ài)好者,通過(guò)全球推廣和參與,成為支持RISC-V進(jìn)步的關(guān)鍵參與者。作為一名
    的頭像 發(fā)表于 09-10 08:08 ?234次閱讀
    <b class='flag-5'>加入</b>全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的<b class='flag-5'>未來(lái)</b> !

    risc-v的發(fā)展歷史

    本的RISC-V指令集架構(gòu),即RISC-V v2.0。這個(gè)版本為32位和64位的RISC-V架構(gòu)定義了基本的指令集,概述了
    發(fā)表于 07-29 17:20

    RISC-V適合什么樣的應(yīng)用場(chǎng)景

    設(shè)計(jì)使得開(kāi)發(fā)者可以靈活選擇所需的指令集和模塊,以滿足嵌入式系統(tǒng)的各種性能要求。 3. 人工智能(AI)和機(jī)器學(xué)習(xí)(ML) 高性能計(jì)算:RISC-V結(jié)合AI加速器或協(xié)處理器,可以提供高效
    發(fā)表于 07-29 17:16

    RISC-V在中國(guó)的發(fā)展機(jī)遇有哪些場(chǎng)景?

    。RISC-V結(jié)合AI加速器,可以在AI領(lǐng)域提供高效的計(jì)算解決方案。 定制化需求:RISC-V允許添加專門的加速器或協(xié)處理器來(lái)處理特定任務(wù),如圖像
    發(fā)表于 07-29 17:14

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標(biāo)是成為一個(gè)通用的指令集架構(gòu)(ISA):①、它要能適應(yīng)包括從最袖珍的嵌入式控制器,到最快的高性能計(jì)算機(jī)等各種規(guī)模的處理器。②、它應(yīng)該能兼容各種
    發(fā)表于 07-27 15:05

    國(guó)產(chǎn)RISC-V MCU推薦

    。同時(shí)提供標(biāo)準(zhǔn)和高級(jí)通信接口:3個(gè)SPI、2個(gè)I2C、3個(gè)USART、2個(gè)UART,2個(gè)I2S,2個(gè)CAN和1個(gè)全速USB。RISC-V處理器內(nèi)核還可與增強(qiáng)型內(nèi)核本地中斷
    發(fā)表于 04-17 11:00

    fpga和risc-v處理器的區(qū)別

    FPGA(現(xiàn)場(chǎng)可編程門陣列)和RISC-V處理器在多個(gè)方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-27 14:21 ?921次閱讀

    玄鐵RISC-V生態(tài)大會(huì)深圳召開(kāi),達(dá)摩院引領(lǐng)RISC-V創(chuàng)新應(yīng)用

    :達(dá)摩院院長(zhǎng)張建鋒在玄鐵RISC-V生態(tài)大會(huì)上致詞,RISC即將迎來(lái)蝶變進(jìn)入應(yīng)用爆發(fā)期 ? 從2018年起,阿里巴巴開(kāi)始投入RISC-V架構(gòu),是國(guó)內(nèi)最早涉足RISC-V的技術(shù)團(tuán)隊(duì)之一。
    的頭像 發(fā)表于 03-19 10:02 ?4216次閱讀
    玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會(huì)深圳召開(kāi),達(dá)摩院引領(lǐng)<b class='flag-5'>RISC-V</b>創(chuàng)新應(yīng)用

    RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

    縮寫(xiě) [###] 用于標(biāo)識(shí)處理器位寬,取值[32, 64,128],也就是處理器的寄存器位寬 [abc...xyz] 標(biāo)識(shí)該處理器支持的指令模塊集合 比如:RV64IMAC, 表示6
    發(fā)表于 03-12 10:25

    定制化物聯(lián)網(wǎng)/汽車芯片,Codasip RISC-V處理器IP與開(kāi)發(fā)工具的組合拳

    移動(dòng)和物聯(lián)網(wǎng)。10月高通聯(lián)合谷歌開(kāi)發(fā)基于RISC-V架構(gòu)的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應(yīng)用在巨頭們的引領(lǐng)下加速發(fā)展。 ? 總部位于歐洲的Cod
    的頭像 發(fā)表于 11-29 10:40 ?1279次閱讀
    定制化物聯(lián)網(wǎng)/汽車芯片,<b class='flag-5'>Codasip</b> <b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>IP與開(kāi)發(fā)工具的組合拳

    新思科技重磅發(fā)布全新RISC-V處理器系列擴(kuò)大ARC IP組合

    新思科技全新32位和64位ARC-V處理器IP建立在其數(shù)十年的處理器開(kāi)發(fā)經(jīng)驗(yàn)之上,為設(shè)計(jì)者提供更廣泛的RISC-V IP選擇空間
    的頭像 發(fā)表于 11-10 12:50 ?648次閱讀

    賽昉科技RISC-V架構(gòu)7110

      FET7110-C核心板基于賽昉科技昉·驚鴻7110處理器設(shè)計(jì)開(kāi)發(fā),采用開(kāi)源RISC-V架構(gòu),主頻1.5GHz,集成4個(gè)RISC-V核,跑分達(dá)5.09 CoreMark/MHz,性能優(yōu)于
    發(fā)表于 10-30 08:49

    Codasip發(fā)布適用于定制計(jì)算的新一代RISC-V處理器系列產(chǎn)品

    推出高度靈活的700系列,以實(shí)現(xiàn)無(wú)限創(chuàng)新 德國(guó)慕尼黑,2023年10月17日 ——RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip?今日宣布:推出一款全新的、高度可配置的RISC-V基準(zhǔn)性處理器
    發(fā)表于 10-24 17:25 ?503次閱讀
    <b class='flag-5'>Codasip</b>發(fā)布適<b class='flag-5'>用于</b>定制計(jì)算的新一代<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>系列產(chǎn)品