0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號(hào)邏輯電平標(biāo)準(zhǔn)詳解

0BFC_eet_china ? 來(lái)源:未知 ? 作者:李倩 ? 2018-03-10 09:47 ? 次閱讀

信號(hào)的邏輯電平經(jīng)歷了從單端信號(hào)到差分信號(hào)、從低速信號(hào)到高速信號(hào)的發(fā)展過(guò)程。最基本的單端信號(hào)邏輯電平為CMOS、TTL,在此基礎(chǔ)上隨著電壓擺幅的降低,出現(xiàn)LVCMOS、LVTTL等邏輯電平,隨著信號(hào)速率的提升又出現(xiàn)ECL、PECL、LVPECL、LVDS、CML等差分信號(hào)邏輯電平。

1、信號(hào)邏輯電平參數(shù)概念定義邏輯電平是指數(shù)字信號(hào)電壓的高、低電平,相關(guān)參數(shù)定義如下:

(1)輸入高電平門(mén)限Vih:保證邏輯門(mén)的輸入為高電平時(shí)所允許的最小輸入高電平,當(dāng)輸入電平高于Vih時(shí),則認(rèn)為輸入電平為高電平;

(2)輸入低電平門(mén)限Vil:保證邏輯門(mén)的輸入為低電平時(shí)所允許的最大輸入低電平,當(dāng)輸入電平低于Vil時(shí),則認(rèn)為輸入電平為低電平;

(3)輸出高電平門(mén)限Voh:保證邏輯門(mén)的輸出為高電平時(shí)的輸出電平的最小值,邏輯門(mén)的輸出為高電平時(shí)的電平值都必須大于此Voh;

(4)輸出低電平門(mén)限Vol:保證邏輯門(mén)的輸出為低電平時(shí)的輸出電平的最大值,邏輯門(mén)的輸出為低電平時(shí)的電平值都必須小于此Vol;

(5)閾值電平Vt:數(shù)字電路芯片都存在一個(gè)閾值電平,就是電路剛剛勉強(qiáng)能翻轉(zhuǎn)動(dòng)作時(shí)的電平。它是一個(gè)介于Vil、Vih之間的電壓值;對(duì)于CMOS電路的閾值電平,基本上是二分之一的電源電壓值,但要保證穩(wěn)定的輸出,則必須要求輸入高電平》Vih,輸入低電平 《 Vil。Tips:閾值電平只是用來(lái)表征數(shù)字電路芯片的特性,實(shí)際硬件電路設(shè)計(jì)過(guò)程中具有實(shí)際意義的是Vih和Vil。對(duì)于一般的邏輯電平,Vih、Vil、Voh、Vol以及Vt的關(guān)系為:Voh》Vih》Vt》Vil 》Vol

(6)Ioh:邏輯門(mén)輸出為高電平時(shí)的負(fù)載電流(為拉電流);

(7)Iol:邏輯門(mén)輸出為低電平時(shí)的負(fù)載電流(為灌電流);

(8)Iih:邏輯門(mén)輸入為高電平時(shí)的電流(為灌電流);

(9)Iil:邏輯門(mén)輸入為低電平時(shí)的電流(為拉電流)。

2.常見(jiàn)信號(hào)邏輯電平參數(shù)常用的邏輯電平有:

TTL、CMOS、ECL、PECL、LVDS、LVPECL、RS232、RS422、RS485、CML、SSTL、HSTL等。

(1)TTL和CMOS的邏輯電平按典型電壓可分為四類(lèi):

5V系列、3.3V系列、2.5V系列和1.8V系列,3.3V的TTL電平和CMOS電平通常稱(chēng)為L(zhǎng)VTTL和LVCMOS;

(2)RS232/RS422/RS485是串口(UART)的電平標(biāo)準(zhǔn),RS232是單端輸入輸出,RS422和RS485是差分輸入輸出;

(3)ECL、PECL、LVPECL、LVDS、CML是差分輸入輸出電平;

(4)SSTL主要用于DDR存儲(chǔ)器,HSTL主要用于QDR存儲(chǔ)器;電平通常標(biāo)準(zhǔn)參數(shù)如下表所示,具體芯片建議參考Datasheet。

由上表可見(jiàn),常用的差分信號(hào)電平標(biāo)準(zhǔn)LVPECL、LVDS、CML的輸入和輸出端具有相同的門(mén)限參數(shù)。這是由產(chǎn)生差分信號(hào)的硬件結(jié)構(gòu)決定的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 邏輯門(mén)
    +關(guān)注

    關(guān)注

    1

    文章

    138

    瀏覽量

    23998
  • 電平信號(hào)
    +關(guān)注

    關(guān)注

    3

    文章

    24

    瀏覽量

    9127

原文標(biāo)題:信號(hào)邏輯電平標(biāo)準(zhǔn)詳解

文章出處:【微信號(hào):eet-china,微信公眾號(hào):電子工程專(zhuān)輯】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    邏輯電平設(shè)計(jì)規(guī)范(一)

    被稱(chēng)為低電壓邏輯電平,常用的為L(zhǎng)VTTL電平。·低電壓的邏輯電平還有2.5V和1.8V兩種?!CL/PECL和LVDS是差分輸入輸出?!
    發(fā)表于 06-24 09:38

    邏輯電平介紹

    的為L(zhǎng)VTTL電平。 ·低電壓的邏輯電平還有2.5V和1.8V兩種。 ·ECL/PECL和LVDS是差分輸入輸出。 ·RS-422/485和RS-232是串口的接口標(biāo)準(zhǔn),RS-422/
    發(fā)表于 04-12 12:03

    快點(diǎn)PCB原創(chuàng)∣詳解信號(hào)邏輯電平標(biāo)準(zhǔn)

    反射、串?dāng)_、損耗的成因,然后對(duì)于仿真波形需要掌握判斷標(biāo)準(zhǔn),這就需要知曉信號(hào)邏輯電平標(biāo)準(zhǔn)的知識(shí)了。信號(hào)
    發(fā)表于 09-09 11:23

    DC邏輯綜合詳解

    DC邏輯綜合詳解DC軟件簡(jiǎn)介邏輯綜合DC命令DC軟件簡(jiǎn)介DC( Design Compiler )為Synopsys公司邏輯合成工具。DC得到全球60多個(gè)半導(dǎo)體廠(chǎng)商、380多個(gè)工藝庫(kù)的
    發(fā)表于 07-29 08:07

    常見(jiàn)邏輯電平標(biāo)準(zhǔn)詳細(xì)介紹

    常見(jiàn)邏輯電平標(biāo)準(zhǔn)詳細(xì)介紹 下面總結(jié)一下各電平標(biāo)準(zhǔn)。和新手以及有需要的人共享一下^_^.現(xiàn)在常用的電平
    發(fā)表于 11-28 11:26 ?3658次閱讀

    TTL電平信號(hào)的資料說(shuō)明

    TTL電平信號(hào)被利用的最多是因?yàn)橥ǔ?shù)據(jù)表示采用二進(jìn)制規(guī)定,+5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”,這被稱(chēng)做TTL(晶體管-晶體管邏輯電平
    發(fā)表于 01-14 08:00 ?10次下載
    TTL<b class='flag-5'>電平信號(hào)</b>的資料說(shuō)明

    數(shù)字系統(tǒng)之間的接口電平標(biāo)準(zhǔn)詳解!

    我們?cè)趯?duì)FPGA項(xiàng)目進(jìn)行約束的時(shí)候,常??吹竭@樣的電平標(biāo)準(zhǔn),例如LVCOM18,LVCOS25,LVDS,LVDS25等等,其實(shí)這些都是一系列的電平標(biāo)準(zhǔn),為了更加深刻地理解
    的頭像 發(fā)表于 08-24 17:32 ?4579次閱讀

    信號(hào)邏輯電平標(biāo)準(zhǔn)的詳細(xì)說(shuō)明

    信號(hào)邏輯電平經(jīng)歷了從單端信號(hào)到差分信號(hào)、從低速信號(hào)到高速
    發(fā)表于 01-05 17:32 ?7次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>標(biāo)準(zhǔn)</b>的詳細(xì)說(shuō)明

    信號(hào)邏輯電平標(biāo)準(zhǔn)詳細(xì)說(shuō)明

    做SI仿真分析之前,首先需要了解SI問(wèn)題的基礎(chǔ)理論,掌握SI反射、串?dāng)_、損耗的成因,然后對(duì)于仿真波形需要掌握判斷標(biāo)準(zhǔn),這就需要知曉信號(hào)邏輯電平標(biāo)準(zhǔn)
    發(fā)表于 01-08 16:14 ?0次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>的<b class='flag-5'>標(biāo)準(zhǔn)</b>詳細(xì)說(shuō)明

    詳解信號(hào)邏輯電平標(biāo)準(zhǔn):CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下載

    電子發(fā)燒友網(wǎng)為你提供詳解信號(hào)邏輯電平標(biāo)準(zhǔn):CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下
    發(fā)表于 04-09 08:45 ?91次下載
    <b class='flag-5'>詳解</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>標(biāo)準(zhǔn)</b>:CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下載

    邏輯電平--差分信號(hào)(PECL、LVDS、CML)電平匹配

    由于各種邏輯電平的輸入、輸出電平標(biāo)準(zhǔn)不一致,所需的輸入電流、輸出驅(qū)動(dòng)電流也不同,為了使不同邏輯電平
    的頭像 發(fā)表于 11-10 10:01 ?1.3w次閱讀

    電平設(shè)計(jì)基礎(chǔ):差分邏輯電平匹配

    差分邏輯電平之間的匹配,主要應(yīng)用于時(shí)鐘和高速信號(hào)。
    的頭像 發(fā)表于 06-25 14:56 ?3632次閱讀
    <b class='flag-5'>電平</b>設(shè)計(jì)基礎(chǔ):差分<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>匹配

    邏輯筆測(cè)量信號(hào)邏輯狀態(tài)屬于?

    進(jìn)行邏輯計(jì)算或判斷,從而實(shí)現(xiàn)數(shù)字電路的功能。 在現(xiàn)代電子設(shè)備中,信號(hào)邏輯狀態(tài)往往通過(guò)邏輯電平來(lái)表示。
    的頭像 發(fā)表于 09-19 17:16 ?1223次閱讀

    什么是邏輯電平?如何實(shí)現(xiàn)電平轉(zhuǎn)換?(原理講解+電路圖)

    邏輯電平是數(shù)字電子系統(tǒng)中的關(guān)鍵概念之一。它決定了信號(hào)被認(rèn)定為高電平還是低電平,并進(jìn)一步影響著數(shù)字電路的正確操作。
    的頭像 發(fā)表于 11-24 08:20 ?7738次閱讀
    什么是<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>?如何實(shí)現(xiàn)<b class='flag-5'>電平</b>轉(zhuǎn)換?(原理講解+電路圖)

    邏輯電平輸出是什么意思

    邏輯電平輸出是數(shù)字電路中的一個(gè)重要概念,它涉及到數(shù)字信號(hào)的表示和傳輸。在數(shù)字電路中,邏輯電平通常指的是電路中用于表示二進(jìn)制數(shù)字(0和1)的電
    的頭像 發(fā)表于 09-20 17:32 ?230次閱讀