聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
ti
+關(guān)注
關(guān)注
112文章
7948瀏覽量
211919 -
DAC8564
+關(guān)注
關(guān)注
0文章
3瀏覽量
6944
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
時(shí)鐘雜散對(duì)高速DAC性能的影響
電子發(fā)燒友網(wǎng)站提供《時(shí)鐘雜散對(duì)高速DAC性能的影響.pdf》資料免費(fèi)下載
發(fā)表于 10-17 11:10
?0次下載
時(shí)鐘噪聲對(duì)高速DAC性能的影響
電子發(fā)燒友網(wǎng)站提供《時(shí)鐘噪聲對(duì)高速DAC性能的影響.pdf》資料免費(fèi)下載
發(fā)表于 10-17 09:27
?0次下載
用于現(xiàn)場(chǎng)發(fā)送器的高性能16位PWM 4-20 MA DAC
電子發(fā)燒友網(wǎng)站提供《用于現(xiàn)場(chǎng)發(fā)送器的高性能16位PWM 4-20 MA DAC.pdf》資料免費(fèi)下載
發(fā)表于 09-26 10:52
?0次下載
時(shí)鐘噪聲對(duì)DAC性能影響系統(tǒng)分析
電子發(fā)燒友網(wǎng)站提供《時(shí)鐘噪聲對(duì)DAC性能影響系統(tǒng)分析.pdf》資料免費(fèi)下載
發(fā)表于 09-26 09:14
?0次下載
DAC63202和DAC53202智能數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《DAC63202和DAC53202智能數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 07-16 10:46
?0次下載
DAC63204.DAC53204.DAC43204數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《DAC63204.DAC53204.DAC43204數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 07-15 10:06
?0次下載
DAC8564低功耗,電壓輸出,16位數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《DAC8564低功耗,電壓輸出,16位數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 06-20 16:53
?1次下載
DAC3152/DAC3162數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《DAC3152/DAC3162數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 06-20 14:15
?0次下載
DAC高速線纜:性能卓越的連接解決方案
DAC高速線纜是一種高性能連接解決方案,用于數(shù)據(jù)中心和云計(jì)算等領(lǐng)域。它通過(guò)直接連接設(shè)備之間的端口,實(shí)現(xiàn)高速、低延遲的數(shù)據(jù)傳輸。DAC高速線纜由兩個(gè)銅導(dǎo)線插頭、高速信號(hào)傳輸電路和外部絕緣外殼組成。
請(qǐng)問(wèn)高速ADC或DAC輸入時(shí)鐘占空比如果不是50%,或遠(yuǎn)高于/低于50%對(duì)ADC或DAC性能有何影響?
請(qǐng)問(wèn)高速ADC或DAC輸入時(shí)鐘占空比如果不是50%或遠(yuǎn)高于或遠(yuǎn)低于50%對(duì)ADC或DAC性能有何影響?
發(fā)表于 12-13 07:28
高速轉(zhuǎn)換器組表征高速數(shù)模轉(zhuǎn)換器(DAC)的性能測(cè)試方法
電子發(fā)燒友網(wǎng)站提供《高速轉(zhuǎn)換器組表征高速數(shù)模轉(zhuǎn)換器(DAC)的性能測(cè)試方法.pdf》資料免費(fèi)下載
發(fā)表于 11-27 09:45
?3次下載
AD8564在搭建成滯回比較電路后,1MHz的輸入波形頻率,輸出比較波形失真怎么解決?
AD8564在搭建成滯回比較電路后(10K的反饋電阻,正向100歐姆電阻,參考電壓為0),1MHz的輸入波形頻率,輸出比較波形失真。
想問(wèn)對(duì)于AD8564高速比較,想達(dá)到20M的比較速度,排除掉PCB走線這個(gè)因素之外,在原理圖設(shè)計(jì)上面有什么注意的地方才能達(dá)到這種速度??
發(fā)表于 11-27 06:50
基于MIMO雷達(dá)檢測(cè)性能分析
電子發(fā)燒友網(wǎng)站提供《基于MIMO雷達(dá)檢測(cè)性能分析.pdf》資料免費(fèi)下載
發(fā)表于 10-25 09:41
?0次下載
評(píng)論