0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高度集成的解調(diào)器和頻率合成器設(shè)計案例

電子設(shè)計 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-06-13 09:33 ? 次閱讀

利用手動頻段選擇,鎖定時間可從典型值 4.5 ms 縮短到典型值 360 μs。

本文以高度集成的解調(diào)器和頻率合成器 ADRF6820 為例,告訴大家如何手動選擇頻段以縮短PLL鎖定時間。

PLL 鎖定

PLL 鎖定過程包括兩個步驟:

1、通過內(nèi)部環(huán)路自動選擇頻段(粗調(diào))。在寄存器配 期間,PLL 首先根據(jù)內(nèi)部環(huán)路進行切換和配置。隨后由一個算法驅(qū)動 PLL 找到正確的 VCO 頻段。

2、通過外部環(huán)路細調(diào)。PLL 切換到外部環(huán)路。鑒相器和電荷泵配合外部環(huán)路濾波器工作,形成一個閉環(huán),確保 PLL 鎖定到所需頻率。校準大約需要 94,208 個鑒頻鑒相器 (PFD) 周期;對于一個30.72 MHz fPFD,這相當 于3.07 ms。

PLL 鎖定時間

按照上述步驟校準完成后,PLL 的反饋操作使 VCO 鎖定于正確的頻率。鎖定速度取決于非線性周跳行為。PLL總鎖定時間包括兩個部分:VCO頻段校準時間和PLL周跳時間。VCO頻段校準時間僅取決于PFD頻率;PFD頻率越高,鎖定時間越短。PLL 周跳時間由所實現(xiàn)的環(huán)路帶寬決定。當環(huán)路帶寬比 PFD 頻率窄時,小數(shù) N 分頻/整 數(shù)N 分頻頻率合成器就會發(fā)生周跳。 PFD 輸入端的相位誤差積累過快,PLL 來不及校正,電荷泵暫時沿錯誤方向吸入電荷,使鎖定時間急劇縮短。如果 PFD 頻率與環(huán)路帶寬的比值提高,周跳也會增加;對于給定 PFD 周期,提高環(huán)路帶寬會縮短周跳時間。

因此,當使用自動校準模式時,總鎖定時間對某些應(yīng)用來說可能太長。本文提出一種通過手動選擇頻段來顯著縮短鎖定時間的方案,步驟如下:

1、按照表 1 所示的寄存器初始化序列使器件上電。默認情況下,芯片以自動頻段校準模式工作。根據(jù)所需的 LO 頻率設(shè)置寄存器 0x02、寄存器 0x03 和寄存器0x04。

表1. 寄存器初始化序列

“”

2、讀取鎖定檢測 (LD) 狀態(tài)位。若 LD 為 1,表明 VCO 已鎖定。

3、通過串行外設(shè)接口 (SPI) 回讀寄存器 0x46 的位 [5:0]。假設(shè)其值為A,將系統(tǒng)中所有需要的 LO 頻率對應(yīng)的寄存器值保存到 EEPROM。由此便可確定頻率和相關(guān)寄存器值的表格(參見表2)。

表2. 查找表

“”

4、為縮短LD時間,將 ADRF6820 置于手動頻段選擇模式,并用第 3 步收集到的數(shù)據(jù)手動編程。手動編程步驟如下:

a、將寄存器 0x44 設(shè)置為 0x0001:禁用頻段選擇算法;

b、將寄存器 0x45 的位 7 設(shè)為 1,從而將 VCO 頻段源設(shè)為已保存的頻段信息,而不是來自頻段計算算法。用第3步記錄的寄存器值設(shè)置寄存器 0x45 中的位 [6:0];

c、通過寄存器 0x22 的位 [2:0] 選擇適當?shù)?VCO 頻率范圍(參見表3);

表3. VCO頻率范圍

“”

d、根據(jù)所需頻率更新寄存器 0x02、寄存器0x03和寄存器 0x04。寄存器 0x02 設(shè)置分頻器 INT 值,即 VCO 頻率 / PFD 的整數(shù)部分;寄存器 0x03 設(shè)置分頻器 FRAC 值,即 (VCO 頻率/PFD ? INT) × MOD;寄存器 0x04 設(shè)置分頻器 MOD 值,即 PFD/頻率分辨率;

e、監(jiān)視 LD 以檢查頻率是否鎖定。例如,PFD = 30.72 MHz 且 LO = 1600 MHz。

表4. 手動頻段校準寄存器序列

“”

圖 1 和圖 2 分別顯示了自動頻段校準模式和手動頻段校準模式下的鎖定檢測時間。圖 2中,線 1(鎖定檢測)上的高電平表示 PLL 已鎖定。線 2 (LE) 代表 LE 引腳,是一個觸發(fā)信號。注意:鎖定檢測時間必須從低到高讀取。

“圖1.圖1. 自動頻段校準模式下的鎖定時間,用信號源分析儀測試 “圖2.圖2. 手動頻段校準模式下的鎖定時間,用示波器測試

自動頻段校準模式下,鎖定時間約為 4.5 ms;手動頻段校準模式下,鎖定時間約為 360 μs。數(shù)據(jù)的測量條件為 20 kHz 環(huán)路濾波器帶寬和 250 μA 電荷泵電流配置。

總結(jié)

經(jīng)過驗證,我們可以看到,利用手動頻段選擇,鎖定時間從典型值 4.5 ms 縮短到了典型值 360 μs。但是對于每個頻率,建議首先利用自動頻段選擇確定最佳頻段值并予以保存,因為最佳頻段值隨器件而異,所以須對每個 ADRF6820 執(zhí)行該程序。VCO 頻段無需因為溫度變化而更新。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 解調(diào)器
    +關(guān)注

    關(guān)注

    0

    文章

    285

    瀏覽量

    25750
  • 頻率合成器
    +關(guān)注

    關(guān)注

    5

    文章

    215

    瀏覽量

    32314
  • ADRF6820
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    4290
收藏 人收藏

    評論

    相關(guān)推薦

    GP214D雙頻頻率合成器英文手冊

    電子發(fā)燒友網(wǎng)站提供《GP214D雙頻頻率合成器英文手冊.pdf》資料免費下載
    發(fā)表于 10-09 11:03 ?0次下載

    AN-1879小數(shù)N分頻頻率合成器

    電子發(fā)燒友網(wǎng)站提供《AN-1879小數(shù)N分頻頻率合成器.pdf》資料免費下載
    發(fā)表于 09-23 11:31 ?0次下載
    AN-1879小數(shù)N分頻<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>

    CDCDLP223高性能時鐘頻率合成器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCDLP223高性能時鐘頻率合成器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 10:35 ?0次下載
    CDCDLP223高性能時鐘<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>數(shù)據(jù)表

    CDCE906 PLL頻率合成器/乘法器/分頻數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCE906 PLL頻率合成器/乘法器/分頻數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:30 ?0次下載
    CDCE906 PLL<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>/乘法器/分頻<b class='flag-5'>器</b>數(shù)據(jù)表

    CDCM61001高度通低抖動頻率合成器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCM61001高度通低抖動頻率合成器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:24 ?0次下載
    CDCM61001<b class='flag-5'>高度</b>通低抖動<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>數(shù)據(jù)表

    CDC7005高性能時鐘頻率合成器和抖動消除數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDC7005高性能時鐘頻率合成器和抖動消除數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 11:14 ?0次下載
    CDC7005高性能時鐘<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>和抖動消除<b class='flag-5'>器</b>數(shù)據(jù)表

    功分能否作為功率合成器使用

    1. 引言 功分可以作為功率合成器使用 。功率合成器是將多個信號源的功率合并為單一輸出信號的設(shè)備,廣泛應(yīng)用于提高系統(tǒng)效率和信號質(zhì)量。功分作為功率分配器件,其在功率
    的頭像 發(fā)表于 08-14 09:48 ?256次閱讀

    單節(jié)功率合成器工作原理是什么

    單節(jié)功率合成器是一種將多個功率放大器的輸出信號進行合成,以實現(xiàn)更高的輸出功率和更好的信號質(zhì)量的電子設(shè)備。其工作原理涉及到多個方面的知識,包括信號合成、功率放大、濾波設(shè)計等。 信號
    的頭像 發(fā)表于 08-13 14:32 ?258次閱讀

    鎖相環(huán)頻率合成器的特點和應(yīng)用

    鎖相環(huán)頻率合成器(Phase-Locked Loop Frequency Synthesizer, PLLFS)是一種利用鎖相環(huán)(Phase-Locked Loop, PLL)技術(shù)實現(xiàn)頻率合成
    的頭像 發(fā)表于 08-05 15:01 ?373次閱讀

    頻率合成器和鎖相環(huán)的區(qū)別有哪些?

    頻率合成器和鎖相環(huán)是兩種常見的電子設(shè)備,用于生成穩(wěn)定的頻率信號。盡管它們的功能都是產(chǎn)生特定頻率的信號,但它們在工作原理和應(yīng)用方面有著明顯的區(qū)別。
    的頭像 發(fā)表于 02-27 18:22 ?1285次閱讀

    采用ADI公司ADF4107芯片研制C波段頻率合成器

    本次與大家分享的是世健和ADI聯(lián)合舉辦的《世健·ADI工業(yè)趴:放飛思路,解封你的超能力》主題活動的二等獎文章:《采用ADI公司ADF4107芯片研制C波段頻率合成器》。作者:RF-劉海石01背景本文
    的頭像 發(fā)表于 12-15 08:23 ?1342次閱讀
    采用ADI公司ADF4107芯片研制C波段<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>

    頻率合成器的作用解讀

    頻率合成器是一種電路或設(shè)備,用于產(chǎn)生特定頻率的信號。它的作用包括但不限于以下幾個方面
    的頭像 發(fā)表于 11-25 09:17 ?830次閱讀

    時鐘合成器和時鐘發(fā)生的區(qū)別

    時鐘合成器和時鐘發(fā)生是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應(yīng)用上有一些區(qū)別。
    的頭像 發(fā)表于 11-09 10:26 ?675次閱讀

    關(guān)于相位鎖定環(huán)(PLL)頻率合成器的設(shè)計和分析

    本篇文章是關(guān)于相位鎖定環(huán)(PLL)頻率合成器的設(shè)計和分析,重點討論了相位噪聲和頻率噪聲的測量、建模和仿真方法。文章以設(shè)計一個假想的PLL頻率合成器
    的頭像 發(fā)表于 10-26 15:30 ?1483次閱讀
    關(guān)于相位鎖定環(huán)(PLL)<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>的設(shè)計和分析

    一種用DDS激勵PLL的X波段頻率合成器的設(shè)計方案

    電子發(fā)燒友網(wǎng)站提供《一種用DDS激勵PLL的X波段頻率合成器的設(shè)計方案.pdf》資料免費下載
    發(fā)表于 10-24 09:10 ?4次下載
    一種用DDS激勵PLL的X波段<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>的設(shè)計方案