0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中的電源噪聲的分析及對(duì)策

GLeX_murata_eet ? 來(lái)源:未知 ? 作者:胡薇 ? 2018-07-06 08:50 ? 次閱讀

電源本身所固有的阻抗所導(dǎo)致的分布噪聲。高頻電路中,電源噪聲對(duì)高頻信號(hào)影響較大。因此,首先需要有低噪聲的電源。干凈的地和干凈的電源是同樣重要的;共模場(chǎng)干擾。指的是電源與接地之間的噪聲,它是因?yàn)槟硞€(gè)電源由被干擾電路形成的環(huán)路和公共參考面上引起的共模電壓而造成的干擾,其值要視電場(chǎng)和磁場(chǎng)的相對(duì)的強(qiáng)弱來(lái)定。

在高頻PCB板中,較重要的一類(lèi)干擾便是電源噪聲。通過(guò)對(duì)高頻PCB板上出現(xiàn)的電源噪聲特性和產(chǎn)生原因進(jìn)行系統(tǒng)分析,并結(jié)合工程應(yīng)用,提出了一些非常有效而又簡(jiǎn)便的解決辦法。

電源噪聲的分析

電源噪聲是指由電源自身產(chǎn)生或受擾感應(yīng)的噪聲。其干擾表現(xiàn)在以下幾個(gè)方面:

1)電源本身所固有的阻抗所導(dǎo)致的分布噪聲。高頻電路中,電源噪聲對(duì)高頻信號(hào)影響較大。因此,首先需要有低噪聲的電源。干凈的地和干凈的電源是同樣重要的。

理想情況下的電源是沒(méi)有阻抗的,因此其不存在噪聲。但是,實(shí)際情況下的電源是具有一定阻抗的,并且阻抗是分布在整個(gè)電源上的,因此,噪聲也會(huì)疊加在 電源上。所以應(yīng)該盡可能減小電源的阻抗,最好有專(zhuān)門(mén)的電源層和接地層。在高頻電路設(shè)計(jì)中,電源以層的形式設(shè)計(jì)一般比以總線(xiàn)的形式設(shè)計(jì)要好,這樣回路總可以 沿著阻抗最小的路徑走。此外,電源板還得為PCB上所有產(chǎn)生和接受的信號(hào)提供一個(gè)信號(hào)回路,這樣可以最小化信號(hào)回路,從而減小噪聲。

2)電源線(xiàn)耦合。是指交流或直流電源線(xiàn)受到電磁干擾后,電源線(xiàn)又將這些干擾傳輸?shù)狡渌O(shè)備的現(xiàn)象。這是電源噪聲間接地對(duì)高頻電路的干擾。需要說(shuō)明的 是:電源的噪聲并不一定是其本身產(chǎn)生的,也可能是外界干擾感應(yīng)的噪聲,再將此噪聲與本身產(chǎn)生的噪聲疊加起來(lái)(輻射或傳導(dǎo))去干擾其他的電路或者器件。

3)共模場(chǎng)干擾。指的是電源與接地之間的噪聲,它是因?yàn)槟硞€(gè)電源由被干擾電路形成的環(huán)路和公共參考面上引起的共模電壓而造成的干擾,其值要視電場(chǎng)和磁場(chǎng)的相對(duì)的強(qiáng)弱來(lái)定。

在該通道上,Ic的下降會(huì)在串聯(lián)的電流回路中引起共模電壓,影響接收部分。如果磁場(chǎng)占主要地位,在串聯(lián)地回路中產(chǎn)生的共模電壓的值是:

Vcm = — (△B/△t) × S (1)式(1)中的ΔB為磁感應(yīng)強(qiáng)度的變化量,Wb/m2;S為面積,m2。

如果是電磁場(chǎng),已知它的電場(chǎng)值時(shí),其感應(yīng)電壓為:

Vcm = (L×h×F×E/48) (2)

式(2)一般適用于L=150/F以下,F(xiàn)為電磁波頻率MHz。

如果超過(guò)這個(gè)限制的話(huà),最大感應(yīng)電壓的計(jì)算可簡(jiǎn)化為:

Vcm =2×h×E (3)3)差模場(chǎng)干擾。指電源與輸入輸出電源線(xiàn)間的干擾。在實(shí)際PCB設(shè)計(jì)中,筆者發(fā)現(xiàn)其在電源噪聲中所占的比重很小,因此這里可以不作討論。

4)線(xiàn)間干擾。指電源線(xiàn)間的干擾。在兩個(gè)不同的并聯(lián)電路之間存在著互電容C和互感M1-2時(shí),如果干擾源電路中有電壓VC和電流IC,則被干擾電路中將出現(xiàn):

a. 通過(guò)容性阻抗耦合的電壓為

Vcm = Rv*C1-2*△Vc/△t (4)

式(4)中Rv是被干擾電路近端電阻和遠(yuǎn)端電阻的并聯(lián)值。

b. 通過(guò)感性耦合的串聯(lián)電阻

V = M1-2*△Ic/△t (5)

如果干擾源中有共模噪聲,則線(xiàn)間干擾一般表現(xiàn)為共模和差模兩種形式。

消除電源噪聲干擾的對(duì)策

針對(duì)以上所分析的電源噪聲干擾的不同表現(xiàn)形式及其成因,可以針對(duì)性地破壞其發(fā)生的條件,就能有效抑制電源噪聲的干擾。解決的方法有:

1)注意板上通孔。通孔使得電源層上需要刻蝕開(kāi)口以留出空間給通孔通過(guò)。而如果電源層開(kāi)口過(guò)大,勢(shì)必影響信號(hào)回路,信號(hào)被迫繞行,回路面積增大,噪聲加大,同時(shí)如果一些信號(hào)線(xiàn)都集中在開(kāi)口附近,共用這一段回路,公共阻抗將引發(fā)串?dāng)_。

2)放置電源噪聲濾波器。它能有效抑制電源內(nèi)部的噪聲,提高系統(tǒng)的抗干擾性和安全性。并且它是雙向射頻濾波器,既能濾掉從電源線(xiàn)上引入的噪聲干擾(防止其他設(shè)備的干擾),又能濾掉自身所產(chǎn)生的噪聲(避免干擾其他設(shè)備),對(duì)串模共模干擾均起抑制作用。

3)電源隔離變壓器。將電源環(huán)路或信號(hào)電纜的共模地環(huán)路分開(kāi),它能對(duì)高頻中所產(chǎn)生的共模環(huán)路電流進(jìn)行有效隔離。

4)電源穩(wěn)壓器。重獲一個(gè)更干凈的電源,能很大程度地降低電源噪聲大小。

5)布線(xiàn)。電源的輸入輸出線(xiàn)應(yīng)避免布在介質(zhì)板的邊緣,否則容易產(chǎn)生輻射,干擾其他電路或設(shè)備。

6)模擬數(shù)字電源要分開(kāi)。高頻器件一般對(duì)數(shù)字噪音非常敏感,所以?xún)烧咭珠_(kāi),在電源的入口處接在一起。若信號(hào)要跨越模擬和數(shù)字兩部分的話(huà),可以在信號(hào)跨越處放置一條回路以減小環(huán)路面積。

7)避免分開(kāi)的電源在不同層間重疊。盡量將其錯(cuò)開(kāi),否則電源噪聲很容易通過(guò)寄生電容耦合過(guò)去。

8)隔離敏感元件。有些元件如鎖相環(huán)(PLL)對(duì)電源噪聲非常敏感,應(yīng)讓它們離電源盡可能的遠(yuǎn)。

9)連接線(xiàn)需要足夠多的地線(xiàn)。每一信號(hào)需要有自己的專(zhuān)有的信號(hào)回路,而且信號(hào)和回路的環(huán)路面積盡可能小,也就是說(shuō)信號(hào)與回路要并行。

10)放置電源線(xiàn)。為了減小信號(hào)回路,可通過(guò)放置電源線(xiàn)在信號(hào)線(xiàn)邊上來(lái)實(shí)現(xiàn)減小噪聲。

11)為了防止電源噪聲對(duì)電路板的干擾以及外界對(duì)電源的干擾而導(dǎo)致的累加噪聲,可以在干擾路徑上(輻射除外)并連一個(gè)旁路電容接地,這樣能將噪聲旁路到地以避免干擾其他設(shè)備和器件。

結(jié)論

電源噪聲是直接或者間接的從電源中產(chǎn)生出來(lái)的,并且對(duì)電路進(jìn)行干擾,在抑制它對(duì)電路的影響的時(shí)候,應(yīng)該遵循一個(gè)總的原則,那就是:一方面,要盡可能阻止電源噪聲對(duì)電路的影響,另一方面,也要盡可能減小外界或者電路對(duì)電源的影響,以免惡化電源的噪聲。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22862

    瀏覽量

    394911
  • 電源噪聲
    +關(guān)注

    關(guān)注

    3

    文章

    149

    瀏覽量

    17439

原文標(biāo)題:如何應(yīng)對(duì)PCB設(shè)計(jì)中的電源噪聲干擾

文章出處:【微信號(hào):murata-eetrend,微信公眾號(hào):murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高頻PCB設(shè)計(jì)過(guò)程電源噪聲分析對(duì)策

    高頻PCB設(shè)計(jì)過(guò)程電源噪聲分析對(duì)策 在高頻PCB
    發(fā)表于 01-02 11:30 ?1074次閱讀
    高頻<b class='flag-5'>PCB設(shè)計(jì)</b>過(guò)程<b class='flag-5'>中</b>的<b class='flag-5'>電源</b><b class='flag-5'>噪聲</b>的<b class='flag-5'>分析</b>及<b class='flag-5'>對(duì)策</b>

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析對(duì)策

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析對(duì)策
    發(fā)表于 03-26 21:42

    高速PCB設(shè)計(jì)的若干誤區(qū)與對(duì)策

    高速PCB設(shè)計(jì)的若干誤區(qū)與對(duì)策
    發(fā)表于 08-20 14:38

    噪聲對(duì)高頻PCB設(shè)計(jì)干擾分析

    電源噪聲對(duì)高頻 PC B 設(shè)計(jì)干擾分析隨著電子產(chǎn)品工作頻率的提高 ,高頻PCB設(shè)計(jì)越來(lái)越多,但與低頻PCB設(shè)計(jì) 相比出現(xiàn)了諸多干擾 ,總結(jié)起
    發(fā)表于 09-13 14:59

    開(kāi)關(guān)電源噪聲對(duì)策的步驟

    從本文開(kāi)始進(jìn)入新篇章“噪聲對(duì)策”。這里所說(shuō)的“噪聲對(duì)策”是指針對(duì)“開(kāi)關(guān)電源噪聲
    發(fā)表于 11-27 16:42

    開(kāi)關(guān)電源噪聲對(duì)策的步驟

    從本文開(kāi)始進(jìn)入新篇章“噪聲對(duì)策”。這里所說(shuō)的“噪聲對(duì)策”是指針對(duì)“開(kāi)關(guān)電源噪聲
    發(fā)表于 03-19 06:20

    PCB設(shè)計(jì)電源噪聲分析對(duì)策

    由***擾電路形成的環(huán)路和公共參考面上引起的共模電壓而造成的干擾,其值要視電場(chǎng)和磁場(chǎng)的相對(duì)的強(qiáng)弱來(lái)定。在高頻PCB,較重要的一類(lèi)干擾便是電源噪聲。通過(guò)對(duì)高頻
    發(fā)表于 05-22 06:05

    開(kāi)關(guān)電源噪聲對(duì)策的幾個(gè)步驟

    從本文開(kāi)始進(jìn)入新篇章“噪聲對(duì)策”。這里所說(shuō)的“噪聲對(duì)策”是指針對(duì)“開(kāi)關(guān)電源噪聲
    發(fā)表于 09-15 06:30

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析對(duì)策

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析對(duì)策,如題。
    發(fā)表于 12-16 22:07 ?0次下載

    PCB設(shè)計(jì)怎樣消除反射噪聲

    PCB設(shè)計(jì)怎樣消除反射噪聲
    的頭像 發(fā)表于 08-17 20:31 ?2684次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>怎樣消除反射<b class='flag-5'>噪聲</b>

    PCB設(shè)計(jì)教程之電源PCB設(shè)計(jì)的詳細(xì)資料分析

    各位電子工程師想必都知道,設(shè)計(jì)時(shí),PCB設(shè)計(jì)占據(jù)很重要的地位。以電源為例,PCB設(shè)計(jì)會(huì)直接影響電源的EMC性能、輸出噪聲、抗干擾能力,甚至是
    的頭像 發(fā)表于 02-03 10:31 ?5223次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>教程之<b class='flag-5'>電源</b><b class='flag-5'>PCB設(shè)計(jì)</b>的詳細(xì)資料<b class='flag-5'>分析</b>

    高頻PCB設(shè)計(jì)的干擾分析對(duì)策。

    得出結(jié)論,干擾主要有四種類(lèi)型:電壓噪聲,傳輸線(xiàn)干擾,耦合和電磁干擾。在本文中,我們分析了高頻電路板的各種干擾問(wèn)題,并結(jié)合實(shí)踐提出了有效的解決方案。 在電源噪聲的高頻電路
    的頭像 發(fā)表于 09-28 20:21 ?2505次閱讀

    PCB設(shè)計(jì)電源噪聲分析

    電源本身所固有的阻抗所導(dǎo)致的分布噪聲。高頻電路電源噪聲對(duì)高頻信號(hào)影響較大。因此,首先需要有低噪聲
    發(fā)表于 11-08 09:07 ?1056次閱讀

    高頻PCB設(shè)計(jì)過(guò)程電源噪聲分析對(duì)策

    在高頻PCB,較重要的一類(lèi)干擾便是電源噪聲。筆者通過(guò)對(duì)高頻PCB板上出現(xiàn)的電源
    發(fā)表于 08-01 14:42 ?642次閱讀
    高頻<b class='flag-5'>PCB設(shè)計(jì)</b>過(guò)程<b class='flag-5'>中</b>的<b class='flag-5'>電源</b><b class='flag-5'>噪聲</b>的<b class='flag-5'>分析</b>及<b class='flag-5'>對(duì)策</b>

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析對(duì)策 .zip

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析對(duì)策
    發(fā)表于 12-30 09:22 ?49次下載