0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文了解高速設(shè)計(jì)中的信號(hào)反射

PE5Z_PCBTech ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:工程師陳翠 ? 2018-07-24 10:51 ? 次閱讀

高速PCB板中,走線不僅僅是連接兩個(gè)點(diǎn)。作為一名合格的工程師,走線就是包括電阻,電容,電感的混合知識(shí)載體。信號(hào)線在傳輸過(guò)程中會(huì)有反射現(xiàn)象,這個(gè)必須要了解一下,負(fù)載端反射的大小取決傳輸線的Z和負(fù)載的Z。

系統(tǒng)模型如下圖:

一文了解高速設(shè)計(jì)中的信號(hào)反射

信號(hào)被反射的大小用反射系數(shù)KR來(lái)衡量,負(fù)載端的反射系數(shù)為:KRL=(ZL—Z0)/(ZL+Z0),對(duì)于開(kāi)路負(fù)載,KRL=1;對(duì)于短路負(fù)載,KRL=-1可見(jiàn),對(duì)于開(kāi)路和短路負(fù)載,信號(hào)被100%反射回來(lái)了。KRL為負(fù)值表明被反射的信號(hào)與原信號(hào)方向相反。同樣,信號(hào)在源端反射的大小用源端的反射系數(shù)表示:KRS=(ZS—Z0)/(ZS+Z0)。

設(shè)驅(qū)動(dòng)器的標(biāo)準(zhǔn)輸出電平為0.2V,電流 24mA,則其輸出阻抗ZS約為8.3Ω。設(shè)負(fù)載的輸入阻抗ZL大于100KΩ,遠(yuǎn)大于Z0(約為67Ω),則負(fù)載端反射系數(shù)為:KRL=1,信號(hào)在負(fù)載端被100%反射。源端反射系數(shù)為KRS=-0.78。

下面來(lái)具體分析驅(qū)動(dòng)器產(chǎn)生一個(gè)從3.5V切換至0.2V信號(hào)的反射過(guò)程。

第1次反射:驅(qū)動(dòng)器電壓為3.3V,根據(jù)ZS與Z0組成的分壓原理,Z0上產(chǎn)生的信號(hào)△V=-2.94V,源端信號(hào)電壓為VS=O.56V。負(fù)載端反射系數(shù)為1。當(dāng)信號(hào)到達(dá)負(fù)載端時(shí),VL=3.5-2.94-2.94=-2.38V。

第2次反射:開(kāi)始源端信號(hào)為0.56V,當(dāng)-2.94V信號(hào)到達(dá)源端發(fā)生第二次反射,反射電壓為:VR=KPS*△V=-0.78*(-2.94)=2.29V。所以源端電壓變?yōu)閂S=0.56+(-2.94)+2.29=-0.09V。

第3次反射:當(dāng)?shù)?次反射信號(hào)到達(dá)負(fù)載端時(shí),負(fù)載端電壓變?yōu)椋?/p>

VL=-2.38+2.29+2.29=2.2.V

在這種阻抗不匹配的傳輸線上,信號(hào)就是這樣來(lái)回反射,每反射一次其幅值就減小一些,直至最后消失。此過(guò)程如圖2所示,左側(cè)和右側(cè)的豎線分別代表源端和負(fù)載端的電壓,斜線則標(biāo)明了傳送信號(hào)和反射信號(hào)電壓的大小。也可以用圖3來(lái)表示信號(hào)的具體反射過(guò)程,圖3(a)表示源端信號(hào),圖3(b)表示負(fù)載端信號(hào)??梢钥吹皆诮?jīng)過(guò)5個(gè)周期以后傳輸?shù)截?fù)載端的信號(hào)才下降至輸入門(mén)檻值以下,傳輸延時(shí)一般介于6——16ns/m之間,若傳輸延時(shí)tPD=10ns/m,,則通過(guò)一根0.15m的傳輸線的延時(shí)約為1.5ns,那么該信號(hào)在傳送出去大約13.5ns之后才可以認(rèn)為是有效的。

一文了解高速設(shè)計(jì)中的信號(hào)反射

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

原文標(biāo)題:信號(hào)反射怎么搞?高速設(shè)計(jì)中要這樣來(lái)

文章出處:【微信號(hào):PCBTech,微信公眾號(hào):EDA設(shè)計(jì)智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    信號(hào)反射問(wèn)題與相關(guān)電路設(shè)計(jì)技巧

    信號(hào)傳輸過(guò)程感受到阻抗的變化,就會(huì)發(fā)生信號(hào)反射。這個(gè)信號(hào)可能是驅(qū)動(dòng)端發(fā)出的信號(hào),也可能是遠(yuǎn)端
    的頭像 發(fā)表于 04-17 10:24 ?1727次閱讀

    減輕信號(hào)反射負(fù)面影響的三種方式

    高速PCB設(shè)計(jì)信號(hào)反射將給PCB的設(shè)計(jì)質(zhì)量帶來(lái)很大的負(fù)面影響,而要減輕反射信號(hào)的負(fù)面影響
    發(fā)表于 06-21 07:45

    高速電路設(shè)計(jì)反射和串?dāng)_的形成原因是什么

    高速PCB設(shè)計(jì)信號(hào)完整性概念以及破壞信號(hào)完整性的原因高速電路設(shè)計(jì)
    發(fā)表于 04-27 06:57

    高速PCB設(shè)計(jì)反射研究

    高速數(shù)字電路飛速發(fā)展的今天,信號(hào)的頻率不斷提高, 信號(hào)完整性設(shè)計(jì)在P C B設(shè)計(jì)顯得日益重要。其中由于傳輸線效應(yīng)所引起的信號(hào)
    發(fā)表于 11-21 16:51 ?0次下載
    <b class='flag-5'>高速</b>PCB設(shè)計(jì)<b class='flag-5'>中</b>的<b class='flag-5'>反射</b>研究

    高速電路信號(hào)完整性分析與設(shè)計(jì)|—高速信號(hào)反射分析

    高速數(shù)字信號(hào)反射是影響現(xiàn)代數(shù)字電路設(shè)計(jì)的重要因素之,嚴(yán)重的反射將破壞信號(hào)的完整性,并引起過(guò)沖
    發(fā)表于 05-25 16:41 ?4852次閱讀

    消除信號(hào)反射的匹配方式介紹

    高速PCB設(shè)計(jì),信號(hào)反射將給PCB的設(shè)計(jì)質(zhì)量帶來(lái)很大的負(fù)面影響,而要減輕反射信號(hào)的負(fù)面影響
    發(fā)表于 08-06 15:29 ?5413次閱讀
    消除<b class='flag-5'>信號(hào)</b><b class='flag-5'>反射</b>的匹配方式介紹

    了解高速差分ADC驅(qū)動(dòng)器設(shè)計(jì)考慮

    了解高速差分ADC驅(qū)動(dòng)器設(shè)計(jì)考慮
    發(fā)表于 04-08 14:07 ?30次下載
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b><b class='flag-5'>高速</b>差分ADC驅(qū)動(dòng)器設(shè)計(jì)考慮

    高速信號(hào)反射是如何形成的?資料下載

    電子發(fā)燒友網(wǎng)為你提供高速信號(hào)反射是如何形成的?資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶(hù)指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 04-07 08:48 ?3次下載
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>的<b class='flag-5'>反射</b>是如何形成的?資料下載

    高速數(shù)字電路設(shè)計(jì)信號(hào)反射抑制綜述

    主要研究了高速數(shù)字電路設(shè)計(jì)中信號(hào)反射的抑制方法。理論上分析了信號(hào)反射產(chǎn)生的原因及其對(duì)電路設(shè)計(jì)指標(biāo)的影響通過(guò)電路仿真比較不同的布局布線和端接策
    發(fā)表于 08-12 17:14 ?15次下載

    詳細(xì)了解實(shí)時(shí)反射內(nèi)存網(wǎng)絡(luò)

    實(shí)時(shí)反射內(nèi)存網(wǎng)絡(luò)是種為使多個(gè)獨(dú)立的計(jì)算機(jī)進(jìn)行數(shù)據(jù)共享而特別設(shè)計(jì)的共享內(nèi)存系統(tǒng)。實(shí)時(shí)反射內(nèi)存網(wǎng)絡(luò)在系統(tǒng)的每個(gè)節(jié)點(diǎn)放置個(gè)共享內(nèi)存的獨(dú)立的拷
    的頭像 發(fā)表于 04-02 12:38 ?4357次閱讀

    信號(hào)完整性分析及在高速PCB設(shè)計(jì)的應(yīng)用

    本文首先介紹了傳輸線理論,詳細(xì)分析了高速PCB設(shè)計(jì)信號(hào)完整性問(wèn)題,包括反射、串?dāng)_、同步開(kāi)關(guān)噪聲等,然后利用Mentor Graphics公司的EDA軟件HyperLynx對(duì)給定電路
    發(fā)表于 07-01 10:53 ?0次下載

    是什么引起了反射?為什么信號(hào)遇到阻抗突變時(shí)會(huì)發(fā)生反射?

    傳播也普遍存在。本文將詳細(xì)探討反射引起的成因以及信號(hào)遇到阻抗突變時(shí)發(fā)生反射的原理,為讀者提供份詳盡、詳實(shí)、細(xì)致的文章。
    的頭像 發(fā)表于 11-07 09:56 ?1710次閱讀

    了解相控陣天線的真時(shí)延

    了解相控陣天線的真時(shí)延
    的頭像 發(fā)表于 12-06 18:09 ?1671次閱讀

    信號(hào)反射是怎么產(chǎn)生的?終端電阻如何消除信號(hào)反射?

    信號(hào)反射是怎么產(chǎn)生的?終端電阻如何消除信號(hào)反射? 信號(hào)反射是指
    的頭像 發(fā)表于 11-23 09:53 ?1517次閱讀

    如何使用SigXplorer進(jìn)行高速信號(hào)反射仿真

    高速信號(hào)傳輸,信號(hào)傳輸線上的反射個(gè)重要的問(wèn)題。當(dāng)信號(hào)
    的頭像 發(fā)表于 12-23 08:12 ?1992次閱讀
    如何使用SigXplorer進(jìn)行<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>反射</b>仿真