0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe是什么?PCIe標準和PCIe布線規(guī)則總結(jié)概述

LUZq_Line_pcbla ? 來源:未知 ? 作者:易水寒 ? 2018-10-03 12:55 ? 次閱讀

PCI-Express(peripheral component interconnect express)是一種高速串行計算機擴展總線標準,它原來的名稱為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線標準。PCIe屬于高速串行點對點雙通道高帶寬傳輸,所連接的設(shè)備分配獨享通道帶寬,不共享總線帶寬,主要支持主動電源管理,錯誤報告,端對端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能。PCIe交由PCI-SIG(PCI特殊興趣組織)認證發(fā)布后才改名為“PCI-Express”,簡稱“PCI-E”。它的主要優(yōu)勢就是數(shù)據(jù)傳輸速率高,目前最高的16X 2.0版本可達到10GB/s,而且還有相當大的發(fā)展?jié)摿?。PCI Express也有多種規(guī)格,從PCI Express 1X到PCI Express 32X,能滿足將來一定時間內(nèi)出現(xiàn)的低速設(shè)備和高速設(shè)備的需求。PCI-Express最新接口是PCIe 3.0接口,其比特率為8GB/s,約為上一代產(chǎn)品帶寬的兩倍,并且包含發(fā)射器和接收器均衡、PLL改善以及時鐘數(shù)據(jù)恢復(fù)等一系列重要的新功能,用以改善數(shù)據(jù)傳輸和數(shù)據(jù)保護性能。INTEL、IBM、LSI、OCZ、三星(計劃中)、SanDisk、STEC、SuperTalent和東芝(計劃中)等,而針對海量的數(shù)據(jù)增長使得用戶對規(guī)模更大、可擴展性更強的系統(tǒng)所應(yīng)用,PCIe 3.0技術(shù)的加入最新的LSI MegaRAID控制器及HBA產(chǎn)品的出色性能,就可以實現(xiàn)更大的系統(tǒng)設(shè)計靈活性。當然,主流主板都能能支持PCI Express 1.0 16X,也有部分較高端的主板支持PCI Express 2.016X。

PCIe標準

PCI Express卡適合其物理尺寸或更大的插槽(使用×16作為最大的),但可能不適合更小的PCI Express插槽;例如,×16卡可能不適合×4或×8插槽。一些插槽使用開放式插座來允許物理上更長的卡,并協(xié)商最佳的電子和邏輯連接。

實際連接到插槽的通道數(shù)量也可能少于物理槽大小所支持的數(shù)量。一個例子是一個×16插槽可以運行×1、×2、×4、×8、×16的卡,當運行×4卡時只提供4條通道。其規(guī)格可以讀為“×16(×4模式)”,而“×size @×速度”符號(“×16 @×4”)也是常見的。優(yōu)點是這樣的插槽可以容納更大范圍的PCI Express卡,而不需要主板硬件來支持全傳輸速率。

卡本身設(shè)計和制造各種尺寸。例如,以PCI Express卡形式出現(xiàn)的固態(tài)驅(qū)動器(SSD)通常使用HHHL(半高,半長)和FHHL(全高,半長)來描述卡的物理尺寸。

PCIe布線規(guī)則

1、從金手指邊緣到PCIE芯片管腳的走線長度應(yīng)限制在4英寸(約100MM)以內(nèi)。

2、PCIE的PERP/N,PETP/N,PECKP/N是三個差分對線,注意保護(差分對之間的距離、差分對和所有非PCIE信號的距離是20MIL,以減少有害串擾的影響和電磁干擾(EMI)的影響。芯片及PCIE信號線反面避免高頻信號線,最好全GND)。

3、差分對中2條走線的長度差最多5MIL。2條走線的每一部分都要求長度匹配。差分線的線寬7MIL,差分對中2條走線的間距是7MIL。

4、當PCIE信號對走線換層時,應(yīng)在靠近信號對過孔處放置地信號過孔,每對信號建議置1到3個地信號過孔。PCIE差分對采用25/14的過孔,并且兩個過孔必須放置的相互對稱。

5、PCIE需要在發(fā)射端和接收端之間交流耦合,差分對的兩個交流耦合電容必須有相同的封裝尺寸,位置要對稱且要擺放在靠近金手指這邊,電容值推薦為0.1uF。

6、SCL等信號線不能穿越PCIE主芯片。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCI
    PCI
    +關(guān)注

    關(guān)注

    4

    文章

    657

    瀏覽量

    130063
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    770

    瀏覽量

    134963
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1175

    瀏覽量

    82257

原文標題:PCIe標準

文章出處:【微信號:Line_pcblayout,微信公眾號:Line_pcblayout】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCIe引腳定義和PCIe協(xié)議層介紹

    本文我們將向大家介紹PCIe引腳定義以及PCIe協(xié)議層。
    發(fā)表于 09-26 11:39 ?1.5w次閱讀
    <b class='flag-5'>PCIe</b>引腳定義和<b class='flag-5'>PCIe</b>協(xié)議層介紹

    PCIe標準的演進歷史 各代PCIe標準之間的主要差異

    自2003年推出以來,PCIe發(fā)展至今已經(jīng)從最初的1.0升級到了6.0,本文則為大家簡單介紹一下PCIe標準的演進歷史以及各代PCIe標準
    的頭像 發(fā)表于 12-14 16:38 ?4869次閱讀
    <b class='flag-5'>PCIe</b><b class='flag-5'>標準</b>的演進歷史 各代<b class='flag-5'>PCIe</b><b class='flag-5'>標準</b>之間的主要差異

    #硬聲創(chuàng)作季 PCIe-QuickLearn-PCIe-Overview-Data

    PCIPCIe
    Mr_haohao
    發(fā)布于 :2022年10月20日 23:00:07

    PCIe插槽竟然能玩出花樣?多個最新PCIe擴展硬盤方式!#PCIe擴展 #PCIe #硬盤盒

    硬盤PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2024年07月11日 17:21:28

    PCIe總線的復(fù)位方式是什么?

    PCIe線規(guī)定了兩個復(fù)位方式:conventional Reset和FLR(FunctionLevel Reset),而Conventional Reset由進一步分為兩大類:Fundamental Reset和Non-Fundamental Reset。
    發(fā)表于 10-16 08:19

    pcie

    pcie虛擬化技術(shù)中,一端pcie的虛擬通道又睡指定,是通過軟件配置嗎
    發(fā)表于 11-11 10:34

    體驗紫光PCIE之使用WinDriver驅(qū)動紫光PCIE

    紫光的logos系列的PGL50H/PGL100H、logos-2全系列都集成gen2×4的PCIE硬核,且官方也提供了例程。 紫光的PCIE用起來還是挺方便的,生成IP的同時生成了對應(yīng)的PCIE
    發(fā)表于 11-17 14:35

    PCIe

    PCIe線規(guī)范與總線頻率和編碼
    發(fā)表于 12-13 21:06 ?11次下載

    PCIe 5.0時代正式拉開序幕

    PCIe 4.0已經(jīng)逐漸普及,PCIe 5.0即將登場,PCIe 6.0躍躍欲試……PCIe標準這幾年的步伐不可謂不快。
    的頭像 發(fā)表于 02-05 11:36 ?3471次閱讀

    PCIe總線標準演進

    由于最新PCIe標準必須支持以前各代PCIe標準,所以對驗證團隊來說,每一代新的PCIe標準的測
    的頭像 發(fā)表于 11-29 14:08 ?1007次閱讀

    淺析PCIe標準布線的開發(fā)

    PCIe 7.0規(guī)范的數(shù)據(jù)傳輸速率將再次倍增,達到128 GT/s,大幅度高于PCIe 6.0的64 GT/s和PCIe 5.0的32 GT/s。一個PCIe 7.0 x16通道可以支
    發(fā)表于 06-21 11:32 ?771次閱讀
    淺析<b class='flag-5'>PCIe</b><b class='flag-5'>標準</b>和<b class='flag-5'>布線</b>的開發(fā)

    什么是PCIe?

    PCIe是一種高速串行計算機擴展總線標準,自2003年推出以來,已經(jīng)成為服務(wù)器(Server)和PC上的重要接口。今天為大家簡單介紹一下PCIe的發(fā)展歷史以及它的工作原理。 一、PCIe
    的頭像 發(fā)表于 07-04 18:15 ?1.9w次閱讀

    PCIe?標準演進歷史

    自2003年推出以來,PCIe發(fā)展至今已經(jīng)從最初的1.0升級到了6.0,在上一篇文章中為大家介紹了PCIe基礎(chǔ)知識:《什么是PCIe?》 ,本文則為大家簡單介紹一下 PCIe
    的頭像 發(fā)表于 07-26 08:05 ?1418次閱讀
    <b class='flag-5'>PCIe</b>?<b class='flag-5'>標準</b>演進歷史

    PCIe:用CopprLink取代OCuLink?

    PCI SIG 本周表示,它正在開發(fā) PCIe 5.0 和PCIe 6.0接口的布線規(guī)范,數(shù)據(jù)傳輸速率為 32 GT/s 和 64 GT/s。
    的頭像 發(fā)表于 11-16 17:43 ?1758次閱讀
    <b class='flag-5'>PCIe</b>:用CopprLink取代OCuLink?

    什么是PCIePCIe有什么用途?什么是PCIe通道

    什么是PCIePCIe有什么用途?什么是PCIe通道,x1、x4、x8和x16是什么意思?PCIe 5.0有何不同? PCI-Express(peripheral component
    的頭像 發(fā)表于 01-30 16:09 ?2560次閱讀