0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SPI接口驅(qū)動(dòng)電路設(shè)計(jì)的資料概述

電子工程師 ? 來源:未知 ? 2019-01-29 09:18 ? 次閱讀

SPI 協(xié)議簡(jiǎn)介

SPI是單master多slave的總線協(xié)議,全雙工通信。如下圖所示,一個(gè)master可以控制多個(gè)slave,通過ss信號(hào)選擇需要控制的slave,ss低電平有效。

數(shù)據(jù)傳輸要遵循如下時(shí)序要求(下圖是以收發(fā)數(shù)據(jù)位數(shù)為8作為示例)。其中SCK為SCLK,由master發(fā)出,SS為Slave片選信號(hào)。其中CPOL,CPHA為模式選擇。master與slave的模式需要一致。MISO(單bit)為slave的輸出數(shù)據(jù)線,master的輸入數(shù)據(jù)線(未選中的slave的MISO為高阻態(tài));MOSI(單bit)為master的輸出數(shù)據(jù)線,slave的輸入數(shù)據(jù)線。數(shù)據(jù)都是先發(fā)低位。

當(dāng)CPOL=0,CPHA=0時(shí):空閑時(shí),SCLK為低電平;master和slave,在SCLK上升沿采集數(shù)據(jù),下降沿發(fā)出數(shù)據(jù)。并在第一個(gè)SCLK上升沿之前,數(shù)據(jù)的第一bit必須送上數(shù)據(jù)線。

當(dāng)CPOL=0,CPHA=1時(shí):空閑時(shí),SCLK為低電平;master和slave,在SCLK上升沿發(fā)出數(shù)據(jù),下降沿采集數(shù)據(jù)。

當(dāng)CPOL=1,CPHA=0時(shí):空閑時(shí),SCLK為高電平;master和slave,在SCLK上升沿發(fā)出數(shù)據(jù),下降沿采集數(shù)據(jù)。并在第一個(gè)SCLK下降沿之前,數(shù)據(jù)的第一bit必須送上數(shù)據(jù)線。

當(dāng)CPOL=1,CPHA=1時(shí):空閑時(shí),SCLK為高電平;master和slave,在SCLK上升沿采集數(shù)據(jù),下降沿發(fā)出數(shù)據(jù)。

設(shè)計(jì)概述

本次提供了一個(gè)master接口與slave接口的參考設(shè)計(jì)。并且要求clk的時(shí)鐘頻率最好為SCLK時(shí)鐘頻率的三倍以上。當(dāng)SCLK為clk的奇數(shù)倍分頻時(shí)需要考慮誤差積累問題。

SPI_master_if(SPI master接口驅(qū)動(dòng))的信號(hào)端口說明如下表:

SPI_slave_if(SPI slave接口驅(qū)動(dòng))的信號(hào)端口說明如下表:

并且還提供了一個(gè)簡(jiǎn)單的TB(SPI_tb.sv)。大家可以跑跑仿真

目前此設(shè)計(jì)只是做了功能仿真,并未上板與其他SPI設(shè)備進(jìn)行實(shí)測(cè),如有問題,希望大家給予反饋。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    3992

    瀏覽量

    133214
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1681

    瀏覽量

    91050
  • 驅(qū)動(dòng)電路
    +關(guān)注

    關(guān)注

    152

    文章

    1514

    瀏覽量

    108225

原文標(biāo)題:SPI 接口驅(qū)動(dòng)電路設(shè)計(jì)

文章出處:【微信號(hào):LF-FPGA,微信公眾號(hào):小魚FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    求助。SPI接口主模式電路設(shè)計(jì)。

    SPI接口主模式電路設(shè)計(jì)。(1)輸出時(shí)鐘頻率可調(diào):主時(shí)鐘2/4/8/32/64分頻;(2)具有主動(dòng)收發(fā)功能;(3)發(fā)送、接收數(shù)據(jù)均為16bit;(4)完成全部流程:設(shè)計(jì)規(guī)范文檔、模塊設(shè)計(jì)、代碼輸入、功能仿真、約束與綜合、布局布線
    發(fā)表于 11-25 00:00

    SPI接口主模式電路設(shè)計(jì)

    SPI接口主模式電路設(shè)計(jì)。(1)輸出時(shí)鐘頻率可調(diào): 主時(shí)鐘2/4/8/32/64分頻;(2 )具有主動(dòng)首發(fā)功能;(3 )發(fā)送、接收數(shù)據(jù)位數(shù)可通過輸入數(shù)據(jù)設(shè)定;(4 )可實(shí)現(xiàn)數(shù)據(jù)次序選擇,數(shù)據(jù)最高
    發(fā)表于 11-25 23:23

    無線傳感器節(jié)點(diǎn)SPI接口電路設(shè)計(jì)

    特點(diǎn)。2 SPI接口電路設(shè)計(jì)數(shù)據(jù)存儲(chǔ)管理系統(tǒng)以單片機(jī)和可編程邏輯器件組成核心控制器??删幊踢壿嬈骷﨏PLD依據(jù)其編程靈活、易修改的特點(diǎn),配合單片機(jī)在其內(nèi)部擴(kuò)展SPI
    發(fā)表于 06-10 05:00

    基于CP2120的SPI與I2C總線接口轉(zhuǎn)換電路設(shè)計(jì)

    基于CP2120的SPI與I2C 總線接口轉(zhuǎn)換電路設(shè)計(jì):SPI總線和FC總線應(yīng)用廣泛,但由5--g-~ 協(xié)議不同,兩種總線器件間無法進(jìn)行數(shù)據(jù)通信,因此.設(shè)計(jì)了基于CP2120的
    發(fā)表于 04-12 08:35 ?55次下載

    基于SPI總線的RS-422接口電路設(shè)計(jì)

    SPI總線技術(shù)為基礎(chǔ),用微控制器S3C2450X和電平轉(zhuǎn)換芯片MAX3088設(shè)計(jì)了一個(gè)RS-422接口電路,將SPI單端非平衡傳輸信號(hào)轉(zhuǎn)換為RS-422差分信號(hào)。在保證
    發(fā)表于 11-22 15:32 ?156次下載
    基于<b class='flag-5'>SPI</b>總線的RS-422<b class='flag-5'>接口</b><b class='flag-5'>電路設(shè)計(jì)</b>

    關(guān)于LED驅(qū)動(dòng)電路設(shè)計(jì)的文章

    電子發(fā)燒友網(wǎng)站提供《關(guān)于LED驅(qū)動(dòng)電路設(shè)計(jì)的文章.pdf》資料免費(fèi)下載
    發(fā)表于 04-19 15:21 ?2次下載

    基于SPI接口的凌陽單片機(jī)鍵盤設(shè)計(jì)

    本文介紹了一種通過凌陽單片機(jī)SPCE061A的SPI接口進(jìn)行鍵盤擴(kuò)展的設(shè)計(jì) 方案。該方案采用具有SPI接口的周立功智能顯示驅(qū)動(dòng)芯片ZLG72
    發(fā)表于 03-28 16:42 ?6次下載

    功率驅(qū)動(dòng)器件與MCU_DSC的接口電路設(shè)計(jì)技巧

    功率驅(qū)動(dòng)器件與MCU_DSC的接口電路設(shè)計(jì)技巧
    發(fā)表于 01-14 12:15 ?10次下載

    LED驅(qū)動(dòng)電路設(shè)計(jì)中文資料概述

    本參考設(shè)計(jì)將分析現(xiàn)有照明LED 驅(qū)動(dòng)電路設(shè)計(jì)功率因數(shù)低的原因,探討改善功率因數(shù)的技術(shù)及解決方案,以 NCP1014 為例,介紹相關(guān)設(shè)計(jì)過程、元器件選擇依據(jù)、測(cè)試數(shù)據(jù)分享,顯示這參考設(shè)計(jì)如何輕松符合“能源之星”固態(tài)照明標(biāo)準(zhǔn)的功率因數(shù)要求,非常適合低成本、低功率LED 照明應(yīng)
    發(fā)表于 04-12 16:23 ?21次下載
    LED<b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路設(shè)計(jì)</b>中文<b class='flag-5'>資料</b><b class='flag-5'>概述</b>

    串行接口技術(shù)的詳細(xì)資料概述

    本文檔的主要內(nèi)容詳細(xì)介紹的生活串行接口技術(shù)的詳細(xì)資料概述包括了:1.RS-485總線擴(kuò)展,2.IIC總線擴(kuò)展接口及應(yīng)用,3.SPI總線擴(kuò)展
    發(fā)表于 04-04 11:55 ?14次下載
    串行<b class='flag-5'>接口</b>技術(shù)的詳細(xì)<b class='flag-5'>資料</b><b class='flag-5'>概述</b>

    SPI總線驅(qū)動(dòng)的C語言源代碼詳細(xì)概述

    本文檔的主要內(nèi)容詳細(xì)介紹的是SPI總線驅(qū)動(dòng)的C語言源代碼詳細(xì)概述。
    的頭像 發(fā)表于 09-26 11:36 ?7058次閱讀

    基于FPGA的SPI接口具體資料電路

    基于FPGA的SPI接口具體資料電路
    發(fā)表于 03-22 09:47 ?10次下載
    基于FPGA的<b class='flag-5'>SPI</b><b class='flag-5'>接口</b>具體<b class='flag-5'>資料</b>及<b class='flag-5'>電路</b>圖

    集成電路設(shè)計(jì)概述

    集成電路設(shè)計(jì)概述說明。
    發(fā)表于 04-09 14:10 ?38次下載

    SD nand 與 SD卡的SPI模式驅(qū)動(dòng)

    文章目錄SDnand與SD卡的SPI模式驅(qū)動(dòng)1.概述2.SPI接口模式與SD接口模式區(qū)別2.1
    的頭像 發(fā)表于 05-10 17:45 ?1252次閱讀
    SD nand 與 SD卡的<b class='flag-5'>SPI</b>模式<b class='flag-5'>驅(qū)動(dòng)</b>

    功率驅(qū)動(dòng)器件與MCU/DSC接口電路設(shè)計(jì)技巧

    電子發(fā)燒友網(wǎng)站提供《功率驅(qū)動(dòng)器件與MCU/DSC接口電路設(shè)計(jì)技巧.pdf》資料免費(fèi)下載
    發(fā)表于 11-13 09:25 ?0次下載
    功率<b class='flag-5'>驅(qū)動(dòng)</b>器件與MCU/DSC<b class='flag-5'>接口</b><b class='flag-5'>電路設(shè)計(jì)</b>技巧