0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

bga封裝如何布線

姚小熊27 ? 來源:xx ? 2019-04-25 14:06 ? 次閱讀

BGA是PCB上常用的組件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga的型式包裝,簡言之,80﹪的高頻信號及特殊信號將會由這類型的package內(nèi)拉出。因此,如何處理BGA package的走線,對重要信號會有很大的影響。

通常環(huán)繞在BGA附近的小零件,依重要性為優(yōu)先級可分為幾類:

1. by pass。

2. clock終端RC電路。

3. damping(以串接電阻、排組型式出現(xiàn);例如memory BUS信號)

4. EMI RC電路(以dampin、C、pull height型式出現(xiàn);例如USB信號)。

5. 其它特殊電路(依不同的CHIP所加的特殊電路;例如CPU的感溫電路)。

6. 40mil以下小電源電路組(以C、L、R等型式出現(xiàn);此種電路常出現(xiàn)在AGP CHIP or含AGP功能之CHIP附近,透過R、L分隔出不同的電源組)。

7. pull low R、C。

8. 一般小電路組(以R、C、Q、U等型式出現(xiàn);無走線要求)。

9. pull height R、RP。

1-6項(xiàng)的電路通常是placement的重點(diǎn),會排的盡量靠近BGA,是需要特別處理的。第7項(xiàng)電路的重要性次之,但也會排的比較靠近BGA。8、9項(xiàng)為一般性的電路,是屬于接上既可的信號。

相對于上述BGA附近的小零件重要性的優(yōu)先級來說,在ROUTING上的需求如下:

1. by pass =》 與CHIP同一面時,直接由CHIP pin接至by pass,再由by pass拉出打via接plane;與CHIP不同面時,可與BGA的VCC、GND pin共享同一個via,線長請勿超越100mil。

2. clock終端RC電路 =》 有線寬、線距、線長或包GND等需求;走線盡量短,平順,盡量不跨越VCC分隔線。

3. damping =》 有線寬、線距、線長及分組走線等需求;走線盡量短,平順,一組一組走線,不可參雜其它信號。

4. EMI RC電路 =》 有線寬、線距、并行走線、包GND等需求;依客戶要求完成。

5. 其它特殊電路 =》 有線寬、包GND或走線凈空等需求;依客戶要求完成。

6. 40mil以下小電源電路組 =》 有線寬等需求;盡量以表面層完成,將內(nèi)層空間完整保留給信號線使用,并盡量避免電源信號在BGA區(qū)上下穿層,造成不必要的干擾。

7. pull low R、C =》 無特殊要求;走線平順。

8. 一般小電路組 =》 無特殊要求;走線平順。

9. pull height R、RP =》 無特殊要求;走線平順。

為了更清楚的說明BGA零件走線的處理,將以一系列圖標(biāo)說明如下:

bga封裝如何布線

A. 將BGA由中心以十字劃分,VIA分別朝左上、左下、右上、右下方向打;十字可因走線需要做不對稱調(diào)整。

B. clock信號有線寬、線距要求,當(dāng)其R、C電路與CHIP同一面時請盡量以上圖方式處理。

C. USB信號在R、C兩端請完全并行走線。

D. by pass盡量由CHIP pin接至by pass再進(jìn)入plane。無法接到的by pass請就近下plane。

E. BGA組件的信號,外三圈往外拉,并保持原設(shè)定線寬、線距;VIA可在零件實(shí)體及3MM placement禁置區(qū)間調(diào)整走線順序,如果走線沒有層面要求,則可以延長而不做限制。內(nèi)圈往內(nèi)拉或VIA打在PIN與PIN正中間。另外,BGA的四個角落請盡量以表面層拉出,以減少角落的VIA數(shù)。

F. BGA組件的信號,盡量以輻射型態(tài)向外拉出;避免在內(nèi)部回轉(zhuǎn)。

bga封裝如何布線

為BGA背面by pass的放置及走線處理。

By pass盡量靠近電源pin。

bga封裝如何布線

為BGA區(qū)的VIA在VCC層所造成的狀況

THERMAL VCC信號在VCC層的導(dǎo)通狀態(tài)。

ANTI GND信號在VCC層的隔開狀態(tài)。

因BGA的信號有規(guī)則性的引線、打VIA,使得電源的導(dǎo)通較充足。

bga封裝如何布線

為BGA區(qū)的VIA在GND層所造成的狀況

THERMAL GND信號在GND層的導(dǎo)通狀態(tài)。

ANTI VCC信號在GND層的隔開狀態(tài)。

因BGA的信號有規(guī)則性的引線、打VIA,使得接地的導(dǎo)通較充足。

為BGA區(qū)的Placement及走線建議圖

以上所做的BGA走線建議,其作用在于:

1. 有規(guī)則的引線有益于特殊信號的處理,使得除表層外,其余走線層皆可以所要求的線寬、線距完成。

2. BGA內(nèi)部的VCC、GND會因此而有較佳的導(dǎo)通性。

3. BGA中心的十字劃分線可用于;當(dāng)BGA內(nèi)部電源一種以上且不易于VCC層切割時,可于走線層處理(40~80MIL),至電源供應(yīng)端?;駼GA本身的CLOCK、或其它有較大線寬、線距信號順向走線。

4. 良好的BGA走線及placement,可使BGA自身信號的干擾降至最低。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    757

    瀏覽量

    84258
  • BGA封裝
    +關(guān)注

    關(guān)注

    4

    文章

    108

    瀏覽量

    17869
收藏 人收藏

    評論

    相關(guān)推薦

    使用BGA開始PCB布局布線

    ,為了跟上芯片制造商的技術(shù)進(jìn)步,BGA發(fā)生了重大變化,并且BGA封裝的變體被用于各種器件的專用無引線封裝。然而,在HDI設(shè)計(jì)和布局布線中,最
    的頭像 發(fā)表于 11-10 09:20 ?2785次閱讀
    使用<b class='flag-5'>BGA</b>開始PCB布局<b class='flag-5'>布線</b>

    BGA芯片的布局和布線

    BGA芯片的布局和布線 BGA是PCB上常用的組件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga
    發(fā)表于 10-04 17:26 ?8414次閱讀

    BGA封裝如何布線走線

    BGA封裝如何布線走線
    發(fā)表于 04-11 13:43

    如何用Allegro對s3c2410的BGA封裝布線?

    如何用Allegro對s3c2410的BGA封裝布線
    發(fā)表于 04-26 06:49

    BGA封裝的PCB布線可靠性

    目前,無論是ARM、DSP、FPGA等大多數(shù)封裝基本上都是BGA或MBGA,BGA在PCB布線上的可靠性還都基本上能滿足,但是MBGA封裝
    發(fā)表于 04-23 23:15

    BGA封裝是什么?BGA封裝技術(shù)特點(diǎn)有哪些?

      BGA封裝技術(shù)是一種先進(jìn)的集成電路封裝技術(shù),主要用于現(xiàn)代計(jì)算機(jī)和移動設(shè)備的內(nèi)存和處理器等集成電路的封裝。與傳統(tǒng)的封裝方式相比,
    發(fā)表于 04-11 15:52

    高密度(HD)電路的設(shè)計(jì) (主指BGA封裝布線設(shè)計(jì))

    高密度(HD)電路的設(shè)計(jì) (主指BGA封裝布線設(shè)計(jì))   本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電子產(chǎn)品所
    發(fā)表于 03-25 11:32 ?1420次閱讀

    用Allegro對s3c2410的BGA封裝布線

    由于s3c2410或者2440是采用的BGA封裝,看了網(wǎng)上專門有BGA封裝的電子資料,是介紹規(guī)則的,但是我感覺做起來非常麻煩,所以
    發(fā)表于 06-24 17:46 ?1627次閱讀
    用Allegro對s3c2410的<b class='flag-5'>BGA</b><b class='flag-5'>封裝</b><b class='flag-5'>布線</b>

    BGA布線的基礎(chǔ)知識

    BGA布線的基礎(chǔ)知識,有需要的下來看看。
    發(fā)表于 02-22 16:01 ?0次下載

    BGA布線的基礎(chǔ)知識

    BGA布線的基礎(chǔ)知識
    發(fā)表于 12-15 22:42 ?0次下載

    NXP微控制器BGA封裝的PCB布線指南

    NXP微控制器BGA封裝的PCB布線指南
    發(fā)表于 09-29 15:32 ?4次下載
    NXP微控制器<b class='flag-5'>BGA</b><b class='flag-5'>封裝</b>的PCB<b class='flag-5'>布線</b>指南

    NXP微控制器的BGA封裝的PCB布線指南

    NXP微控制器的BGA封裝的PCB布線指南
    發(fā)表于 10-09 08:33 ?15次下載
    NXP微控制器的<b class='flag-5'>BGA</b><b class='flag-5'>封裝</b>的PCB<b class='flag-5'>布線</b>指南

    BGA器件如何走線、布線

    關(guān)于極小BGA器件的布局布線設(shè)計(jì),以一個49pin的極小BGA器件(0.4mm球間距,0.3mm球徑,0.1mm焊盤邊沿間距)為例子,介紹了其合適的布線策略。以及多層板,盤中孔,激光微
    發(fā)表于 06-19 07:17 ?2.9w次閱讀
    <b class='flag-5'>BGA</b>器件如何走線、<b class='flag-5'>布線</b>?

    HDI PCB中的BGA布線和阻抗控制

    使用 BGA 或球柵陣列 IC 的設(shè)計(jì)人員需要 HDI 或高密度互連 PCB ,才能最有效地利用這些高密度封裝。使用多個 BGA 組件(其中一些是高引腳數(shù)類型)時,需要特殊的布線技術(shù)(
    的頭像 發(fā)表于 09-29 17:27 ?3218次閱讀

    BGA布線指南

    BGA布線指南
    發(fā)表于 03-20 09:58 ?0次下載