0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

抑制PCB共阻抗干擾的方法

h1654155282.3538 ? 來源:陳翠 ? 2019-04-29 17:45 ? 次閱讀

抑制PCB共阻抗干擾的方法

(1)一點(diǎn)接地

使同級(jí)單元電路的幾個(gè)接地點(diǎn)盡量集中,以避免其他回路的交流信號(hào)竄人本級(jí),或本級(jí)中的交流信號(hào)竄到其他回路中去。適用于信號(hào)的工作頻率小于1MHZ的低頻電路,如果工作頻率在1一1OMHz而采用一點(diǎn)接地時(shí),其地線長(zhǎng)度應(yīng)不超過波長(zhǎng)的1/20??傊?,一點(diǎn)接地是消除地線共阻抗干擾的基本原則。

(2)就近多點(diǎn)接地

PCB上有大量公共地線分布在板的邊緣,且呈現(xiàn)半封閉回路(防磁場(chǎng)干擾),各級(jí)電路采取就近接地,以防地線太長(zhǎng)。適用于信號(hào)的工作頻率大于lOMHz的高頻電路。

(3)匯流排接地

匯流排是由銅箔板鍍銀而成,PCB上所有集成電路的地線都接到匯流排上。匯流排具有條形對(duì)稱傳輸線的低阻抗特性,在高速電路里,可提高信號(hào)傳輸速度,減少干擾。匯流排接地示意圖如圖所示。

(4)大面積接地

在高頻電路中將PCB上所有不用面積均布設(shè)為地線,以減少地線中的感抗,從而削弱在地線上產(chǎn)生的高頻信號(hào),并對(duì)電場(chǎng)干擾起到屏蔽作用。大面積接地示意圖如圖所示。

(5)加粗接地線

若接地線很細(xì),接地電位則隨電流的變化而變化,致使電子設(shè)備的定時(shí)信號(hào)電平不穩(wěn),抗噪聲性能變壞,其寬度至少應(yīng)大于3mm。

(6)D/A(數(shù)/模)電路的地線分開

兩種電路的地線各自獨(dú)立,然后分別與電源端地線相連,以抑制它們相互干擾。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22858

    瀏覽量

    394879
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    934

    瀏覽量

    45760
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    什么叫干擾?如何抑制干擾?

    什么叫干擾?如何抑制干擾
    的頭像 發(fā)表于 05-13 10:57 ?1.9w次閱讀
    什么叫<b class='flag-5'>共</b>模<b class='flag-5'>干擾</b>?如何<b class='flag-5'>抑制</b><b class='flag-5'>共</b>模<b class='flag-5'>干擾</b>?

    列車用高速數(shù)字PCB電路板抗干擾設(shè)計(jì)

    設(shè)計(jì)初必須考慮數(shù)字電路干擾抑制問題, 否則很難達(dá)到高速數(shù)字電路抗干擾要求。因此首先應(yīng)當(dāng)提高數(shù)字電路板的抗干擾能力及減小電路輻射, 避免在設(shè)計(jì)完成之后再去進(jìn)行電路板的
    發(fā)表于 07-16 11:50

    PCB高級(jí)設(shè)計(jì)之阻抗抑制

    本帖最后由 gk320830 于 2015-3-7 19:15 編輯 PCB高級(jí)設(shè)計(jì)之阻抗抑制阻gan擾是由
    發(fā)表于 08-23 14:56

    電子電路實(shí)用抗干擾技術(shù)

    抗干擾措施………………·一、提高單穩(wěn)態(tài)電路抗干擾性能的若干方法………二、提高雙穩(wěn)態(tài)電路抗干擾性能的若干方法…第三節(jié) 電壓一數(shù)字轉(zhuǎn)換技術(shù)中的
    發(fā)表于 11-06 10:06

    干擾和差模干擾及其抑制技術(shù)

    ,正確理解一些概念是十分必要的。干擾和差模干擾的概念就是這樣一種重要概念。正確理解和區(qū)分模和差模干擾對(duì)于電子、電氣產(chǎn)品在設(shè)計(jì)過程中采取
    發(fā)表于 08-03 17:30

    抗干擾磁環(huán)線圈的作用分析

    設(shè)計(jì)對(duì)于任何給定器件的整體EMC來說 是十分重要的。還應(yīng)著重考慮輸入和輸出電源和其他電纜濾波問題。抗干擾磁環(huán)的使用方法: 直接套在一根或一束電源、信號(hào)線上,為了增加干擾吸收能量,可反復(fù)多繞幾圈; 帶有
    發(fā)表于 06-16 21:08

    高速電路的抗干擾設(shè)計(jì)

    源要做好相應(yīng)的保護(hù), 提高自身的抗干擾能力。  3 提高PCB 線路板抗干擾措施  3.1 減小耦合回路  減小耦合的主要方法是減小信號(hào)環(huán)路面積, 其中主要應(yīng)該解決地線、電源、敏感信號(hào)
    發(fā)表于 09-12 15:01

    PCB高級(jí)設(shè)計(jì)之阻抗抑制

    ?! 榱?b class='flag-5'>抑制阻抗干擾,可采用如下措施:   (1)一點(diǎn)接地   使同級(jí)單元電路的幾個(gè)接地點(diǎn)盡量集中,以避免其他回路的交流信號(hào)竄人本級(jí),或本級(jí)中的交流信號(hào)竄到其他回路中去。適用于信號(hào)的工作頻率小于
    發(fā)表于 11-26 11:06

    淺談抗干擾磁環(huán)的模扼流圈是什么?

    的頻率特點(diǎn)來調(diào)整抗干擾磁環(huán)的匝數(shù)。通常當(dāng)干擾信號(hào)的頻帶較寬時(shí),可在電纜上套兩個(gè)抗干擾磁環(huán),每個(gè)抗干擾磁環(huán)繞不同的匝數(shù),這樣可以同時(shí)抑制高頻
    發(fā)表于 04-01 15:50

    地線的阻抗干擾與消除對(duì)策

    地線的阻抗干擾與消除對(duì)策:地線的阻抗干擾與消除對(duì)策:地線的阻抗干擾,各級(jí)內(nèi)部的接地,板內(nèi)的
    發(fā)表于 09-30 11:09 ?0次下載

    PCB高級(jí)設(shè)計(jì)之阻抗抑制

    PCB高級(jí)設(shè)計(jì)之阻抗抑制
    發(fā)表于 01-24 16:29 ?0次下載

    PCB中防止阻抗干擾的地線設(shè)計(jì)解析

    ,特別是在高頻電路中對(duì)阻抗干擾抑制作用,以及采用一點(diǎn)接地防止阻抗應(yīng)注意的問題。 同時(shí)對(duì)PCB
    發(fā)表于 11-28 09:58 ?0次下載

    PCB電路抑制阻抗干擾的措施有哪些

    干擾是由PCB上大量的地線造成。當(dāng)兩個(gè)或兩個(gè)以上的回路共用一段地線時(shí),不同的回路電流在共用地線上產(chǎn)生一定壓降,此壓降經(jīng)放大就會(huì)影響電路性能;當(dāng)電流頻率很高時(shí),會(huì)產(chǎn)生很大的感抗而使電路受到
    發(fā)表于 06-19 14:50 ?1658次閱讀

    差模干擾干擾分別是什么?差模干擾產(chǎn)生的原因?干擾抑制方法?

    差模干擾干擾分別是什么?差模干擾產(chǎn)生的原因?干擾
    的頭像 發(fā)表于 11-20 16:16 ?3700次閱讀

    如何有效抑制干擾

    中串聯(lián)共模電感是抑制干擾的一種有效方法。當(dāng)干擾電流流經(jīng)線圈時(shí),由于其同向性,會(huì)在線圈內(nèi)產(chǎn)
    的頭像 發(fā)表于 09-27 15:13 ?240次閱讀