0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)電氣規(guī)則檢查器解決DRC問題

EE techvideo ? 來源:EE techvideo ? 2019-05-21 06:08 ? 次閱讀

PADS? HyperLynx? DRC 提供功能強(qiáng)大的定制 PCB 設(shè)計(jì)電氣規(guī)則檢查器。不同于走線間距和線板邊緣邊界等傳統(tǒng) PCB 檢查,PADS HyperLynx DRC 包括一套完整的規(guī)則集,可用來識(shí)別出經(jīng)常導(dǎo)致 EMI 或 SI 問題的 Layout 疏漏。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22852

    瀏覽量

    394841
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3561

    瀏覽量

    127039
  • 電氣
    +關(guān)注

    關(guān)注

    18

    文章

    1142

    瀏覽量

    52830
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    以太網(wǎng)PHY PCB設(shè)計(jì)布局檢查清單

    電子發(fā)燒友網(wǎng)站提供《以太網(wǎng)PHY PCB設(shè)計(jì)布局檢查清單.pdf》資料免費(fèi)下載
    發(fā)表于 09-24 11:09 ?0次下載
    以太網(wǎng)PHY <b class='flag-5'>PCB設(shè)計(jì)</b>布局<b class='flag-5'>檢查</b>清單

    如何理解PCB設(shè)計(jì)的爬電距離?

    。這些規(guī)則和要求旨在確保電路板的可靠性、穩(wěn)定性和安全性。 PCB設(shè)計(jì)爬電距離要求與走線規(guī)則 爬電距離要求: 1. 定義: 爬電距離是指電路板上兩個(gè)電氣點(diǎn)之間沿表面的最短距離,以防止
    的頭像 發(fā)表于 08-15 09:23 ?650次閱讀

    射頻PCB設(shè)計(jì)規(guī)則是什么?

    射頻PCB設(shè)計(jì)規(guī)則
    發(fā)表于 06-04 08:09

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    為確保電路板的性能和制造可行性,一般會(huì)通過規(guī)范檢查電氣規(guī)則、布線與布局、元器件封裝、機(jī)械尺寸與定位,以及生產(chǎn)制造與裝配檢查、EMC/EMI合規(guī)性、DFM/DFA評(píng)估、文檔完整性 等
    的頭像 發(fā)表于 02-27 18:22 ?1582次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>優(yōu)化丨布線布局必須掌握的<b class='flag-5'>檢查</b>項(xiàng)

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    為確保電路板的性能和制造可行性,一般會(huì)通過規(guī)范檢查電氣規(guī)則、布線與布局、元器件封裝、機(jī)械尺寸與定位,以及生產(chǎn)制造與裝配檢查、EMC/EMI合規(guī)性、DFM/DFA評(píng)估、文檔完整性等,
    發(fā)表于 02-27 18:19

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB設(shè)計(jì)中,布線是至關(guān)重要的一步。合理有
    的頭像 發(fā)表于 01-22 09:23 ?1977次閱讀

    PCB設(shè)計(jì)檢查規(guī)范指南

    PCB設(shè)計(jì)說明以及PCB設(shè)計(jì)或更改要求、標(biāo)準(zhǔn)化要求說明是否明確5.確認(rèn)外形圖上的禁止布放器件和布線區(qū)已在PCB模板上體現(xiàn)6.比較外形圖,確認(rèn)PCB所標(biāo)注尺寸及公差無誤, 金屬化孔和非金
    發(fā)表于 12-21 16:07 ?521次閱讀

    PCB設(shè)計(jì)成敗應(yīng)該要注意的問題分享

    在設(shè)計(jì)數(shù)據(jù)從原理圖階段轉(zhuǎn)移到PCB設(shè)計(jì)階段之后,進(jìn)行PCB設(shè)計(jì)布局布線時(shí),就需要提前定義好設(shè)計(jì)規(guī)則Design Rule。后續(xù)的整個(gè)PCB設(shè)計(jì)都需要遵守
    發(fā)表于 12-14 16:47 ?280次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>成敗應(yīng)該要注意的問題分享

    PCB設(shè)計(jì)中,如何使用規(guī)則高效管理過孔

    PCB設(shè)計(jì)中,如何使用規(guī)則高效管理過孔
    的頭像 發(fā)表于 12-06 15:54 ?669次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中,如何使用<b class='flag-5'>規(guī)則</b>高效管理過孔

    什么叫電氣規(guī)則呢?電氣規(guī)則檢查-ERC

    ERC全稱為electrical rule checking,翻譯為電氣規(guī)則檢查。檢測的是GDS版圖中是否存在電學(xué)連接問題,屬于PV(physical verification)的一個(gè)項(xiàng)目。
    的頭像 發(fā)表于 12-06 14:30 ?1725次閱讀

    芯片后端設(shè)計(jì)的DRC是什么?

    DRC的全稱為design rule check,也就是設(shè)計(jì)規(guī)則檢查。廣義上DRC會(huì)包含很多分類,只要是設(shè)計(jì)規(guī)則廣義上都可以成為
    的頭像 發(fā)表于 12-04 13:55 ?2318次閱讀

    DRC規(guī)則是指什么?怎樣使用DRC規(guī)則減少PCB改版次數(shù)呢?

    DRC規(guī)則是工程師根據(jù)審生產(chǎn)制造標(biāo)準(zhǔn)設(shè)定的一些約束,PCB設(shè)計(jì)工程師都需要遵守這些規(guī)則,這樣可以確保設(shè)計(jì)出來的產(chǎn)品功能正常、可靠、并且可以到達(dá)量產(chǎn)生產(chǎn)的標(biāo)準(zhǔn)。
    的頭像 發(fā)表于 11-17 10:05 ?7770次閱讀
    <b class='flag-5'>DRC</b><b class='flag-5'>規(guī)則</b>是指什么?怎樣使用<b class='flag-5'>DRC</b><b class='flag-5'>規(guī)則</b>減少<b class='flag-5'>PCB</b>改版次數(shù)呢?

    pcb設(shè)計(jì)元器件布局布線基本規(guī)則是什么

    一站式PCBA智造廠家今天為大家講講 pcb設(shè)計(jì)常見布線規(guī)則有哪些?PCB設(shè)計(jì)常見布線規(guī)則
    的頭像 發(fā)表于 11-14 09:17 ?1174次閱讀
    <b class='flag-5'>pcb設(shè)計(jì)</b>元器件布局布線基本<b class='flag-5'>規(guī)則</b>是什么

    什么是電氣規(guī)則檢查

    ,絲印是否重疊,絲印之間的間距,走線之間的最小間隔,走線與焊盤之間的間隔等等。 對(duì)于這些,都是電氣規(guī)則檢查需要檢查的內(nèi)容,看一下這些東西是否都能夠滿足要求。
    的頭像 發(fā)表于 11-06 15:17 ?1966次閱讀
    什么是<b class='flag-5'>電氣</b><b class='flag-5'>規(guī)則</b>的<b class='flag-5'>檢查</b>

    PCB設(shè)計(jì)規(guī)則檢查編寫技巧

    由于DRC必須遍歷 PCB設(shè)計(jì)整個(gè)電路圖,包括每個(gè)符號(hào)、每個(gè)引腳、每個(gè)網(wǎng)路、每種屬性,如有必要還能創(chuàng)建數(shù)目不限“附屬”文件。如4.0節(jié)所述,DRC可以標(biāo)示出任何違反PCB設(shè)計(jì)
    發(fā)表于 10-31 15:06 ?299次閱讀