0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過(guò)PADS交互式高速布線解決復(fù)雜PCB設(shè)計(jì)

EE techvideo ? 來(lái)源:EE techvideo ? 2019-05-15 06:30 ? 次閱讀

在設(shè)計(jì)復(fù)雜的 PCB 時(shí),PADS 技術(shù)可使您擁有高速布線能力。差分對(duì)和具有長(zhǎng)度約束的布線,包括匹配長(zhǎng)度、虛擬管腳和關(guān)聯(lián)的網(wǎng)絡(luò),這些功能使您在 PCB 上管理 DDRx、PCI Express、SATA 和實(shí)施其他一些高速技術(shù)變得非常輕松。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22862

    瀏覽量

    394935
  • 網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    14

    文章

    7445

    瀏覽量

    88450
  • PADS
    +關(guān)注

    關(guān)注

    79

    文章

    807

    瀏覽量

    107567
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問(wèn)題的風(fēng)險(xiǎn),這種問(wèn)題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問(wèn)題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?254次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,
    的頭像 發(fā)表于 06-10 17:33 ?664次閱讀

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?1981次閱讀

    PCB設(shè)計(jì)布線Cadence 20問(wèn)

    Cadence Allegro現(xiàn)在幾乎成為高速板設(shè)計(jì)中實(shí)際上的工業(yè)標(biāo)準(zhǔn),版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,可完成高速、高密度、多層的復(fù)雜
    發(fā)表于 01-05 15:34 ?532次閱讀

    pads如何使用自動(dòng)布線功能

    自動(dòng)布線是現(xiàn)代電子設(shè)計(jì)中非常重要的一環(huán),它可以幫助電路設(shè)計(jì)師快速完成PCB布局設(shè)計(jì)并提高產(chǎn)品性能。pads作為一款專業(yè)的電路設(shè)計(jì)軟件,提供了強(qiáng)大的自動(dòng)布線功能,能夠以速度和效率較高的方
    的頭像 發(fā)表于 12-21 16:06 ?4126次閱讀

    提高電路板EMC能力PCB設(shè)計(jì)布線方法

    提高電路板EMC能力PCB設(shè)計(jì)布線方法
    的頭像 發(fā)表于 12-07 15:36 ?817次閱讀
    提高電路板EMC能力<b class='flag-5'>PCB設(shè)計(jì)</b>和<b class='flag-5'>布線</b>方法

    31條PCB設(shè)計(jì)布線技巧!

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    的頭像 發(fā)表于 12-05 19:40 ?1349次閱讀
    31條<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布線</b>技巧!

    PCB設(shè)計(jì)高速電路

    PCB設(shè)計(jì)高速電路
    的頭像 發(fā)表于 12-05 14:26 ?721次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之<b class='flag-5'>高速</b>電路

    如何實(shí)現(xiàn)Pandas的DataFrame轉(zhuǎn)換交互式表格

    Pivottablejs是一個(gè)通過(guò)IPython widgets集成到Python中的JavaScript庫(kù),允許用戶直接從DataFrame數(shù)據(jù)創(chuàng)建交互式和靈活的匯總報(bào)表。可以進(jìn)行高效、清晰的數(shù)據(jù)分析和表示,幫助將數(shù)據(jù)從Pandas DataFrame轉(zhuǎn)換為易于觀察的
    的頭像 發(fā)表于 11-21 16:15 ?754次閱讀
    如何實(shí)現(xiàn)Pandas的DataFrame轉(zhuǎn)換<b class='flag-5'>交互式</b>表格

    PCB設(shè)計(jì)經(jīng)驗(yàn)(2)——布線基本要領(lǐng)

    PCB布線有單面布線、雙面布線及多層布線。布線的方式也有兩種:自動(dòng)
    發(fā)表于 11-21 11:38 ?466次閱讀

    Mentor PADS Router交互式布線及相關(guān)設(shè)置教程

    ”對(duì)話框的“柵格”標(biāo)簽頁(yè)設(shè)置好布線柵格,如圖2 圖2 設(shè)計(jì)特性設(shè)置 3、啟動(dòng)設(shè)計(jì)規(guī)則檢查,使布線時(shí)滿足DRC規(guī)則,如圖3 圖3 設(shè)置規(guī)則檢查啟動(dòng) 4、單擊一般工具欄中的布線編輯圖標(biāo) ,如圖4,調(diào)出
    的頭像 發(fā)表于 11-15 07:40 ?2223次閱讀
    Mentor <b class='flag-5'>PADS</b> Router<b class='flag-5'>交互式</b><b class='flag-5'>布線</b>及相關(guān)設(shè)置教程

    pcb設(shè)計(jì)元器件布局布線基本規(guī)則是什么

    一站PCBA智造廠家今天為大家講講 pcb設(shè)計(jì)常見布線規(guī)則有哪些?PCB設(shè)計(jì)常見布線規(guī)則。
    的頭像 發(fā)表于 11-14 09:17 ?1177次閱讀
    <b class='flag-5'>pcb設(shè)計(jì)</b>元器件布局<b class='flag-5'>布線</b>基本規(guī)則是什么

    PCB設(shè)計(jì)中的高速電路布局布線(上)

    高速電路無(wú)疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB設(shè)計(jì)的過(guò)程中就需要避免或降低這種情況的發(fā)生。 在具體的
    的頭像 發(fā)表于 11-06 15:14 ?573次閱讀

    PCB設(shè)計(jì)中的高速電路布局布線

    高速電路無(wú)疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB設(shè)計(jì)的過(guò)程中就需要避免或降低這種情況的發(fā)生。 在具體的
    的頭像 發(fā)表于 11-06 14:55 ?593次閱讀

    高速信號(hào)pcb設(shè)計(jì)中的布局

    對(duì)于高速信號(hào),pcb的設(shè)計(jì)要求會(huì)更多,因?yàn)?b class='flag-5'>高速信號(hào)很容易收到其他外在因素的干擾,導(dǎo)致實(shí)際設(shè)計(jì)出來(lái)的東西和原本預(yù)期的效果相差很多。 所以在高速信號(hào)pc
    的頭像 發(fā)表于 11-06 10:04 ?730次閱讀
    <b class='flag-5'>高速</b>信號(hào)<b class='flag-5'>pcb設(shè)計(jì)</b>中的布局