0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

清華、伯克利聯(lián)手打造 成立RISC-V國際實(shí)驗(yàn)室

gckX_aicapital ? 來源:YXQ ? 2019-06-16 10:16 ? 次閱讀

圖靈獎得主牽頭,清華伯克利聯(lián)手打造開源芯片,以深圳為根節(jié)點(diǎn),全面提升 RISC-V 生態(tài)系統(tǒng)至最先進(jìn)水平、成為一家以技術(shù)成果轉(zhuǎn)移為主要使命的非營利組織,并產(chǎn)出免受專利訴訟的工業(yè)級知識產(chǎn)權(quán)成果。

目前芯片市場由英特爾、AMD、ARM、高通廠商把持,前一陣子各大芯片廠商陸續(xù)停止向華為供貨,導(dǎo)致華為的“備胎”紛紛被迫轉(zhuǎn)正。多虧了任正非的遠(yuǎn)見,華為十年前就開始準(zhǔn)備備胎,否則華為的處境會比現(xiàn)在更加艱難。

華為可以砸5000億做研發(fā),那其他的芯片廠商、尤其是中小廠商怎么辦呢?開源芯片,可能會是一個不錯的選擇。

據(jù)The Information報(bào)道,因?yàn)橄覣RM授權(quán)費(fèi)太貴,谷歌、高通、三星等80多家科技公司開始合作開發(fā)RISC-V開源芯片設(shè)計(jì)。

為此,ARM偷偷上線了一個網(wǎng)站:riscv-basics.com,列舉了對RISC-V的幾大質(zhì)疑,包括:成本、生態(tài)系統(tǒng)、碎片化風(fēng)險(xiǎn)、安全性問題、設(shè)計(jì)驗(yàn)證。最終迫于輿論,ARM選擇了關(guān)閉該網(wǎng)站。

圖靈獎得主牽頭,清華伯克利聯(lián)手打造開源芯片

顯然,RISC-V得到了越來越多的重視。根據(jù)清華大學(xué)消息稱,當(dāng)?shù)貢r間6月12日,圖靈獎得主大衛(wèi)·帕特森(David Patterson)在瑞士宣布,將依托清華-伯克利深圳學(xué)院(TBSI),建設(shè)RISC-V國際開源實(shí)驗(yàn)室(RISC-V International Open Source Laboratory),又稱大衛(wèi)·帕特森RIOS圖靈獎實(shí)驗(yàn)室。

大衛(wèi)·帕特森是2017年圖靈獎得主,美國科學(xué)院、工程院、藝術(shù)與科學(xué)學(xué)院院士,伯克利加州大學(xué)電子工程與計(jì)算機(jī)科學(xué)學(xué)院Pardee榮譽(yù)教授,清華大學(xué)榮譽(yù)博士,谷歌杰出工程師,RISC-V基金會創(chuàng)始人。

清華大學(xué)稱,RIOS實(shí)驗(yàn)室將瞄準(zhǔn)世界CPU產(chǎn)業(yè)戰(zhàn)略發(fā)展新方向和粵港澳大灣區(qū)產(chǎn)業(yè)創(chuàng)新需求,聚焦于RISC-V開源指令集CPU研究領(lǐng)域開展研究,建設(shè)以深圳為根節(jié)點(diǎn)的RISC-V全球創(chuàng)新網(wǎng)絡(luò)。

據(jù)悉,RIOS實(shí)驗(yàn)室的成立帶著3個使命:

全面提升RISC-V生態(tài)系統(tǒng)至最先進(jìn)水平(5 年使命)

成為一家以技術(shù)成果轉(zhuǎn)移為主要使命的非營利組織

產(chǎn)出免受專利訴訟的工業(yè)級知識產(chǎn)權(quán)成果

大衛(wèi)·帕特森表示將親自擔(dān)任實(shí)驗(yàn)室主任,弟子譚章熹博士(TBSI兼職教授)擔(dān)任副主任。實(shí)驗(yàn)室目前計(jì)劃由50名全職工程師組成,在涉及知識產(chǎn)權(quán)法律層面的問題上,將積極與伯克利加州大學(xué)和清華大學(xué)的法學(xué)院建立聯(lián)系。

如今該實(shí)驗(yàn)室正積極尋求學(xué)界和業(yè)界的合作,任何人有建議都可以發(fā)郵件至rios@sz.tsinghua.edu.cn進(jìn)行聯(lián)系。

什么是RISC-V

新智元的讀者做軟件居多,可能需要做一點(diǎn)科普。要知道什么是RISC-V,首先要知道什么是RISC。

根據(jù)維基百科介紹,精簡指令集計(jì)算(英語:reduced instruction set computing,縮寫:RISC)或簡譯為精簡指令集,是計(jì)算機(jī)中央處理器的一種設(shè)計(jì)模式。最早來自 1980 年由圖靈獎得主大衛(wèi) · 帕特森在加州大學(xué)柏克萊分校主持的 Berkeley RISC 計(jì)劃。

這種設(shè)計(jì)思路可以想像成是一家流水線工廠,對指令數(shù)目和尋址方式都做了精簡,使其實(shí)現(xiàn)更容易,指令并行執(zhí)行程度更好,編譯器的效率更高。

當(dāng)前常見的精簡指令集微處理器包括DEC Alpha、ARC、ARM、AVR、MIPS、PA-RISC、Power Architecture(包括PowerPC、PowerXCell)和SPARC等。

而RISC-V是一個開放的指令集架構(gòu)(ISA),2010年始于加州大學(xué)柏克萊分校,2011年首次發(fā)布。它基于流行的精簡指令集(RISC),和ARM、MIPS和其它常見的商業(yè)處理器架構(gòu)一樣。不同在于它是開源的,基于BSD協(xié)議。

與大多數(shù)指令集相比,RISC-V指令集可以自由地用于任何目的,允許任何人設(shè)計(jì)、制造和銷售RISC-V芯片和軟件。特點(diǎn)是模塊化、簡化、可擴(kuò)展,可以根據(jù)場景設(shè)計(jì)合適的指令集。

雖然這不是第一個開源指令集,但它具有重要意義,因?yàn)槠湓O(shè)計(jì)使其適用于現(xiàn)代計(jì)算設(shè)備(如倉庫規(guī)模云計(jì)算機(jī)、高端移動電話和微小嵌入式系統(tǒng))。設(shè)計(jì)者考慮到了這些用途中的性能與功率效率。該指令集還具有眾多支持的軟件,這解決了新指令集通常的弱點(diǎn)。

目前RISC-V已經(jīng)成長為一個全球合作項(xiàng)目,橫跨多個大學(xué)和工業(yè)領(lǐng)域。它的一致性是由非營利RISC-V基金會(https://riscv.org/)保證,既指導(dǎo)底層指令集架構(gòu)(ISA)規(guī)范,又扮演市場引擎的角色來推廣RISC-V。

去年12月,RISC-V基金會和Linux基金會簽署了合作協(xié)議,共同推廣開源 CPU 指令集。而中國官方也組建了一個RISC-V聯(lián)盟,推動RISC-V生態(tài)系統(tǒng)的建立。

RISC-V中國聯(lián)盟秘書長、中科院計(jì)算所研究員包云崗認(rèn)為,RISC-V指令集有望像開源軟件生態(tài)中的Linux那樣,成為計(jì)算機(jī)芯片與系統(tǒng)創(chuàng)新的基石,并希望用10年左右的時間,到2030年逐步完成開源芯片生態(tài)的建立。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 開源
    +關(guān)注

    關(guān)注

    3

    文章

    3187

    瀏覽量

    42244
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2179

    瀏覽量

    45901

原文標(biāo)題:圖靈獎得主牽頭推動芯片開源,清華伯克利成立RISC-V國際實(shí)驗(yàn)室

文章出處:【微信號:aicapital,微信公眾號:全球人工智能】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    RISC-V國際人才培養(yǎng)認(rèn)證中心蔣學(xué)剛主任受邀參加RISC-V生態(tài)發(fā)展論壇

    —邀請函—首屆灣區(qū)半導(dǎo)體產(chǎn)業(yè)生態(tài)博覽會RISC-V生態(tài)發(fā)展論壇ECOSYSTEMWANTSTOBEFREE芯動未來共創(chuàng)生態(tài)10月17日中國·深圳RISC-V國際開源實(shí)驗(yàn)室(RIOS)將
    的頭像 發(fā)表于 10-16 08:09 ?167次閱讀
    <b class='flag-5'>RISC-V</b><b class='flag-5'>國際</b>人才培養(yǎng)認(rèn)證中心蔣學(xué)剛主任受邀參加<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇

    RISC-V的理論與實(shí)踐探討

    一、引言 RISC-V(Reduced Instruction Set Computing-V)是近年來在計(jì)算機(jī)體系結(jié)構(gòu)領(lǐng)域中備受矚目的開源指令集架構(gòu)(ISA)。其源于加州大學(xué)伯克利分校的RI
    的頭像 發(fā)表于 09-10 09:16 ?208次閱讀

    中軟國際金融AI實(shí)驗(yàn)室成立 引領(lǐng)金融科技新動力

    中軟國際金融AI實(shí)驗(yàn)室(ChinaSoft AI Lab for Finance, 簡稱CALF)近日正式成立實(shí)驗(yàn)室致力于將? AI技術(shù)深度應(yīng)用于金融行業(yè),其
    的頭像 發(fā)表于 08-01 18:49 ?870次閱讀

    risc-v的發(fā)展歷史

    ,該研究團(tuán)隊(duì)成立了一個四人小組,僅用了3個月的時間就完成了RISC-V指令集的開發(fā)。 二、公開與標(biāo)準(zhǔn)化 2014年:RISC-V架構(gòu)正式對外公開,并成立
    發(fā)表于 07-29 17:20

    深芯盟先進(jìn)開放計(jì)算專業(yè)委員會揭牌成立 首批理事單位公布

    近日,在粵港澳大灣區(qū)RISC-V技術(shù)研討會暨先進(jìn)開放計(jì)算專業(yè)委員會成立大會上,芯華章與中國電子、長城科技、騰訊、深圳市重大產(chǎn)業(yè)投資集團(tuán)、新思科技、睿思芯科、藍(lán)芯算力、清華-伯克利、東南
    發(fā)表于 06-20 10:04 ?116次閱讀
    深芯盟先進(jìn)開放計(jì)算專業(yè)委員會揭牌<b class='flag-5'>成立</b> 首批理事單位公布

    芯華章為產(chǎn)業(yè)提供覆蓋RISC-V全流程的驗(yàn)證方案

    近日,在粵港澳大灣區(qū)RISC-V技術(shù)研討會暨先進(jìn)開放計(jì)算專業(yè)委員會成立大會上,芯華章與中國電子、長城科技、騰訊、深圳市重大產(chǎn)業(yè)投資集團(tuán)、新思科技、睿思芯科、藍(lán)芯算力、清華-伯克利、東南
    的頭像 發(fā)表于 06-20 09:39 ?400次閱讀

    熱烈祝賀陳宏銘院士受聘RISC-V國際人才培養(yǎng)認(rèn)證中心(中國區(qū))首席顧問

    2024年6月18日,RISC-V國際人才培養(yǎng)認(rèn)證中心(中國區(qū))主任蔣學(xué)剛走訪浙江海洋大學(xué)海天智能物聯(lián)網(wǎng)實(shí)驗(yàn)室,向陳宏銘院士頒發(fā)了RISC-V國際
    的頭像 發(fā)表于 06-20 08:36 ?600次閱讀
    熱烈祝賀陳宏銘院士受聘<b class='flag-5'>RISC-V</b><b class='flag-5'>國際</b>人才培養(yǎng)認(rèn)證中心(中國區(qū))首席顧問

    算能全系列RISC-V處理器進(jìn)入PLCT實(shí)驗(yàn)室6.6內(nèi)核維護(hù)工程

    近日,PLCT實(shí)驗(yàn)室RISC-V內(nèi)核維護(hù)(RVLK)小隊(duì)確認(rèn),將與算能軟件團(tuán)隊(duì)緊密合作,計(jì)劃在2024年10月之前完成算能SG2380、SG204x、SG200x等系列全部RISC-V處理器
    的頭像 發(fā)表于 05-22 08:33 ?759次閱讀
    算能全系列<b class='flag-5'>RISC-V</b>處理器進(jìn)入PLCT<b class='flag-5'>實(shí)驗(yàn)室</b>6.6內(nèi)核維護(hù)工程

    SiFive 加入甲辰計(jì)劃,共創(chuàng) RISC-V 生態(tài)繁榮

    SiFive加入甲辰計(jì)劃,共創(chuàng)RISC-V生態(tài)繁榮甲辰計(jì)劃(RISC-VProsperity2036)是由ASE實(shí)驗(yàn)室、PLCT實(shí)驗(yàn)室和算能(Sophgo)聯(lián)合發(fā)起,旨在促進(jìn)
    的頭像 發(fā)表于 04-17 08:34 ?435次閱讀
    SiFive 加入甲辰計(jì)劃,共創(chuàng) <b class='flag-5'>RISC-V</b> 生態(tài)繁榮

    RISC-V廠商正在AI領(lǐng)域積極布局!

    、精簡、可拓展的優(yōu)勢,為發(fā)展高性能、低功耗的邊緣側(cè)、端側(cè)AI推理芯片提供了充足空間。 ? AI 正在成為RISC-V 的新機(jī)遇 ? RISC-V是一個開發(fā)、免費(fèi)的指令集架構(gòu),是由加州大學(xué)伯克利分校圖靈獎得主David Patte
    的頭像 發(fā)表于 04-09 00:13 ?4388次閱讀
    <b class='flag-5'>RISC-V</b>廠商正在AI領(lǐng)域積極布局!

    ASE實(shí)驗(yàn)室、PLCT實(shí)驗(yàn)室和算能攜手共同發(fā)起甲辰計(jì)劃!

    值此辭舊迎新之際,我們很高興的向所有參與和關(guān)注RISC-V生態(tài)建設(shè)的伙伴們分享一個新項(xiàng)目的誕生:甲辰計(jì)劃(英文:RISC-VProsperity2036)。該計(jì)劃由ASE實(shí)驗(yàn)室、PLCT實(shí)驗(yàn)室
    的頭像 發(fā)表于 02-19 13:07 ?1590次閱讀
    ASE<b class='flag-5'>實(shí)驗(yàn)室</b>、PLCT<b class='flag-5'>實(shí)驗(yàn)室</b>和算能攜手共同發(fā)起甲辰計(jì)劃!

    算能攜手軟件所PLCT實(shí)驗(yàn)室聯(lián)合舉辦RISC-V 軟件移植優(yōu)化錦標(biāo)賽

    ? (引言)為推動RISC-V軟件生態(tài)加速發(fā)展,算能作為RISC-V生態(tài)的領(lǐng)先企業(yè),與RISC-V?中國社區(qū)、中科院軟件所PLCT實(shí)驗(yàn)室聯(lián)合發(fā)起“R
    的頭像 發(fā)表于 02-06 10:50 ?564次閱讀
    算能攜手軟件所PLCT<b class='flag-5'>實(shí)驗(yàn)室</b>聯(lián)合舉辦<b class='flag-5'>RISC-V</b> 軟件移植優(yōu)化錦標(biāo)賽

    科學(xué)家如何加速下一代微電子技術(shù)的發(fā)展

    來源:《半導(dǎo)體芯科技》雜志 作者:特蕾莎·杜克(Theresa Duque),伯克利實(shí)驗(yàn)室科學(xué)作家 由伯克利實(shí)驗(yàn)室領(lǐng)導(dǎo)的多機(jī)構(gòu)團(tuán)隊(duì)致力于幫助芯片制造商領(lǐng)先于摩爾定律 微芯片是用于從智能
    的頭像 發(fā)表于 01-23 13:42 ?308次閱讀

    名單公布!【書籍評測活動NO.26】圖靈獎得主親自撰寫!RISC-V開放架構(gòu)設(shè)計(jì)之道

    ”項(xiàng)目擔(dān)任杰出工程師。他還擔(dān)任RISC-V 國際基金會董事會副主席和RISC-V 國際開源實(shí)驗(yàn)室主任。他曾被任命為
    發(fā)表于 12-13 17:25

    RISC-V加速進(jìn)入數(shù)百億美元大市場,RISC-V CPU核出貨量分析

    RISC-V 的誕生于伯克利大學(xué)并行計(jì)算實(shí)驗(yàn)室(Par Lab),是一個無心插柳的 “副產(chǎn)物”。 Par Lab 由大衛(wèi)·帕特森(David Patterson)和他的學(xué)生克斯特·阿薩諾維奇(Krste Asanovic)在 2
    發(fā)表于 11-27 09:46 ?679次閱讀
    <b class='flag-5'>RISC-V</b>加速進(jìn)入數(shù)百億美元大市場,<b class='flag-5'>RISC-V</b> CPU核出貨量分析