0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

最強(qiáng)移動(dòng)處理器A13可容納百億個(gè)晶體管

電子工程師 ? 來(lái)源:郭婷 ? 2019-08-30 13:00 ? 次閱讀

據(jù)消息報(bào)道,美國(guó)時(shí)間 9 月 10 日上午10點(diǎn)(北京時(shí)間11 日凌晨),蘋果或?qū)⒂凇爸聞?chuàng)新” 秋季發(fā)布會(huì)上推出新一代 iPhone。

不過(guò),據(jù)之前相關(guān)資料顯示, 2019 年新款 iPhone 在功能升級(jí)上不會(huì)有太大變化。

盡管相較于對(duì)新款 iPhone功能升級(jí)的期待度不高,新款 iPhone搭載的最新 A 系列處理器的許多優(yōu)勢(shì)卻得到大家的廣泛討論。

報(bào)道指出,這款采用臺(tái)積電內(nèi)含 EUV 技術(shù)加強(qiáng)版 7 納米制程打造的處理器,毋庸置疑的仍會(huì)是當(dāng)前市場(chǎng)上最強(qiáng)移動(dòng)處理器。

據(jù)了解,這款代號(hào)預(yù)期為 A13 的移動(dòng)處理器,依舊是交由晶圓代工龍頭臺(tái)積電來(lái)代工生產(chǎn)的,雖然臺(tái)積電在 7 納米的制程節(jié)點(diǎn)上沒(méi)有像過(guò)去 10 納米制程節(jié)點(diǎn)一樣,“一口氣”進(jìn)入到下一節(jié)點(diǎn),但在加強(qiáng)版 7 納米制程中,臺(tái)積電首次采用EUV 極紫外光刻技術(shù),將使得 A13 移動(dòng)處理器較前一代處理器擁有更強(qiáng)的運(yùn)算性能。

據(jù)臺(tái)積電公布的數(shù)據(jù)顯示,采用EUV 技術(shù)的加強(qiáng)版 7 納米制程,將使處理器在相同的區(qū)域的邏輯密度增加約 20%,且能降低電力耗能 10%。

另外,市場(chǎng)也有傳言說(shuō),除了采用了 EUV 技術(shù)的加強(qiáng)版 7 納米制程之外,臺(tái)積電還有優(yōu)化版的 7 納米制程。據(jù)了解,優(yōu)化版的 7 納米制程并不采用 EUV 極紫外光光刻技術(shù),而是仍沿用過(guò)去的 DUV 深紫外光刻技術(shù)。不過(guò),在制程技術(shù)調(diào)整與優(yōu)化的情況下,使得處理器在相同的性能下,將可降低 10% 的電力功耗。

經(jīng)濟(jì)日?qǐng)?bào)認(rèn)為,雖然臺(tái)積電在 7 納米制程上有 3 個(gè)版本,但考慮到蘋果每次都是采用最新的制程,從而內(nèi)含 EUV 技術(shù)的加強(qiáng)版 7 納米制程就可確定是 A13 移動(dòng)處理器的生產(chǎn)方式。

制程技術(shù)的精進(jìn)使移動(dòng)處理器性能提升的最大原因在于,增加了移動(dòng)處理器內(nèi)的晶體管數(shù)量。蘋果上一代的 A12 移動(dòng)處理器已經(jīng)將晶體管數(shù)量增加到了令人吃驚的 69 億個(gè),比 A11 的 43 億個(gè)要增加60%。不過(guò),A12 的面積大約是 83 平方毫米,比 A11 的 88 平方毫米還要小,甚至面積大小只有當(dāng)年 A10 處理器的三分之二。

因此,在市場(chǎng)原本預(yù)計(jì)持續(xù)提升制程與增加性能的情況下,蘋果的 A 系列移動(dòng)處理器應(yīng)該還是會(huì)不斷的縮小面積。不過(guò),現(xiàn)在有消息稱,為了要有容納接近或超過(guò) 100 億個(gè)驚人數(shù)量晶體管的空間,但是在制程節(jié)點(diǎn)并沒(méi)有往 5 納米節(jié)點(diǎn)提升的情況下,A13 移動(dòng)處理器的面積可能不會(huì)縮小,反而較 A12 移動(dòng)處理器要大上 25%,達(dá)到約 103 平方毫米,接近 A12X 的大小,也或?qū)⒊蔀榻谝詠?lái)面積最大的 A 系列處理器。

與此同時(shí), A13 移動(dòng)處理器做能容納的更多的晶體管除了用在 CPUGPU 的運(yùn)算上之外,最重要的就是將能提升設(shè)備的機(jī)器學(xué)習(xí)和圖像處理性能,也就是邊緣計(jì)算的AI能力。

2018 年,蘋果對(duì) A12 處理器的神經(jīng)引擎的提升遠(yuǎn)遠(yuǎn)超過(guò)預(yù)期。其相較 A11 的神經(jīng)引擎每秒可以執(zhí)行 6 千億次運(yùn)算,A12 的指令周期則是提高了 8 倍,達(dá)到每秒 5 萬(wàn)億次。雖然,當(dāng)前不確定 A13 是否會(huì)有如此大的提升,但是通過(guò)設(shè)計(jì)改進(jìn)和更多的晶體管數(shù)量的加入,新款 iPhone很可能達(dá)到 3 到 5 倍的性能提升,至每秒 20 萬(wàn)億次的運(yùn)算能力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19032

    瀏覽量

    228450
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    晶體管反相的原理及應(yīng)用

    晶體管反相是一種常見(jiàn)的電子電路元件,在現(xiàn)代電子設(shè)備中起著至關(guān)重要的作用。它通過(guò)利用晶體管的放大特性和反相特性,實(shí)現(xiàn)了輸入信號(hào)和輸出信號(hào)的反相。本文將詳細(xì)探討晶體管反相
    的頭像 發(fā)表于 10-08 16:03 ?259次閱讀

    晶體管對(duì)CPU性能的影響

    晶體管作為CPU(中央處理器)的基本構(gòu)成單元,對(duì)CPU的性能有著至關(guān)重要的影響。
    的頭像 發(fā)表于 09-13 17:22 ?343次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見(jiàn)的金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)類型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場(chǎng)景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?923次閱讀

    CMOS晶體管的工作原理和結(jié)構(gòu)

    CMOS晶體管,全稱為互補(bǔ)金屬氧化物半導(dǎo)體晶體管,是現(xiàn)代電子設(shè)備中不可或缺的組成部分,尤其在計(jì)算機(jī)處理器和集成電路制造中扮演著核心角色。
    的頭像 發(fā)表于 09-13 14:08 ?762次閱讀

    晶體管在CPU中的工作模式

    CPU(中央處理器)的晶體管是計(jì)算機(jī)系統(tǒng)的核心組件,它們的工作機(jī)制對(duì)于理解計(jì)算機(jī)如何執(zhí)行指令和處理數(shù)據(jù)至關(guān)重要。晶體管作為半導(dǎo)體器件,在CPU中扮演著微型電子開(kāi)關(guān)的角色,通過(guò)控制電流的
    的頭像 發(fā)表于 09-11 09:28 ?529次閱讀

    什么是NPN晶體管?NPN晶體管的工作原理和結(jié)構(gòu)

    NPN晶體管是最常用的雙極結(jié)型晶體管,通過(guò)將P型半導(dǎo)體夾在兩個(gè)N型半導(dǎo)體之間而構(gòu)成。 NPN 晶體管具有三個(gè)端子:集電極、發(fā)射極和基極。 N
    的頭像 發(fā)表于 07-01 18:02 ?3368次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結(jié)構(gòu)

    PNP晶體管符號(hào)和結(jié)構(gòu) 晶體管測(cè)試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開(kāi)關(guān)和控制電流的器件。與NPN晶體管相對(duì)應(yīng),PNP晶體管的結(jié)構(gòu)特點(diǎn)在于其三個(gè)不同的半導(dǎo)體
    的頭像 發(fā)表于 07-01 17:45 ?1450次閱讀
    PNP<b class='flag-5'>晶體管</b>符號(hào)和結(jié)構(gòu) <b class='flag-5'>晶體管</b>測(cè)試儀電路圖

    基于量子干涉技術(shù)的單分子晶體管問(wèn)世

    隨著晶體管變得越來(lái)越小,以便在更小的占地面積內(nèi)容納更多的計(jì)算能力。一個(gè)由英國(guó)、加拿大和意大利研究人員組成的團(tuán)隊(duì)開(kāi)發(fā)了一種利用量子效應(yīng)的單分子晶體管,利用量子干涉來(lái)控制電子流。
    的頭像 發(fā)表于 04-08 11:40 ?512次閱讀

    什么是達(dá)林頓晶體管?達(dá)林頓晶體管的基本電路

    達(dá)林頓晶體管(Darlington Transistor)也稱為達(dá)林頓對(duì)(Darlington Pair),是由兩個(gè)或更多個(gè)雙極性晶體管(或其他類似的集成電路或分立元件)組成的復(fù)合結(jié)構(gòu)。通過(guò)這種結(jié)構(gòu),第一
    的頭像 發(fā)表于 02-27 15:50 ?4203次閱讀
    什么是達(dá)林頓<b class='flag-5'>晶體管</b>?達(dá)林頓<b class='flag-5'>晶體管</b>的基本電路

    晶體管摻雜和導(dǎo)電離子問(wèn)題原因分析

    雙極性晶體管是利用兩種離子導(dǎo)電,空穴和自由電子,但是對(duì)于一個(gè)實(shí)際存在的系統(tǒng),其整體上是呈現(xiàn)電中性的,當(dāng)其中的電子或者空穴移動(dòng)形成電流時(shí),與之對(duì)應(yīng)的空穴或者電子為什么不會(huì)一起隨著移動(dòng)?
    發(fā)表于 02-21 21:39

    在特殊類型晶體管的時(shí)候如何分析?

    ,則分析時(shí)則按照單獨(dú)的晶體管電路分析,與一般晶體管電路無(wú)差。 如果多發(fā)射極或多集電極的電路在非多極的一側(cè)全部短起來(lái)當(dāng)作一個(gè)晶體管,那么此時(shí)的關(guān)系可以看作一
    發(fā)表于 01-21 13:47

    IBM發(fā)布首款專為液氮冷卻設(shè)計(jì)的CMOS晶體管

    IBM突破性研發(fā)的納米片晶體管,通過(guò)將硅通道薄化切割為納米級(jí)別的薄片,再用柵極全方位圍繞,實(shí)現(xiàn)更為精準(zhǔn)控電。此結(jié)構(gòu)使得在指甲蓋大小空間內(nèi)可容納最多達(dá)500億個(gè)晶體管,并且經(jīng)過(guò)液氮冷卻
    的頭像 發(fā)表于 12-26 14:55 ?641次閱讀

    晶體管的三個(gè)極的電壓關(guān)系大小

    晶體管是一種半導(dǎo)體器件,用于放大電信號(hào)、開(kāi)關(guān)電路和邏輯運(yùn)算等。它是現(xiàn)代電子技術(shù)和計(jì)算機(jī)科學(xué)的核心之一。在晶體管中,有三個(gè)電極:基極、發(fā)射極和集電極。這三個(gè)電極的電壓之間的關(guān)系對(duì)于理解
    的頭像 發(fā)表于 12-20 14:50 ?5305次閱讀

    重新定義數(shù)據(jù)處理的能源效率,具有千個(gè)晶體管的二維半導(dǎo)體問(wèn)世

    處理器將1024個(gè)元件組合在1平方厘米大小的芯片上。每個(gè)部件都有2d二硫化鉬晶體管和浮動(dòng)?xùn)艠O,通過(guò)在存儲(chǔ)中儲(chǔ)存電荷來(lái)控制每個(gè)晶體管的導(dǎo)電
    的頭像 發(fā)表于 11-14 11:44 ?497次閱讀

    封裝技術(shù)是如何發(fā)展的?封裝互連技術(shù)對(duì)晶體管的影響

    摩爾定律到底是什么,封裝技術(shù)和摩爾定律到底有什么關(guān)系?1965年起初,戈登·摩爾表示集成電路上可容納的元器件數(shù)量約18個(gè)月便會(huì)增加一倍,后在1975年將這一定律修改為單位面積芯片上的晶體管數(shù)量每?jī)赡昴軐?shí)現(xiàn)翻番。
    發(fā)表于 11-03 16:07 ?410次閱讀
    封裝技術(shù)是如何發(fā)展的?封裝互連技術(shù)對(duì)<b class='flag-5'>晶體管</b>的影響