0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心
3天內(nèi)不再提示

PCB原理圖設(shè)計(jì)的一些小技巧和常見(jiàn)錯(cuò)誤

PCB線路板打樣 ? 來(lái)源:LONG ? 2019-08-01 11:45 ? 次閱讀

PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟。可以說(shuō),之前的準(zhǔn)備工作已經(jīng)完成。在整個(gè)PCB中,布線設(shè)計(jì)過(guò)程最高,技巧最好,工作量最大。 PCB布線具有單面布線,雙面布線和多層布線。還有兩種接線方式:自動(dòng)布線和交互式布線。在自動(dòng)路由之前,您可以使用要求更高的交互式預(yù)接線。輸入和輸出的邊緣應(yīng)避免相鄰的平行,以避免反射干擾。必要時(shí)應(yīng)加入接地。兩個(gè)相鄰層的布線應(yīng)該相互垂直,寄生耦合很容易并聯(lián)發(fā)生。

(1)ERC報(bào)告引腳沒(méi)有訪問(wèn)信號(hào)

在創(chuàng)建包時(shí)為引腳定義了I/O屬性;

在創(chuàng)建或放置組件時(shí)修改了不一致的網(wǎng)格屬性,并且引腳不是連接到線;

創(chuàng)建組件時(shí),引腳方向反轉(zhuǎn),必須連接到非引腳名稱(chēng)。

(2)組件在繪圖邊界之外運(yùn)行:在組件庫(kù)圖表文件的中心沒(méi)有創(chuàng)建任何組件。

(3)創(chuàng)建的項(xiàng)目文件網(wǎng)絡(luò)表只能部分轉(zhuǎn)移到pcb:生成網(wǎng)表時(shí),它不被選為globa;

(4)在使用由您自己創(chuàng)建的多部件組件時(shí),切勿使用注釋。

PCB原理圖設(shè)計(jì)的一些小技巧和常見(jiàn)錯(cuò)誤 華強(qiáng)PCB

PCB中的常見(jiàn)錯(cuò)誤:

(1)未找到報(bào)告NODE加載網(wǎng)絡(luò)時(shí):

原理圖中的組件使用不在pcb庫(kù)中的軟件包;

原理圖中的組件使用包含不一致名稱(chēng)的軟件包pcb庫(kù);

原理圖中的組件使用pcb庫(kù)中引腳號(hào)的不一致包。例如,三極管:sch中的引腳號(hào)是e,b,c,pcb是1,2,3。

(2)它打印時(shí)始終無(wú)法打印到一頁(yè):

未在原點(diǎn)創(chuàng)建pcb庫(kù);

多次移動(dòng)和旋轉(zhuǎn)組件,有隱藏字符在pcb板外面。選擇顯示所有隱藏的字符,減少pcb,然后將字符移動(dòng)到邊界。

(3)DRC報(bào)告網(wǎng)絡(luò)分為幾個(gè)部分:

表示網(wǎng)絡(luò)未連接。查看報(bào)告文件并使用選項(xiàng)CONNECTED COPPER來(lái)查找它。

PCB原理圖設(shè)計(jì)的一些小技巧和常見(jiàn)錯(cuò)誤 華強(qiáng)PCB

同時(shí)提醒朋友盡量使用WIN2000以減少機(jī)會(huì)藍(lán)屏幕;多次導(dǎo)出文件以制作新的DDB文件,減少文件大小和PROTEL僵尸機(jī)會(huì)。如果您更復(fù)雜,請(qǐng)盡量不使用自動(dòng)路由。

自動(dòng)路由的路由速率取決于良好的布局,并且可以預(yù)設(shè)接線規(guī)則,包括數(shù)字跟蹤的彎曲,通孔的數(shù)量,步驟的數(shù)量等。通常,首先連接探測(cè)性經(jīng)線,并快速連接短線,然后進(jìn)行迷宮式布線。首先,布線的布線針對(duì)全局布線路徑進(jìn)行了優(yōu)化,并且可以根據(jù)需要斷開(kāi)布線,并再次嘗試。布線改善整體效果。

對(duì)于目前的高密度PCB設(shè)計(jì),人們認(rèn)為通孔不合適。它浪費(fèi)了許多寶貴的布線通道。為解決這一矛盾,出現(xiàn)了盲孔和埋孔技術(shù),不僅完善了通孔的功能。它還節(jié)省了大量的布線通道,使布線過(guò)程更方便,更順暢,更完美。 PCB板設(shè)計(jì)過(guò)程是一個(gè)復(fù)雜而簡(jiǎn)單的過(guò)程。要掌握它,它還需要廣泛的電子工程設(shè)計(jì)。人們?cè)隗w驗(yàn)自己的經(jīng)歷時(shí)可以體驗(yàn)到真實(shí)的感受。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB布線
    +關(guān)注

    關(guān)注

    20

    文章

    463

    瀏覽量

    41972
  • PCB原理圖
    +關(guān)注

    關(guān)注

    0

    文章

    18

    瀏覽量

    5195
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42902
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    淺談原理圖PCB常見(jiàn)錯(cuò)誤

    淺談原理圖PCB常見(jiàn)錯(cuò)誤
    發(fā)表于 08-12 13:04

    原理圖PCB常見(jiàn)錯(cuò)誤

    原理圖PCB常見(jiàn)錯(cuò)誤
    發(fā)表于 12-25 15:44

    PADS 原理圖PCB常見(jiàn)錯(cuò)誤及DRC報(bào)告網(wǎng)絡(luò)問(wèn)題

    PADS 原理圖PCB常見(jiàn)錯(cuò)誤及DRC報(bào)告網(wǎng)絡(luò)問(wèn)題
    發(fā)表于 01-11 10:35

    電路原理圖PCB布線常見(jiàn)錯(cuò)誤有哪些?

    電路原理圖PCB布線常見(jiàn)錯(cuò)誤
    發(fā)表于 03-18 07:59

    PCB原理圖常見(jiàn)錯(cuò)誤有哪些

    1.原理圖常見(jiàn)錯(cuò)誤:(1)ERC報(bào)告管腳沒(méi)有接入信號(hào):a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性;b.創(chuàng)建元件或放置元件時(shí)修改了不致的grid屬性,管腳與線沒(méi)有連上;c. 創(chuàng)建元件時(shí)pi
    發(fā)表于 09-09 08:35

    PCB設(shè)計(jì)原理圖常見(jiàn)錯(cuò)誤

    1.原理圖常見(jiàn)錯(cuò)誤:(1)ERC報(bào)告管腳沒(méi)有接入信號(hào):a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性;b.創(chuàng)建元件或放置元件時(shí)修改了不致的grid屬性,管腳與線沒(méi)有連上;c. 創(chuàng)建元件時(shí)pi
    發(fā)表于 11-11 06:13

    PROTEL原理圖常見(jiàn)錯(cuò)誤

    PROTEL原理圖常見(jiàn)錯(cuò)誤       (1)ERC報(bào)告管腳沒(méi)有接入信號(hào):  a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性;  b
    發(fā)表于 03-15 10:22 ?1575次閱讀

    PCB作業(yè)中常見(jiàn)14大錯(cuò)誤

    原理圖常見(jiàn)錯(cuò)誤
    的頭像 發(fā)表于 03-12 11:06 ?4053次閱讀

    常見(jiàn)PCB設(shè)計(jì)錯(cuò)誤有哪一些

    有許多方法可以避免大多數(shù)常見(jiàn)PCB設(shè)計(jì)錯(cuò)誤,包括遵循方法的最佳實(shí)踐,包括設(shè)計(jì)審查和與供應(yīng)商的協(xié)作,以及利用設(shè)計(jì)和原型設(shè)計(jì)技術(shù)。
    的頭像 發(fā)表于 08-15 19:31 ?1636次閱讀

    導(dǎo)致PCB組裝的常見(jiàn)錯(cuò)誤有哪一些

    導(dǎo)致PCB組裝的常見(jiàn)錯(cuò)誤有哪一些
    的頭像 發(fā)表于 09-08 12:38 ?4068次閱讀

    PCB原理圖設(shè)計(jì)時(shí)的常見(jiàn)錯(cuò)誤有哪些

    1.原理圖常見(jiàn)錯(cuò)誤: (1)ERC報(bào)告管腳沒(méi)有接入信號(hào): a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性; b.創(chuàng)建元件或放置元件時(shí)修改了不致的grid屬性,管腳與線沒(méi)有連
    發(fā)表于 09-11 14:14 ?2817次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>原理圖</b>設(shè)計(jì)時(shí)的<b class='flag-5'>常見(jiàn)</b><b class='flag-5'>錯(cuò)誤</b>有哪些

    電路原理圖PCB布線常見(jiàn)錯(cuò)誤資料下載

    電子發(fā)燒友網(wǎng)為你提供電路原理圖PCB布線常見(jiàn)錯(cuò)誤資料下載的電子資料下載,更有其他相關(guān)的電路、源代碼、課件教程、中文資料、英文資料、參考設(shè)
    發(fā)表于 04-05 08:46 ?13次下載
    電路<b class='flag-5'>原理圖</b>及<b class='flag-5'>PCB</b>布線<b class='flag-5'>常見(jiàn)</b><b class='flag-5'>錯(cuò)誤</b>資料下載

    根據(jù)pcb板還原電路

    原理圖制作是PCB布局的基礎(chǔ),因此應(yīng)無(wú)錯(cuò)誤地完成原理圖還原。原理圖設(shè)計(jì)中不應(yīng)有任何錯(cuò)誤,并且必須
    的頭像 發(fā)表于 07-07 11:49 ?3839次閱讀
    根據(jù)<b class='flag-5'>pcb</b>板還原電路<b class='flag-5'>圖</b>

    PCB設(shè)計(jì)工作中常見(jiàn)錯(cuò)誤有哪些?

    設(shè)計(jì)PCB的過(guò)程中,很多人都會(huì)犯一些常見(jiàn)錯(cuò)誤,這些錯(cuò)誤如果不能及時(shí)糾正,就會(huì)極大地影響產(chǎn)品質(zhì)量。本文將針對(duì)
    的頭像 發(fā)表于 02-21 09:32 ?458次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)工作中常見(jiàn)</b>的<b class='flag-5'>錯(cuò)誤</b>有哪些?

    PCB線路板制造中常見(jiàn)錯(cuò)誤有哪些,如何避免?

    站式PCBA智造廠家今天為大家講講避免常見(jiàn)pcb設(shè)計(jì)錯(cuò)誤的方法有哪些?避免常見(jiàn)PCB設(shè)計(jì)
    的頭像 發(fā)表于 06-07 09:15 ?370次閱讀