SATA 3.0 Host Controller
?
SATA Host Core可以集成到FPGA中,兼容SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)工業(yè)級(jí)接口標(biāo)準(zhǔn),為SATA設(shè)備提供一種高效且易于使用的接口。
?
內(nèi)核特性:
1.????? 兼容SATA 3.0規(guī)范
2.????? 支持SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)操作
3.????? Phy Layer包含F(xiàn)PGA Transceiver,支持時(shí)鐘恢復(fù),8B/10B編解碼,字節(jié)排序和對(duì)齊以及OOB信令
4.????? Link Layer支持成幀,解幀,流量控制,通信握手序列,擾碼,CRC等
5.????? Transport Layer支持FIS構(gòu)造,F(xiàn)IS解析,錯(cuò)誤重傳等,F(xiàn)IS包含Register FIS,PIO Setup FIS,DMA Activate FIS,Data FIS等
6.????? Command Layer支持各種各樣的FIS序列交互,命令類型包括Reset,DATA SET MANAGEMENT(Trim),PIO Data-In,PIO Data-Out,DMA-In,DMA-Out等
7.????? Application Layer包含SATA設(shè)備自檢,SATA設(shè)備Identify,DMA控制器等
8.????? 支持SATA設(shè)備帶電熱插拔
9.????? 支持N個(gè)SATA設(shè)備(N取決于FPGA GT數(shù)量),無(wú)縫連接到Raid Controller
10.?? 易于集成的同步,可綜合Verilog設(shè)計(jì)
11.?? 通過(guò)完全驗(yàn)證的SATA IP
?
對(duì)外接口:
1.????? 簡(jiǎn)易的Valid-Vector形式的命令/地址控制總線接口
2.????? 簡(jiǎn)易的Done-Vector形式的命令狀態(tài)總線接口
3.????? 標(biāo)準(zhǔn)的FIFO或Streaming接口的流式數(shù)據(jù)總線
4.????? 標(biāo)準(zhǔn)的RAM接口的塊式數(shù)據(jù)總線
?
性能指標(biāo):
1.????? SATA 3.0 Core:連續(xù)寫(xiě)入速度大于520MB/s,連續(xù)讀取速度大于550MB/s
2.????? SATA 2.0 Core:連續(xù)寫(xiě)入速度大于240MB/s,連續(xù)讀取速度大于250MB/s
?
資源使用(XC7K325T為例):
1.????? LUTs:3850,F(xiàn)Fs:4320,BRAMs:16,GT : 1
?
可交付資料:
1.????? 詳細(xì)的用戶手冊(cè)
2.????? Design File:Post-synthesis EDIF netlist or RTL Source
3.????? Timing and layout constraints,Test or Design Example Project
4.????? 技術(shù)支持:郵件,電話,現(xiàn)場(chǎng),培訓(xùn)服務(wù)
?
聯(lián)系方式:
Email:neteasy163z@163.com
?
SATA Host Controller Block Diagram
?
?
?
評(píng)論
查看更多