MP32處理器在可編程邏輯應用中實現(xiàn)MIPS輔助系統(tǒng)

2012年10月17日 15:37 來源:互聯(lián)網(wǎng) 作者:秩名 我要評論(0)

標簽:處理器(471)Altera(145)MIPS(71)PLD(68)

  Altera、MIPS技術(shù)公司以及System Level Solutions (SLS)公司合作,宣布為Altera的FPGA和HardCopy® ASIC提供MP32處理器。MP32處理器在可編程邏輯應用中實現(xiàn)了軟件和工具可擴展MIPS輔助系統(tǒng)。它是業(yè)界第一款100%兼容MIPS® 2.0版的軟核處理器。它還是支持流行的VxWorks操作系統(tǒng)(OS)的第一款也是唯一一款MIPS兼容軟核處理器。與Altera豐富的嵌入式知識產(chǎn)權(quán)(IP)系列內(nèi)核、創(chuàng)新的FPGA設計工具以及業(yè)界最好的可編程邏輯系列器件相結(jié)合,MP32處理器非常適合在網(wǎng)絡、視頻和數(shù)字信號處理等應用中開發(fā)靈活的單芯片解決方案。

  處理器由Qsys快速系統(tǒng)設計流程提供支持。采用VxWorks實時操作系統(tǒng),您可以在MP32處理器上重新使用已有應用軟件代碼。您也可以重新使用Altera和SLS公司提供的IP內(nèi)核,還包括您自己的內(nèi)核。

  現(xiàn)在由SLS公司提供MP32處理器。應用于Altera FPGA器件時,MP32處理器是免版稅的,售后內(nèi)核數(shù)量使用不受限制,可永久使用。

  Nios II嵌入式設計套裝v11.0新增功能

  當您購買或者續(xù)訂您的Nios® II IP內(nèi)核許可,或者嵌入式IP套裝(Altera最流行嵌入式IP內(nèi)核最有價值的組合)時,您可以更新到Nios II嵌入式設計套裝(EDS)所提供的嵌入式工具。您還可以進一步增強Nios II處理器。請聯(lián)系您當?shù)氐腁ltera®銷售代表或者代理商進行訂購。

  介紹Nios II處理器和嵌入式IP的Qsys支持

  隨著FPGA密度和系統(tǒng)復雜度的增加,日益需要提高系統(tǒng)性能,采用高效的方法來設計嵌入式系統(tǒng)。Qsys是下一代SOPC Builder系統(tǒng)集成工具,增強了很多關(guān)鍵特性,提高了性能,管理大規(guī)模系統(tǒng),通過設計重用,更快的完成系統(tǒng)設計。

  特性和優(yōu)點

  高性能:Qsys使用芯片網(wǎng)絡概念,自動生成新的增強系統(tǒng)互聯(lián)。最終的互聯(lián)性能比SOPC Builder的高2倍。而且,系統(tǒng)設計人員能夠在延時(對于迅速訪問控制通路非常重要,例如,處理器對存儲器的訪問,查找片內(nèi)和片外存儲器)和fMAX (對于點對點數(shù)據(jù)通路功能、加速器和協(xié)處理器實現(xiàn)大吞吐量非常重要)之間達到平衡,提高了系統(tǒng)總體性能。

  分層設計流程(系統(tǒng)中的系統(tǒng)):嵌入式系統(tǒng)的規(guī)模越來越大,因此,能夠設計一個系統(tǒng)將其導出為大規(guī)模系統(tǒng)中的子組件——這一點顯得越來越重要。Qsys支持分層設計流程,設計人員很容易管理每一子系統(tǒng),提高抽象級,受益于重新使用經(jīng)過測試和驗證的子系統(tǒng)。