汽車音響導(dǎo)航系統(tǒng)中DDR高速信號的PCB設(shè)計(jì)(2)

2012年02月06日 10:51 來源:《科技創(chuàng)新導(dǎo)報(bào)》 作者:王文靜 我要評論(0)

3.2 DDR SDRAM信號的布線標(biāo)準(zhǔn)

  為控制傳輸線的阻抗及延時(shí)等的影響, 要先確定以下的布線設(shè)計(jì)標(biāo)準(zhǔn):

  *高速信號線條寬度,以保證傳輸線特性阻抗值:差分信號Zo 100Ω,其他信號Zo≒50Ω。

  *為減少傳輸線間的串?dāng)_,確定最小間距值。實(shí)際布線時(shí)要盡可能加大間距。

  *可用過孔的孔直徑及過孔焊盤直徑:

 ?、貰uild-up積層激光沖壓孔②內(nèi)層盲埋孔(L2到L5使用)③通孔(L1到L6用)④各種過孔焊盤間最小間距。

  3.3 DDR SDRAM器件的布局結(jié)構(gòu)圖

  DDR的數(shù)據(jù)傳送通常是一個(gè)發(fā)射端對應(yīng)多個(gè)接收端的結(jié)構(gòu), 為實(shí)現(xiàn)數(shù)據(jù)的同步傳送,延遲時(shí)間的控制尤為重要。在構(gòu)建器件Layout的時(shí)候重點(diǎn)考慮傳輸線分歧節(jié)點(diǎn)的選定,各段傳輸長度相等等要求。如圖4,將DDR相關(guān)電路中的元器件都放在同一個(gè)面上, 并通過" 星型及Y 型拓?fù)浣Y(jié)構(gòu)"實(shí)現(xiàn)CLK、Data數(shù)據(jù)組,及Address/Command等各數(shù)據(jù)組之間的等長布線控制。

  

DDR元器件Layout結(jié)構(gòu)圖

 

  3.4 高頻信號的布線優(yōu)先順序

  依照設(shè)計(jì)要求的嚴(yán)格程度從最重要的信號線開始布起,順序?yàn)椋?/p>

  CLK→Data→Address/Command

  3.5 CLK差分信號的布線方法

  針對DDR200中使用的CLK差分信號,布線拓?fù)鋱D如圖5 .布線注意點(diǎn)如下:

 ?、俨罘肿杩挂獙?shí)現(xiàn)100Ω。

 ?、?差分對CLK與CLK# 要等長布線,但總長度不要過長。

  即CLK( A - B - C 1 - D 1 ) = CLK( A - B -C1-D2)= CLK( A - B - C 2 - D 3 ) = CLK( A - B -C2-D4)3.6 DATA組的布線方法。

  

CLK布線拓?fù)鋱D

 

  圖5 CLK布線拓?fù)鋱D

  如圖6, 標(biāo)明了DATA組所選的布線拓?fù)鋱D。布線注意點(diǎn)如下:

 ?、?所有D A T A 信號從N A V I - C P U出發(fā)到每個(gè)D R A M 的長度都要相等( 即A - B - C段)。

 ?、诘乳L布線的誤差可以按同一Bit列及各組Bit間的誤差來控制,如表2。

  

DATA數(shù)據(jù)組的布線拓?fù)鋱D

 

  圖6 DATA數(shù)據(jù)組的布線拓?fù)鋱D

  表2

  

表2

 

  

上一頁123下一頁

本文導(dǎo)航

標(biāo)簽:音響(127)DDR(29)PCB設(shè)計(jì)(19)