電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
創(chuàng)作
電子發(fā)燒友網(wǎng)>電子資料下載>可編程邏輯>FPGA/ASIC>FPGA開發(fā)全攻略工程師創(chuàng)新設(shè)計(jì)寶典技巧篇電子書免費(fèi)下載

FPGA開發(fā)全攻略工程師創(chuàng)新設(shè)計(jì)寶典技巧篇電子書免費(fèi)下載

2021-01-25 | rar | 4.40 MB | 次下載 | 免費(fèi)

資料介紹

  對于需要在PCB 板上使用大規(guī)模FPGA 器件的設(shè)計(jì)人員來說,I/O 引腳分配是必須面對的眾多挑戰(zhàn)之一。由于眾多原因,許多設(shè)計(jì)人員發(fā)表為大型FPGA 器件和高級BGA 封裝確定I/O 引腳配置或布局方案越來越困難。

  但是組合運(yùn)用多種智能I/O 規(guī)劃工具,能夠使引腳分配過程變得更輕松。在PCB 上定義FPGA 器件的I/O 引腳布局是一項(xiàng)艱巨的設(shè)計(jì)挑戰(zhàn),即可能幫助設(shè)計(jì)快速完成,也有可能造成設(shè)計(jì)失敗。 在此過程中必須平衡FPGA 和 PCB 兩方面的要求,同時還要并行完成兩者的設(shè)計(jì)。 如果僅僅針對PCB 或FPGA 進(jìn)行引腳布局優(yōu)化,那么可能在另一方面引起設(shè)計(jì)問題。

  為了解引腳分配所引起的后果,需要以可視化形式顯示出PCB 布局和FPGA 物理器件引腳,以及內(nèi)部FPGA I/O 點(diǎn)和相關(guān)資源。 不幸的是,到今天為止還沒有單個工具或方法能夠同時滿足所有這些協(xié)同設(shè)計(jì)需求。

  然而,可以結(jié)合不同的技術(shù)和策略來優(yōu)化引腳規(guī)劃流程并積極采用Xilinx? PinAhead 技術(shù)等新協(xié)同設(shè)計(jì)工具來發(fā)展出一套有效的引腳分配和布局方法。 賽靈思公司在ISE? 軟件設(shè)計(jì)套件10.1 版中包含了PinAhead。

  賽靈思公司開發(fā)了一種規(guī)則驅(qū)動的方法。首先根據(jù)PCB 和FPGA 設(shè)計(jì)要求定義一套初始引腳布局,這樣利用與最終版本非常接近的引腳布局設(shè)計(jì)小組就可以盡可能早地開始各自的設(shè)計(jì)流程。 如果在設(shè)計(jì)流程的后期由于PCB 布線或內(nèi)部FPGA 性能問題而需要進(jìn)行調(diào)整,在采用這一方法晨這些問題通常也已經(jīng)局部化了,只需要在PCB 或FPGA 設(shè)計(jì)中進(jìn)行很小的設(shè)計(jì)修改。

  步驟1: 評估設(shè)計(jì)參數(shù)

  那么,從哪里開始呢? 首先應(yīng)當(dāng)盡早制定I/O 分配策略。 但沒有優(yōu)化工具或完整的網(wǎng)表,完成這一任務(wù)可能很困難。

  首先,讓我們先回答幾個問題來確定PCB 物理參數(shù)和限制:

  PCB 板有幾層、走線寬度以及過孔尺寸多大?

  PCB 參數(shù)對可使用的FPGA 封裝類型( 如BGA) 有限制嗎?

  PCB 上有沒有FPGA 必須使用的固定接口位置? 其它芯片、連接器或布局限制?

  哪些高速接口需要特別關(guān)注?

  能否將布局策略可視化,從而保證最短互連?

  你會發(fā)現(xiàn)畫一張PCB 布局圖很有幫助。PCB 布局圖上應(yīng)當(dāng)包括所有主要元器件以及關(guān)鍵接口和總線,從而可以幫助確定最佳的FPGA 引腳分配。 請注意將元器件畫在PCB 板的實(shí)際安裝面上。 標(biāo)注出需要特別關(guān)注的接口,如高速總線和差分對( 圖1)。

  下一步,檢查FPGA 器件的布局來了解芯片上的物理資源所在。 列出設(shè)計(jì)中使用的不同電壓和時鐘,開始隔離設(shè)計(jì)需要的接口。 然后確定設(shè)計(jì)是否使用特殊的I/O 接口資源,如千兆收發(fā)器(GT)、BUFR、IODELAY 以及數(shù)字時鐘管理器。這些資源可能需要將有關(guān)的I/O 引腳布署得盡量互相靠近。

  現(xiàn)在需要確定設(shè)計(jì)中使用的PowerPC?、DSP48 和RAM16 等FPGA 資源的位置。 將連接到I/O 組的任何相關(guān)I/O 盡量置于盡相關(guān)資源最近的地方。 然后看一下能否將某些I/O 信號組合到接口,這對于引腳分配很有幫助。 最后,確定FPGA 的配置模式。

下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評論

查看更多

下載排行

本周

  1. 1電子電路原理第七版PDF電子教材免費(fèi)下載
  2. 0.00 MB  |  1491次下載  |  免費(fèi)
  3. 2單片機(jī)典型實(shí)例介紹
  4. 18.19 MB  |  95次下載  |  1 積分
  5. 3S7-200PLC編程實(shí)例詳細(xì)資料
  6. 1.17 MB  |  27次下載  |  1 積分
  7. 4筆記本電腦主板的元件識別和講解說明
  8. 4.28 MB  |  18次下載  |  4 積分
  9. 5開關(guān)電源原理及各功能電路詳解
  10. 0.38 MB  |  11次下載  |  免費(fèi)
  11. 6100W短波放大電路圖
  12. 0.05 MB  |  4次下載  |  3 積分
  13. 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計(jì)
  14. 0.23 MB  |  4次下載  |  免費(fèi)
  15. 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
  16. 0.11 MB  |  4次下載  |  免費(fèi)

本月

  1. 1OrCAD10.5下載OrCAD10.5中文版軟件
  2. 0.00 MB  |  234313次下載  |  免費(fèi)
  3. 2PADS 9.0 2009最新版 -下載
  4. 0.00 MB  |  66304次下載  |  免費(fèi)
  5. 3protel99下載protel99軟件下載(中文版)
  6. 0.00 MB  |  51209次下載  |  免費(fèi)
  7. 4LabView 8.0 專業(yè)版下載 (3CD完整版)
  8. 0.00 MB  |  51043次下載  |  免費(fèi)
  9. 5555集成電路應(yīng)用800例(新編版)
  10. 0.00 MB  |  33562次下載  |  免費(fèi)
  11. 6接口電路圖大全
  12. 未知  |  30320次下載  |  免費(fèi)
  13. 7Multisim 10下載Multisim 10 中文版
  14. 0.00 MB  |  28588次下載  |  免費(fèi)
  15. 8開關(guān)電源設(shè)計(jì)實(shí)例指南
  16. 未知  |  21539次下載  |  免費(fèi)

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935053次下載  |  免費(fèi)
  3. 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
  4. 78.1 MB  |  537793次下載  |  免費(fèi)
  5. 3MATLAB 7.1 下載 (含軟件介紹)
  6. 未知  |  420026次下載  |  免費(fèi)
  7. 4OrCAD10.5下載OrCAD10.5中文版軟件
  8. 0.00 MB  |  234313次下載  |  免費(fèi)
  9. 5Altium DXP2002下載入口
  10. 未知  |  233046次下載  |  免費(fèi)
  11. 6電路仿真軟件multisim 10.0免費(fèi)下載
  12. 340992  |  191183次下載  |  免費(fèi)
  13. 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
  14. 158M  |  183277次下載  |  免費(fèi)
  15. 8proe5.0野火版下載(中文版免費(fèi)下載)
  16. 未知  |  138039次下載  |  免費(fèi)