電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
創(chuàng)作
電子發(fā)燒友網(wǎng)>電子資料下載>電子資料>Vivado 2021.1中的Kria KV260入門

Vivado 2021.1中的Kria KV260入門

2022-11-02 | zip | 0.70 MB | 次下載 | 2積分

資料介紹

描述

Kria KV260 Vision AI 入門套件是今年早些時(shí)候推出的 SoM(系統(tǒng)級模塊)開發(fā)板,我當(dāng)時(shí)在一篇項(xiàng)目文章中介紹了最初的內(nèi)容,展示了在不需要的情況下啟動(dòng)和運(yùn)行 AI 加速應(yīng)用程序設(shè)計(jì)是多么簡單復(fù)雜的FPGA設(shè)計(jì)知識。就像我在那個(gè)項(xiàng)目中所說的那樣,當(dāng)我得到一個(gè)新的 Xilinx FPGA 板時(shí),我通常會直接前往 Vivado,但我不需要為了讓 Kria KV260 最初啟動(dòng)并運(yùn)行。

但是,我立即對初始圖像中的硬件設(shè)計(jì)以及如何在 Vivado 中進(jìn)行設(shè)置以便將來能夠添加到它感到好奇。所以我更新到 Vivado 2021.1 并加入。

創(chuàng)建 Vivado 項(xiàng)目

首先從命令行獲取 Vivado 工具并啟動(dòng) Vivado GUI:

~$ source /tools/Xilinx/Vivado/2021.1/settings64.sh
~$ vivado
poYBAGNhRAuAenWzAAG3jKNaqOo305.png
?

選擇創(chuàng)建新項(xiàng)目的選項(xiàng)。為項(xiàng)目提供所需的名稱并指定所需的文件路徑。我不建議使用網(wǎng)絡(luò)驅(qū)動(dòng)器,因?yàn)?Vivado 無法很好地處理網(wǎng)絡(luò)驅(qū)動(dòng)器位置。

在下一頁上,保留 RTL Project 的默認(rèn)選擇和暫時(shí)不指定源文件的選項(xiàng)處于選中狀態(tài)。此外,如果您打算僅使用 Xilinx 預(yù)構(gòu)建的加速應(yīng)用程序,請不要選中使項(xiàng)目成為可擴(kuò)展 Vitis 平臺的選項(xiàng)(因此將其保留為 Xilinx 所稱的固定平臺)。

起初這對我來說是不直觀的,因?yàn)榭蓴U(kuò)展 Vitis 平臺的全部意義在于為內(nèi)核提供硬件掛鉤,以便內(nèi)核訪問它以在 Linux操作系統(tǒng)中進(jìn)行硬件加速。但是,這僅是當(dāng)內(nèi)核需要訪問的硬件經(jīng)過路由或位于 FPGA 的可編程邏輯中時(shí)。當(dāng)硬件通過 MIO 之類的東西直接連接到 Zynq/ZynqMP 處理系統(tǒng)時(shí),硬件平臺可以是一個(gè)簡單的固定平臺,因?yàn)閮?nèi)核已經(jīng)可以直接訪問外圍設(shè)備。

當(dāng)您第一次開始閱讀有關(guān)如何/為什么在 Vivado 中設(shè)置硬件平臺以供以后在 Vitis/PetaLinux 中使用時(shí),我覺得這不是最清楚的,所以我認(rèn)為在這里指出是很重要的。

?
?
?
pYYBAGNhRA2AXMwAAAAvWhQl9FI678.png
?
1 / 7
?

關(guān)于 Vivado 2021.1 的另一件值得注意的事情是,安裝板預(yù)設(shè)文件的原因發(fā)生了巨大變化。Vivado 2021.1 無需自己下載并手動(dòng)將它們放置在Vivado 安裝目錄中的board_files目錄中(這個(gè)文件夾實(shí)際上甚至不再存在),而是在其后端鏈接到 Xilinx 的 Github 存儲庫,您可以在其中選擇和下載電路板預(yù)設(shè)當(dāng)您選擇要針對項(xiàng)目的部件/板時(shí),直接從開始菜單 GUI 中獲取所需的文件。

塊設(shè)計(jì)

通過創(chuàng)建一個(gè)新的塊設(shè)計(jì)開始整體設(shè)計(jì),從 Flow Navigator 窗口中選擇Create Block Design并為其命名。

?
?
?
poYBAGNhRA-AG9mPAAAaWbJFr0Q188.png
?
1 / 2
?

將 Zynq MPSoC IP 模塊添加到模塊設(shè)計(jì)中,并運(yùn)行生成的模塊自動(dòng)化以將 KV260 板預(yù)設(shè)應(yīng)用到它。KV260 PetaLinux BSP 只需要 ZynqMP 處理系統(tǒng) IP 塊,因?yàn)榭雌饋?KV260 基板上的所有外設(shè)都通過 MIO/EMIO 引腳直接路由到 Zynq 處理系統(tǒng)。

?
?
?
poYBAGNhRBOAAljzAALEnKOTiUk850.png
?
1 / 3
?

運(yùn)行塊自動(dòng)化后,將pl_clk0連接到maxihpm0_fpd_aclk并將pl_clk1連接到maxihpm1_fpd_aclk

poYBAGNhRBWAK3NUAAE_2LEBhU8512.png
?

我發(fā)現(xiàn)電路板預(yù)設(shè)并不能完全涵蓋 KV260 基板的整個(gè)配置。KV260 板上的 SD 卡、DisplayPort、UART以太網(wǎng)USB 3.0 外設(shè)未通過運(yùn)行塊自動(dòng)化應(yīng)用板預(yù)設(shè)而配置到 ZynqMP 處理系統(tǒng) IP 中。它僅適用于 Kria K26 SoM 板配置,例如 DDR4、QSPI 和 eMMC。

因此,要啟用 KV260 基板外設(shè),請雙擊 ZynqMP 處理系統(tǒng) IP 塊將其打開并根據(jù)以下說明啟用 SD 卡、DisplayPort、UART、以太網(wǎng)和 USB 3.0:

?
?
?
poYBAGNhRBiAeIKDAACXvJX4eqM722.png
?
1 / 5
?

更新 ZynqMP 處理系統(tǒng) IP 后,驗(yàn)證設(shè)計(jì)以確保沒有嚴(yán)重錯(cuò)誤或警告。

pYYBAGNhRBqAFb8VAAEp8o7lI0Y859.png
?

HDL 包裝器

保存并關(guān)閉模塊設(shè)計(jì)并切換到 Sources 窗口中的 Hierarchy 選項(xiàng)卡。右鍵單擊模塊設(shè)計(jì)文件并選擇選項(xiàng)以創(chuàng)建 HDL 頂級包裝器以在 Vivado 項(xiàng)目中對其進(jìn)行實(shí)例化。

選擇該選項(xiàng)以允許 Vivado 管理 HDL 封裝器并自動(dòng)更新它。

?
?
?
pYYBAGNhRByAe1ZsAADn9Sqolqs441.png
?
1 / 3
?

約束

使用Flow Navigator中的Add Sources選項(xiàng)創(chuàng)建一個(gè)新的約束文件。

?
?
?
poYBAGNhRB6ABu6UAAAn-I0wo-M972.png
?
1 / 5
?

打開新創(chuàng)建的并添加項(xiàng)目約束。目前唯一的限制是比特流壓縮,因?yàn)闆]有任何東西通過 PL 路由,所以不需要引腳分配。但是當(dāng)添加自定義硬件時(shí),這種情況會發(fā)生變化。

將以下行添加到約束文件,然后保存并關(guān)閉它:

set_property BITSTREAM.GENERAL.COMPRESS TRUE [current_design]
pYYBAGNhRCGAcpROAACkZaWK-rY707.png
?

編譯設(shè)計(jì)

使用 Flow Navigator 窗口中的項(xiàng)目流程運(yùn)行綜合、實(shí)現(xiàn)并為項(xiàng)目生成比特流。

?
?
?
poYBAGNhRCWAEhnrAAQvyBVZOsE008.png
?
1 / 2 ?綜合設(shè)計(jì)
?

出口硬件

要在 Vitis 或 PetaLinux 中使用來自 Vivado 項(xiàng)目的硬件設(shè)計(jì),必須將其打包在 Xilinx 專有的.XSA 包中作為硬件平臺。

單擊文件 > 導(dǎo)出 > 導(dǎo)出硬件...,并確保選擇將比特流包含在導(dǎo)出的硬件平臺中的選項(xiàng)。

?
?
?
pYYBAGNhRCeAbY3mAAAund9c0cc988.png
?
1 / 4
?

對于導(dǎo)出位置,我個(gè)人喜歡將其設(shè)置為 Vivado 項(xiàng)目本身的頂級文件夾中的默認(rèn)值。

打包并導(dǎo)出硬件平臺后,下一步是創(chuàng)建軟件以通過 Vitis 或 PetaLinux 在其上運(yùn)行。Kria KV260 PetaLinux 項(xiàng)目是我將在我的下一個(gè)項(xiàng)目移植中介紹的內(nèi)容。如果您正在尋找如何將您自己的定制硬件添加到 Kria KV260 入門套件的基本設(shè)計(jì)的起點(diǎn),希望這個(gè)項(xiàng)目會有所幫助。


下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評論

查看更多

下載排行

本周

  1. 1山景DSP芯片AP8248A2數(shù)據(jù)手冊
  2. 1.06 MB  |  532次下載  |  免費(fèi)
  3. 2RK3399完整板原理圖(支持平板,盒子VR)
  4. 3.28 MB  |  339次下載  |  免費(fèi)
  5. 3TC358743XBG評估板參考手冊
  6. 1.36 MB  |  330次下載  |  免費(fèi)
  7. 4DFM軟件使用教程
  8. 0.84 MB  |  295次下載  |  免費(fèi)
  9. 5元宇宙深度解析—未來的未來-風(fēng)口還是泡沫
  10. 6.40 MB  |  227次下載  |  免費(fèi)
  11. 6迪文DGUS開發(fā)指南
  12. 31.67 MB  |  194次下載  |  免費(fèi)
  13. 7元宇宙底層硬件系列報(bào)告
  14. 13.42 MB  |  182次下載  |  免費(fèi)
  15. 8FP5207XR-G1中文應(yīng)用手冊
  16. 1.09 MB  |  178次下載  |  免費(fèi)

本月

  1. 1OrCAD10.5下載OrCAD10.5中文版軟件
  2. 0.00 MB  |  234315次下載  |  免費(fèi)
  3. 2555集成電路應(yīng)用800例(新編版)
  4. 0.00 MB  |  33566次下載  |  免費(fèi)
  5. 3接口電路圖大全
  6. 未知  |  30323次下載  |  免費(fèi)
  7. 4開關(guān)電源設(shè)計(jì)實(shí)例指南
  8. 未知  |  21549次下載  |  免費(fèi)
  9. 5電氣工程師手冊免費(fèi)下載(新編第二版pdf電子書)
  10. 0.00 MB  |  15349次下載  |  免費(fèi)
  11. 6數(shù)字電路基礎(chǔ)pdf(下載)
  12. 未知  |  13750次下載  |  免費(fèi)
  13. 7電子制作實(shí)例集錦 下載
  14. 未知  |  8113次下載  |  免費(fèi)
  15. 8《LED驅(qū)動(dòng)電路設(shè)計(jì)》 溫德爾著
  16. 0.00 MB  |  6656次下載  |  免費(fèi)

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935054次下載  |  免費(fèi)
  3. 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
  4. 78.1 MB  |  537798次下載  |  免費(fèi)
  5. 3MATLAB 7.1 下載 (含軟件介紹)
  6. 未知  |  420027次下載  |  免費(fèi)
  7. 4OrCAD10.5下載OrCAD10.5中文版軟件
  8. 0.00 MB  |  234315次下載  |  免費(fèi)
  9. 5Altium DXP2002下載入口
  10. 未知  |  233046次下載  |  免費(fèi)
  11. 6電路仿真軟件multisim 10.0免費(fèi)下載
  12. 340992  |  191187次下載  |  免費(fèi)
  13. 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
  14. 158M  |  183279次下載  |  免費(fèi)
  15. 8proe5.0野火版下載(中文版免費(fèi)下載)
  16. 未知  |  138040次下載  |  免費(fèi)