您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費(fèi)注冊(cè)]

您的位置:電子發(fā)燒友網(wǎng)>電子元器件>光耦>

MOS驅(qū)動(dòng)需求 - MOS管的應(yīng)用及導(dǎo)通特性和應(yīng)用驅(qū)動(dòng)電路的總結(jié)

2012年10月26日 14:24 未知 作者:潮光科技 用戶評(píng)論(0
關(guān)鍵字:MOS管(63306)
現(xiàn)在的MOS驅(qū)動(dòng),有幾個(gè)特別的需求,
1,低壓應(yīng)用
當(dāng)使用5V電源,這時(shí)候如果使用傳統(tǒng)的圖騰柱結(jié)構(gòu),由于三極管的be有0.7V左右的壓降,導(dǎo)致實(shí)際最終加在gate上的電壓只有4.3V。這時(shí)候,我們選用標(biāo)稱gate電壓4.5V的MOS管就存在一定的風(fēng)險(xiǎn)。
同樣的問題也發(fā)生在使用3V或者其他低壓電源的場(chǎng)合。

2,寬電壓應(yīng)用
輸入電壓并不是一個(gè)固定值,它會(huì)隨著時(shí)間或者其他因素而變動(dòng)。這個(gè)變動(dòng)導(dǎo)致PWM電路提供給MOS管的驅(qū)動(dòng)電壓是不穩(wěn)定的。
為了讓MOS管在高gate電壓下安全,很多MOS管內(nèi)置了穩(wěn)壓管強(qiáng)行限制gate電壓的幅值。在這種情況下,當(dāng)提供的驅(qū)動(dòng)電壓超過穩(wěn)壓管的電壓,就會(huì)引起較大的靜態(tài)功耗。
同時(shí),如果簡(jiǎn)單的用電阻分壓的原理降低gate電壓,就會(huì)出現(xiàn)輸入電壓比較高的時(shí)候,MOS管工作良好,而輸入電壓降低的時(shí)候gate電壓不足,引起導(dǎo)通不夠徹底,從而增加功耗。

3,雙電壓應(yīng)用
在一些控制電路中,邏輯部分使用典型的5V或者3.3V數(shù)字電壓,而功率部分使用12V甚至更高的電壓。兩個(gè)電壓采用共地方式連接。
這就提出一個(gè)要求,需要使用一個(gè)電路,讓低壓側(cè)能夠有效的控制高壓側(cè)的MOS管,同時(shí)高壓側(cè)的MOS管也同樣會(huì)面對(duì)1和2中提到的問題。

在這三種情況下,圖騰柱結(jié)構(gòu)無法滿足輸出要求,而很多現(xiàn)成的MOS驅(qū)動(dòng)IC,似乎也沒有包含gate電壓限制的結(jié)構(gòu)。

于是我設(shè)計(jì)了一個(gè)相對(duì)通用的電路來滿足這三種需求。

電路圖如下:


圖1 用于NMOS的驅(qū)動(dòng)電路


圖2 用于PMOS的驅(qū)動(dòng)電路

非常好我支持^.^

(24) 96%

不好我反對(duì)

(1) 4%

( 發(fā)表人:愛電路 )

      發(fā)表評(píng)論

      用戶評(píng)論
      評(píng)價(jià):好評(píng)中評(píng)差評(píng)

      發(fā)表評(píng)論,獲取積分! 請(qǐng)遵守相關(guān)規(guī)定!

      ?