電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>模擬技術>可用邏輯電平選擇極盡性的正、負峰值保持電路

可用邏輯電平選擇極盡性的正、負峰值保持電路

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦

單脈沖電壓正向峰值保持電路

單脈沖電壓正向峰值保持電路 電路的功能 這是一種保持模擬信號電
2010-05-05 12:02:123617

邏輯電平之特殊互連(總線保持、串聯(lián)阻尼電阻、熱插拔)

本篇主要介紹邏輯互連中的一些具有特殊功能的互連。這些特殊功能包括總線保持、串聯(lián)阻尼電阻、熱插拔等。 1、總線保持(Bus Hold) 假設初始狀態(tài)為輸入端和輸出端均為高電平,反饋電路沒有電流
2020-12-20 12:02:065933

二進制與邏輯電平的變化范圍

二進制中的兩個數(shù)字0和1稱為位(bit, 是二進制數(shù)字binary digit的縮寫)。在數(shù)字電路中,使用兩個不同的電平表示這兩個位。一般情況下,1 用高電平表示,0用低電平表示,這種邏輯體制稱為正邏輯
2024-02-04 16:54:09462

雙向邏輯電平轉換器電路圖分享

雙向邏輯電平轉換器是一種電子器件,用于在不同電壓邏輯電平之間進行轉換。它可以將一個邏輯電平轉換為另一個邏輯電平,從而確保在不同電壓環(huán)境下的設備之間能夠正常通信和協(xié)作。
2024-02-19 16:54:00465

100MHz峰值檢測保持電路

各位大俠,現(xiàn)在需要檢測保持一個幾十ns的脈沖峰值,峰值大概在10mV左右(如果太小可以增大到幾百mV),如下圖所示。目前看了使用比較器的高速峰值保持電路,請問使用該電路能達到10ns的峰值檢測保持嗎?器件該怎么選擇?或者有沒有使用峰值檢波IC或者其他的方案可以選擇?希望各位指教。
2016-11-01 19:47:06

峰值保持電路保持電壓不正確的問題

小弟最近正在搞一個高速窄脈沖峰值保持電路,信號的上升沿>2ns,峰值在1V到2V之間,根據(jù)資料搭出了一個電路,但是峰值保持的電壓不對,不知道問題出在哪里。現(xiàn)在問題是上升沿為5ns時,峰值1V
2015-12-15 20:32:20

峰值保持電路設計

想要保持探測器輸入的窄脈沖信號的峰值,輸入脈沖寬度大概10ns,重頻幾十Hz,要實現(xiàn)峰值保持時間為幾毫秒,該使用哪種峰值保持電路設計,電壓型峰值保持電路能達到要求嗎?
2016-07-28 16:48:45

峰值保持LED電平電路圖疑問

在網(wǎng)上找到了一個峰值保持LED電平表的圖紙,但用萬能板做了個就是沒能正常工作,如下圖,希望哪個高手能指點下圖紙有沒有錯誤
2018-02-25 17:26:58

峰值檢波AGC電路

峰值檢波AGC電路
2009-09-11 00:48:43

邏輯電平介紹

,下面以邏輯器件的功能、工藝特點和邏輯電平等方法來進行簡單描述。 :TTL和CMOS器件的功能分類按功能進行劃分,邏輯器件可以大概分為以下幾類: 門電路和反相器、選擇器、譯碼器、計數(shù)器、寄存器、觸發(fā)器、鎖
2009-04-12 12:03:33

邏輯電平設計規(guī)范(一)

必須要求輸入高電平> Vih,輸入低電平<Vil,而如果輸入電平在閾值上下,也就是Vil~Vih這個區(qū)域,電路的輸出會處于不穩(wěn)定狀態(tài)。對于一般的邏輯電平,以上參數(shù)的關系如下
2008-06-24 09:38:52

邏輯電平轉換說明

邏輯電平轉換說明自從TTL和5V的COMS成為邏輯電路的主導標準以來,電子設計已發(fā)生了相當大的改變?,F(xiàn)代電子系統(tǒng)日益增加的復雜性導致了低電壓邏輯的產(chǎn)生,但同時又引起在一個系統(tǒng)內(nèi)部輸入輸出邏輯電平
2009-10-24 13:43:45

LCD液晶屏顯的區(qū)別

`LCD單色液晶屏通常有顯、顯2種顯示類型,我們下面以段碼屏為例,為大家介紹下這2種顯示類型的區(qū)別:1、顯所謂顯就是顯示內(nèi)容的顏色要深于背景顏色,如黃綠底黑字(黃綠屏)灰白底黑字(FSTN
2019-03-02 14:19:34

PIN如果選擇,IOC是否總是設置為兩者

PIN模塊:如果選擇,IOC總是設置為兩者。注意:如果使用PLL,系統(tǒng)時鐘給出大于推薦值(20MHz)的警告。
2020-05-04 18:19:59

PKD01峰值保持不住

最近做峰值保持電路,用了一個峰值保持芯片PKD01發(fā)現(xiàn)峰值保不住,輸出到Vmax后會慢慢下降,我并沒有發(fā)復位信號。
2014-09-04 08:44:10

為什么選擇二極管鉗位電路?二極管鉗位電路有哪些類型?

在屏幕上的位置移動問題。在電視系統(tǒng)中,采用鉗位電路將全電視信號的同步脈沖頂部保持在固定電壓,以克服直流分量損耗或干擾引起的電平波動,從而實現(xiàn)同步信號的分離。一個簡單的鉗位電路由電容器、二極管、電阻器等組成
2023-02-07 16:02:32

關于震蕩電路選擇電容問題

最近看了不少關了這種電路的圖,其中好幾個都選擇的是有極電解電容但我很奇怪的是,如果選擇有極電容時候,就比如右半邊來說,到底選擇左正右?還是左呢?因為剛開始時候電流走向是1的線路,也說是需要左
2020-01-23 18:50:38

如何從脈沖獲得脈沖

本帖最后由 gk320830 于 2015-3-9 15:55 編輯 本例中的電路可將脈沖轉換為脈沖。盡管這個任務看似簡單,但脈沖的幅度為-5V~-2V。按照不同應用要求,脈沖也需要
2011-10-14 17:19:21

如何將開關的開/斷狀態(tài)轉變成Arduino能夠讀取的高/低電平

如何將開關的開/斷狀態(tài)轉變成Arduino能夠讀取的高/低電平。解決的辦法是通過上 /下拉電阻,按照電路的不同通常又可以分為邏輯(Positive Logic)和邏輯(Inverted Logic)兩種...
2022-01-17 08:35:42

數(shù)字信號電平轉換

性,系統(tǒng)電源為負極性。兩個電路都利用NPN晶體管將比較器的輸出電平偏移VBE (R5 + R4)/R5 ≈ 4.5V (對于單相輸出,可以選擇單輸出比較器)。圖3. 該電路脈沖輸出轉換成脈沖輸出
2020-11-23 09:36:51

數(shù)字信號電平轉換

負極性。兩個電路都利用NPN晶體管將比較器的輸出電平偏移VBE (R5 + R4)/R5 ≈ 4.5V (對于單相輸出,可以選擇單輸出比較器)。圖3. 該電路脈沖輸出轉換成脈沖輸出,能夠配合負電
2022-05-02 11:03:47

數(shù)字信號電平轉換,你知道嗎?

性,系統(tǒng)電源為負極性。兩個電路都利用NPN晶體管將比較器的輸出電平偏移VBE (R5 + R4)/R5 ≈ 4.5V (對于單相輸出,可以選擇單輸出比較器)。圖3. 該電路脈沖輸出轉換成脈沖輸出
2022-07-05 10:37:16

有人做過2ms低電平觸發(fā),之后低電平保持80ms的電路嗎?

有人做過2ms低電平觸發(fā),之后低電平保持80ms的電路嗎?
2020-04-15 11:27:52

有負電勢的反相電平轉換電路

180°反相,但這個反相并不影響器件的功能。  這是一款簡單而快速的電平轉換電路,可以將輸入時鐘調(diào)節(jié)為適應、負電壓電平。  電平轉換電路包括快速切換的晶體管Q1和Q2.用戶選擇電平轉換為高和轉換為低
2018-11-29 17:01:56

模擬峰值保持電路放電問題

如圖,在multsim上仿真峰值保持電路,用模擬開關控制放電。仿真出來在模擬開關放電結束的時刻,C4上出現(xiàn)負電平,不知道是什么引起的。由于C點出現(xiàn)負電平,反饋到運放1的反向端后會使得B點輸出高電平,繼而使二極管D1導通,C4又被充電了。搜了很多相關帖子都沒看到有人講過這里的問題。
2019-11-25 19:44:09

求一個100M的峰值保持電路

我找了一些電路圖,仿真結果都不理想。大神們,有做過的嗎100M及以下的頻率都可以進行峰值保持。
2021-05-25 17:47:46

求助大神幫忙設計一個小電路峰值保持

因為需要,想做一個峰值保持電路。輸入為一個寬度20ns,幅值0~5V的激光脈沖,一秒鐘接收50個左右。先需要將脈沖寬度拉寬來進行采集。原理圖和效果圖如下。希望大神指點。
2015-09-25 09:41:09

求助,對于有的正弦脈沖信號應選擇怎樣的ADC進行采樣?

需要選擇一款帶寬在2MHz以上、采樣率在20MSPS、位數(shù)最好是16位的高速ADC,對于有的正弦脈沖信號應選擇怎樣的ADC進行采樣?
2023-12-21 07:40:09

求推薦峰值電壓采集保持器來采集一系列脈沖的峰值

你好,我需要一個峰值電壓采集保持器,來采集一系列脈沖的峰值,脈沖的電平為0-3.3v,求推薦。順便,還需要一個施密特特性的器件,把脈沖信號整形成一個方波,電平大于1v就判別為高,謝謝!
2018-08-24 11:28:34

求推薦5伏轉5伏電源芯片

現(xiàn)在用到一些模擬芯片,像運放,AD等都需要正負電源供電,需要由正負5伏電源,這個5伏電源一直困擾著我,始終沒有解決,對這款電源芯片的要求是:輸入5伏,輸出5伏,輸出電流200mA以上,芯片體積
2019-07-05 04:36:05

電壓比較器的應用--邏輯與/或和異或電路

輸入端將被鉗位在0.7V,若另一個輸入為高電平,就會產(chǎn)生高電平輸出。如果A和B均為高電平,那么同相輸入端的電壓將保持為略低于VDD,而反相輸入端被拉至VDD——導致輸出低電平。(注:對于任何邏輯電路,選定的電阻值應足夠大以使所有電流處于1~10mA范圍內(nèi),這樣比較器的輸出驅(qū)動電路才能容易地驅(qū)動邏輯)。
2011-12-23 11:49:06

簡單而快速的電平轉換電路

這是一款簡單而快速的電平轉換電路,可以將輸入時鐘調(diào)節(jié)為適應、負電壓電平。upg4hw電平轉換電路包括快速切換的晶體管Q1和Q2。用戶選擇電平轉換為高和轉換為低,這是直流偏置電壓,連接到晶體管的射極
2013-09-30 17:02:18

請問邏輯電平開關電路有什么作用?

邏輯電平開關電路
2019-11-07 03:51:49

請問對于有的正弦脈沖信號應選擇怎樣的ADC進行采樣?

需要選擇一款帶寬在2MHz以上、采樣率在20MSPS、位數(shù)最好是16位的高速ADC,對于有的正弦脈沖信號應選擇怎樣的ADC進行采樣?附件print_26.bmp2.3 MB
2018-10-26 09:33:24

請問有邏輯電平變換器電路圖嗎?

邏輯電平變換器電路
2019-10-10 09:11:31

轉:電路基礎

大、可靠性差;集成電路指把分立元件電路做到一個很小的硅片的電路,成本低、體積小、重量輕、功耗低、可靠性高。 8、 邏輯邏輯:   脈沖信號的高低可用“1”表示,也可用“0”表示,如果高電平用“1
2011-07-23 13:52:11

轉:采樣保持電路

一、基本原理在輸入邏輯電平控制下出于“采樣”或“保持”兩種工作狀態(tài)?!安蓸印睜顟B(tài)下電路的輸出跟蹤輸入模擬信號,在“保持”狀態(tài)下電路的輸出保持前次采樣結束時刻的瞬時輸入模擬信號,直至進入下一次采樣狀態(tài)
2011-07-28 10:21:06

妙用邏輯電平測試筆電路及制作

妙用邏輯電平測試筆電路及制作
2009-04-14 10:24:017

幾種常用高速邏輯電平電路的特點及應用

幾種常用邏輯電平電路的特點及應用 幾種常用邏輯電平電路的特點及應用 標簽/分類: 在通用的電子器件設備中,TTL和CMOS電路的應用非常廣泛。但
2007-08-21 15:34:591152

電壓脈沖峰值保持電路

電壓脈沖峰值保持電路
2008-10-20 08:28:213636

邏輯電平控制25W電燈電路

邏輯電平控制25W電燈電路
2009-01-21 01:32:572504

邏輯電平開關電路

邏輯電平開關電路如圖所示實驗臺右下方設有8個開關K7~K0,開關撥到“1”位置時開關斷開,輸出高電平。向下打到“0”位置時開關接通,輸出低電平。電路
2009-03-25 09:29:176040

負-正電源邏輯電平轉換器電路

負-正電源邏輯電平轉換器電路
2009-04-02 09:19:431391

峰值電平指示器電路

峰值電平指示器電路
2009-04-02 09:36:221823

二值數(shù)字邏輯邏輯電平

二值數(shù)字邏輯邏輯電平   二進制數(shù)正好是利用二值數(shù)字邏輯中的0和1來表示的。二值數(shù)字邏輯是Binary Digital Logic的譯稱?! ∨c模擬信
2009-04-06 23:37:103518

正負邏輯問題

正負邏輯問題 1.正負邏輯的規(guī)定   在邏輯電路中,輸入和輸出一般都用電平來表示。若用H和L分別表示高、低電平,則門電路的功能可用下表所示的電平表來
2009-04-07 00:18:314427

峰值的檢測與保持電路

峰值的檢測與保持電路
2009-04-09 09:25:223289

邏輯電平測量器電路

邏輯電平測量器電路
2009-04-09 22:07:43713

邏輯電平測量器電路

邏輯電平測量器電路
2009-04-09 22:09:17500

簡單的邏輯電平變換電路

簡單的邏輯電平變換電路
2009-04-10 10:08:28593

低漂移峰值保持電路

低漂移峰值保持電路
2009-04-11 10:45:271016

數(shù)字式峰值取樣保持電路

數(shù)字式峰值取樣保持電路
2009-04-11 10:51:13908

音響邏輯電平探頭電路

音響邏輯電平探頭電路
2009-05-19 13:46:38509

檢測高、低電平邏輯探頭電路

檢測高、低電平邏輯探頭電路
2009-05-19 14:03:531612

脈沖峰值保持電路

脈沖峰值保持電路
2009-06-20 11:15:381181

邏輯電平變換器電路

邏輯電平變換器電路
2009-07-03 13:08:04606

峰值保持電路

峰值保持電路
2009-07-15 16:45:36745

峰值保持2電路

峰值保持2電路
2009-07-17 11:37:46452

峰值保持電路

峰值保持電路
2009-07-17 11:38:081533

高速峰值保持電路

高速峰值保持電路
2009-07-17 11:38:31798

峰值保持電路

峰值保持電路
2009-07-17 11:43:30951

窄脈沖高速峰值保持電路

窄脈沖高速峰值保持電路 電路的功能 “6-6”介紹的峰值保持電路,
2010-05-05 13:55:241601

微分系數(shù)為零的峰值時間檢測電路

微分系數(shù)為零的峰值時間檢測電路 電路的功能 用峰值保持電路可以
2010-05-05 15:12:531032

3路模擬輸入“或”峰值選擇電路

3路模擬輸入“或”峰值選擇電路 電路的功能 本電路是一種輸入單極
2010-05-05 15:30:23811

比較式峰值檢測原理圖

峰值采樣電路通常由采樣/保持器和比較器組成。如網(wǎng)2所示。LF398是采樣/保持器,CMP是比較器,CAP是保持電容。當Vi>Vo時,V1為高電平,并控制LF398采樣;當經(jīng)過峰值后,Vi<Vo,
2010-08-19 11:10:427171

簡易邏輯電平測試器電路

圖中所示是簡單而又實用的邏輯電平測試器線路.它采用雙色發(fā)光二極管作邏輯電平顯示.
2010-11-22 15:29:462402

高速脈沖峰值保持電路的設計

為滿足能譜分析中多道脈沖幅度分析器A/D轉換的要求,設計了一種高速脈沖峰值保持電路。以高速電壓比較器LM311、采樣/保持芯片LF398作為主要器件,具有幅度判別、波形采樣、峰值
2012-06-28 17:16:15639

邏輯電平設計

邏輯電平設計,個人收集整理了很久的資料,大家根據(jù)自己情況,有選擇性的下載吧~
2015-10-28 09:25:2441

一種實用的峰值保持電路

介紹了一種以采樣/ 保持器L F398 芯片為主要器件的峰值保持電路。該電路具有結構簡單、調(diào)試方便、性能優(yōu)良等優(yōu)點可廣泛應用于各種脈沖分析系統(tǒng)。
2016-03-16 14:48:35131

邏輯電平設計規(guī)范

邏輯電平設計規(guī)范
2017-01-22 20:29:2133

lf398峰值采樣保持電路

摘要 :本文介紹了一種以采樣/ 保持器 L F398 芯片為主要器件的峰值保持電路。該電路具有結構簡單、調(diào)試方便、性能優(yōu)良等優(yōu)點 ,可廣泛應用于各種脈沖分析系統(tǒng)。
2017-11-04 10:07:3524454

常用邏輯電平及光模塊接口耦合電路的全解析

問題而寫。文章先介紹常用的幾種邏輯電平,然后給出其與光模塊的接口電路。 TTL 電路電平就叫 TTL 電平,CMOS 電路電平就叫 CMOS 電平。 TTL 集成電路的全名是晶體管-晶體管邏輯集成電路(Transistor-Transistor Logic),標準 TTL 輸入高電平最小 2V,輸出高電平
2017-11-06 16:50:08100

能滿足多道脈沖幅度分析器A/D轉換要求的高速脈沖峰值保持電路設計

峰值保持電路具有保持和采樣2個狀態(tài)。處于采樣狀態(tài)時,電路的輸出始終跟隨輸入信號;處于保持狀態(tài)時,電路的輸出保持著前一次采樣結束前瞬間的輸入模擬量。在高速脈沖峰值采集過程中,為保證A/D轉換精度
2018-07-10 08:23:002326

三態(tài)門邏輯電路圖大全(三款三態(tài)門邏輯電路圖)

三態(tài)指其輸出既可以是一般二值邏輯電路,即正常的高電平邏輯1)或低電平邏輯0),又可以保持特有的高阻抗狀態(tài)。本文開始介紹了三態(tài)門的定義,其次介紹了三態(tài)門的邏輯符號,最后介紹了三款三態(tài)門邏輯電路。
2018-03-01 14:03:1073763

由SMP04與運放構成的具有保持控制的正、負峰值檢波電路

關鍵詞:SMP04 , 檢波電路 如圖所示為由SMP04與運放構成的具有保持控制的正、負峰值檢波電路。放大器A用于正峰值檢波,放大器B用于負峰值檢波。假定SMP04內(nèi)部采樣保持開關閉合,當正輸入電壓
2019-01-28 18:38:011136

峰值電壓采樣保持電路

峰值電壓采樣保持電路峰值電壓采樣保持電路如圖12-50所示。峰值電壓采樣保持電路南一片采樣保持器芯片LF398和一塊電壓比較器LM311構成。LF398的輸出電壓和輸入電壓通過LM3J1進行比較t當U.》Uo時.
2020-01-21 17:21:0014502

邏輯電平0與1的世界

邏輯電平0和1的世界
2020-02-05 11:46:084650

邏輯電平探測器電路

邏輯信號電平測試器電路由五部分組成:輸入電路邏輯狀態(tài)判斷電路、音響電路、發(fā)音電路和電源。
2020-03-09 15:25:565353

可靠的邏輯電平I/O電路

可靠的邏輯電平I/O電路(輸入) 微控制器I/O端口線能承受的最大電壓不超過5V(不同微控制器有所區(qū)別),否則有可能燒壞I/O端口。本電路中,即使使用較大的電源電壓,分壓網(wǎng)絡也會送一個安全的(5V
2021-08-16 14:52:336469

常見的單端邏輯電平電路符號綜述

常見的單端邏輯電平電路符號綜述
2021-09-10 15:30:021

單端邏輯電平之互聯(lián)綜述

單端邏輯電平之互聯(lián)綜述
2021-09-10 15:37:262

無MCU實現(xiàn)按鍵電平保持電路

如果現(xiàn)在給大家出一個題目,要求用最低成本,穩(wěn)定可靠的實現(xiàn)一個按鍵開關電路,也就是按一下按鍵,IO口輸出1,再按一下,IO口輸出0,并且電平保持狀態(tài)。看到這里,大家估計要笑我了,這不是很簡單
2021-12-08 13:36:071

邏輯電平--差分信號(PECL、LVDS、CML)電平匹配

由于各種邏輯電平的輸入、輸出電平標準不一致,所需的輸入電流、輸出驅(qū)動電流也不同,為了使不同邏輯電平能夠安全、可靠地連接,邏輯電平匹配將是電路設計中必須考慮的問題。
2022-11-10 10:01:548501

【硬聲推薦】邏輯電平視頻合集

為了精簡電路 電器中會用到邏輯電平代替復雜的接線 他們都是如何設計的呢? CMOS器件與TTL器件? ? CMOS電平與TTL電平 ? 如何利用MOS管實現(xiàn)雙向電平轉換 ? 什么是LVDS電平
2022-12-14 11:36:07437

邏輯電平轉換

自TTL和5V CMOS成為邏輯電路的主要標準以來,電子設計發(fā)生了很大變化?,F(xiàn)代電子系統(tǒng)的日益復雜導致邏輯電壓降低,這反過來又可能導致系統(tǒng)內(nèi)邏輯系列的輸入和輸出電平不兼容。例如,工作在1.8V的數(shù)字
2023-03-02 13:55:391164

電平設計基礎:差分邏輯電平匹配

差分邏輯電平之間的匹配,主要應用于時鐘和高速信號。
2023-06-25 14:56:131499

經(jīng)典電路分析:峰值保持電路

峰值保持電路是用于捕捉變化的輸入信號的峰值,是利用記錄儀記錄峰值的關鍵電路,其有各種電路結構,分析也相對簡單。
2023-10-13 15:08:253130

你知道哪些常用邏輯電平?TTL與COMS電平可以直接互連嗎?

Metal-Oxide-Semiconductor)。 TTL是一種基于晶體管的數(shù)字邏輯電平標準,使用5V電源供電,邏輯電平(1)通常在2.4V以上,邏輯電平(0)在0.4V以下。TTL邏輯電平的優(yōu)點是速度快、噪聲容忍度高,常見于早期的數(shù)字電路。然而,由于功耗較大,現(xiàn)在更常用的是
2023-11-17 14:16:06650

什么是邏輯電平?如何實現(xiàn)電平轉換?(原理講解+電路圖)

邏輯電平是數(shù)字電子系統(tǒng)中的關鍵概念之一。它決定了信號被認定為高電平還是低電平,并進一步影響著數(shù)字電路的正確操作。邏輯電平是用來表示數(shù)字信號狀態(tài)的電壓水平。在數(shù)字電子系統(tǒng)中,常用的邏輯電平有高電平
2023-11-24 08:20:201681

已全部加載完成