電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>移動通信>基于SQ82201的高性能時鐘發(fā)生器解決方案

基于SQ82201的高性能時鐘發(fā)生器解決方案

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

TI推出超低抖動時鐘發(fā)生器,可提升電信基礎(chǔ)設(shè)施設(shè)備的可靠性

日前,德州儀器(TI)宣布推出全新系列的時鐘發(fā)生器,此次推出的產(chǎn)品可提供100飛秒(fs)的超低抖動以及靈活獨特的引腳控制選項。與傳統(tǒng)的參考時鐘解決方案相比,此次推出的新型時鐘發(fā)生器所具備的抖動性能可讓系統(tǒng)設(shè)計人員優(yōu)化系統(tǒng)定時容限和誤碼率(BER),以減少數(shù)據(jù)傳輸錯誤。
2015-10-12 13:54:031258

IDT推出其低功率可編程時鐘發(fā)生器

業(yè)界領(lǐng)先的全新 1.8V 版 VersaClock? 3S 可編程時鐘發(fā)生器,為消耗品和計算系統(tǒng)創(chuàng)造具有競爭力的性能、能耗和靈活性。
2017-09-28 10:15:468178

時鐘發(fā)生器性能對數(shù)據(jù)轉(zhuǎn)換的影響

轉(zhuǎn)換應(yīng)用的需求,搭配ADI高速ADC器件使用可獲得良好的性能。這些時鐘發(fā)生器以及ADI的時鐘分配產(chǎn)品和ADC可以組合起來,打造超高性能的時序解決方案。這些產(chǎn)品可以通過公司網(wǎng)站訂購,數(shù)據(jù)手冊也可通過 www.analog.com/cn 獲取。
2018-10-18 11:29:03

時鐘發(fā)生器AD9577資料分享

概述:AD9577是一款既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對網(wǎng)絡(luò)時鐘應(yīng)用而優(yōu)化。PLL設(shè)計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)最高的網(wǎng)
2021-04-06 06:49:57

時鐘發(fā)生器的相位噪聲和抖動性能為什么會影響到數(shù)據(jù)轉(zhuǎn)換?

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換,在向數(shù)據(jù)轉(zhuǎn)換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換動態(tài)范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42

AD9520-3BCPZ時鐘發(fā)生器

輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。 產(chǎn)品名稱:時鐘發(fā)生器 AD9520-3BCPZ特征低相位噪聲、鎖相環(huán)(PLL)片內(nèi)VCO的調(diào)諧頻率范圍為
2019-07-09 11:50:41

AD9571ACPZPEC時鐘發(fā)生器銷售

(LVDS工作模式) AD9571ACPZPEC產(chǎn)品詳情AD9571具有多路輸出時鐘發(fā)生器功能,內(nèi)置專用PLL內(nèi)核,針對以太網(wǎng)線路卡應(yīng)用進行了優(yōu)化。整數(shù)N PLL設(shè)計基于ADI公司成熟的高性能、低抖動
2019-07-09 10:19:09

AK8140??A可編程多時鐘發(fā)生器評估板簡介

AKD8140A Ver.2,AK8140??A可編程多時鐘發(fā)生器評估板。評估抖動性能和功能很容易
2020-07-27 15:01:46

CY2254 PLL時鐘發(fā)生器的內(nèi)部結(jié)構(gòu)

本應(yīng)用指南討論了CY2254 PLL時鐘發(fā)生器的內(nèi)部結(jié)構(gòu),并提出一些使用建議。
2014-09-23 10:00:14

低抖動高精度時鐘發(fā)生器MAX3625B相關(guān)資料分享

概述:MAX3625B是MAXIM公司生產(chǎn)的一款提供三路輸出的低抖動,高精度時鐘發(fā)生器。該MAX3625B是為網(wǎng)絡(luò)應(yīng)用而優(yōu)化的低抖動,高精度時鐘發(fā)生器。該器件集成一個晶體振蕩和鎖相環(huán)(PLL)時鐘
2021-05-18 07:39:05

供應(yīng) 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

供應(yīng) 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索一下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-08-18 09:08:58

分享一款不錯的高性能音頻解決方案

分享一款不錯的高性能音頻解決方案
2021-06-08 06:18:44

分享一種高性能的FM內(nèi)置天線解決方案

分享一種高性能的FM內(nèi)置天線解決方案
2021-05-26 06:18:53

基于lmk03806的高性能可編程時鐘發(fā)生器的設(shè)計與fpga實現(xiàn) 畢...

我要做畢業(yè)設(shè)計 叫 基于lmk03806的高性能可編程時鐘發(fā)生器的設(shè)計與fpga實現(xiàn),需要有protel 99se畫 lmk03806的原理圖和fpga的配置電路,用vhdl編程仿真,用fpga來配置lmk03806,求高手求助{:1:}
2013-05-03 23:06:27

如何在ML507板上使用時鐘發(fā)生器芯片IDT5V9885?

在我們的設(shè)計中,其中一個模塊從外部可配置時鐘發(fā)生器芯片接收其時鐘信號。現(xiàn)在在我們的ML507上使用這個時鐘發(fā)生器芯片IDT5V9885就在那里任何跳線設(shè)置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30

如何實現(xiàn)高性能的射頻測試解決方案

如何實現(xiàn)高性能的射頻測試解決方案NI軟硬件的關(guān)鍵作用是什么
2021-05-06 07:24:55

斯坦福 CG635 供應(yīng) CG635 時鐘發(fā)生器

斯坦福 CG635 供應(yīng) CG635 時鐘發(fā)生器 歐陽R:*** QQ:1226365851回收工廠或個人、庫存閑置、二手儀器及附件。長期 專業(yè)銷售、維修、回收 高頻 二手儀器。溫馨提示:如果您
2019-06-16 12:07:43

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索一下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-12-03 08:39:05

用于評估AD9525 3.6 GHz時鐘發(fā)生器的評估板AD9525/PCBZ

AD9525 / PCBZ,用于AD9525時鐘發(fā)生器的評估板。 AD9525旨在支持長期演進(LTE)和多載波GSM基站設(shè)計的轉(zhuǎn)換時鐘要求。 AD9525提供低功耗,多輸出,時鐘分配功能和低抖動
2019-02-25 08:38:34

用于評估AD9576時鐘倍頻異步時鐘發(fā)生器的評估板AD9576/PCBZ

AD9576 / PCBZ,AD9576評估板提供多輸出時鐘發(fā)生器功能,包括兩個專用鎖相環(huán)(PLL)內(nèi)核,具有靈活的頻率轉(zhuǎn)換功能,經(jīng)過優(yōu)化,可作為整個系統(tǒng)的強大異步時鐘源,提供擴展功能通過監(jiān)控和冗余
2019-02-25 09:40:01

符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發(fā)生器

SI52147-EVB,用于PoE無線接入點的時鐘發(fā)生器評估板。 Si52147是一款符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發(fā)生器
2020-08-27 14:27:11

超低抖動時鐘發(fā)生器與串行鏈路系統(tǒng)性能的優(yōu)化

的范圍在100fs至300fs之間。這個12kHz-20MHz的標準相位噪聲集成范圍包括鎖相環(huán) (PLL) 頻帶內(nèi)和頻帶外 (VCO) 噪聲的影響。基準時鐘發(fā)生器的相位噪聲性能需要在PLL環(huán)路帶寬內(nèi)
2018-09-05 16:07:30

適用于時鐘發(fā)生器的低噪聲電源解決方案包括BOM和原理圖

描述TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發(fā)生器輸出電流高達 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40

低抖動時鐘發(fā)生器

AC1571時鐘發(fā)生器一款基于PLL的、適用于5G基站應(yīng)用的時鐘發(fā)生器。采用數(shù)字鎖相環(huán)技術(shù),以實現(xiàn)最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術(shù),管腳兼容843N571,可以
2022-08-11 16:26:33

開源硬件-TIDA-00597-適用于時鐘發(fā)生器的低噪聲電源解決方案 PCB layout 設(shè)計

TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。
2009-05-07 15:12:410

基于FPGA 的新的DDS+PLL時鐘發(fā)生器

針對直接數(shù)字頻率合成(DDS)和集成鎖相環(huán)(PLL)技術(shù)的特性,提出了一種新的DDS 激勵PLL 系統(tǒng)頻率合成時鐘發(fā)生器方案。且DDS 避免正弦查找表,即避免使用ROM,采用濾波的方法
2009-12-14 10:22:0036

低抖動時鐘發(fā)生器時鐘芯片

AC1571 是用于 5G 基站應(yīng)用的基于 PLL的時鐘發(fā)生器,該芯片采用全數(shù)字鎖相環(huán)技術(shù),以實現(xiàn)最佳的高頻低相噪性能,并具有低功耗和高PSRR能力。典型應(yīng)用場景:· 無線基站· 
2023-12-12 14:25:17

時鐘發(fā)生器芯片

時鐘發(fā)生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2023-12-29 09:29:50

國產(chǎn)時鐘發(fā)生器

時鐘發(fā)生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2024-02-04 11:41:14

MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘

MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘源 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25922

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器 高性能模擬與混合信號領(lǐng)導(dǎo)廠商Silicon Laboratories日前發(fā)表全新的時鐘發(fā)生器和緩沖器系列,可為業(yè)
2008-11-10 09:39:441763

精密時鐘發(fā)生器電路圖

精密時鐘發(fā)生器電路圖
2009-03-25 09:35:221054

振蕩器時鐘發(fā)生器電路圖

振蕩器時鐘發(fā)生器電路圖
2009-04-13 08:54:22720

高精度時鐘發(fā)生器MAX945x的元件選擇和性能測試

摘要:MAX9450/MAX9451/MAX9452是集成了VCXO,具有相同PLL內(nèi)核和三種不同輸出(LVPECL, HSTL,LVDS)的高精度時鐘發(fā)生器。MAX945x時鐘發(fā)生器具有四個主要的特點:集成VCXO,工作頻率范圍寬,PLL
2009-04-22 09:42:01966

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53407

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05653

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出(應(yīng)用

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出
2009-08-13 13:01:27828

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術(shù)方案。推導(dǎo)出的關(guān)系式提
2009-09-18 08:46:321461

Maxim推出高性能、三路輸出時鐘發(fā)生器MAX3625B

Maxim推出高性能、三路輸出時鐘發(fā)生器MAX3625B Maxim近日推出高性能、三路輸出時鐘發(fā)生器MAX3625B,適用于以太網(wǎng)和光纖通道網(wǎng)絡(luò)設(shè)備。器件采用低噪聲VCO和PLL架構(gòu),能夠
2009-12-14 17:25:041041

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器 概述 MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置晶體振蕩器和鎖相環(huán)(PLL)
2010-03-01 08:56:181345

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設(shè)備的高性能、四路輸出時鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49778

GPS時鐘發(fā)生器技術(shù)方案

如何利用GPS OEM來進行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生器是一個研究的熱點問題。在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS
2010-07-24 15:45:26780

GPS時鐘發(fā)生器(GPS同步時鐘)的相關(guān)討論

在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運轉(zhuǎn)有至關(guān)重要的意義。 那如何利用GPS OEM來進行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生
2010-09-17 22:02:441273

基于DP標準發(fā)射端擴頻時鐘發(fā)生器電路設(shè)計

這里設(shè)計一種基于DP標準采用μ工藝的發(fā)射端擴頻時鐘發(fā)生器。合理設(shè)計鎖相環(huán)路,采用外加濾波器對壓控振蕩器的控制電壓進行三角波調(diào)制,得到所需的擴頻時鐘。
2011-08-31 10:17:321763

MAX3636寬頻率范圍可編程時鐘發(fā)生器

MAX3636是一個高度靈活,高精度鎖相環(huán)(PLL)時鐘發(fā)生器為下一代網(wǎng)絡(luò)設(shè)備的要求低抖動時鐘發(fā)生器和強大的高速數(shù)據(jù)傳輸?shù)姆植歼M行了優(yōu)化。
2011-10-11 11:15:221329

Silicon Labs擴展其PCIe時鐘發(fā)生器時鐘緩沖器產(chǎn)品組合

Silicon Laboratories (芯科實驗室有限公司)日前宣布擴展其PCI Express(PCIe)時鐘發(fā)生器時鐘緩沖器產(chǎn)品組合。
2012-02-02 09:31:561395

Pericom推出全新HiFlex時鐘發(fā)生器

Pericom推出一項全新的HiFlex時鐘發(fā)生器產(chǎn)品系列,該系列產(chǎn)品可提供多頻率輸出,同時具有超低噪聲(抖動)、高集成度及高靈活性的特點,完美地適用于網(wǎng)絡(luò)、云計算和其他需要多頻率及輸出的高性能平臺。
2013-01-29 09:14:041045

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出
2016-01-04 17:41:130

10GHz擴頻時鐘發(fā)生器的設(shè)計

10GHz擴頻時鐘發(fā)生器的設(shè)計_胡帥帥
2017-01-07 21:28:581

數(shù)據(jù)轉(zhuǎn)換器中時鐘發(fā)生器件對系統(tǒng)性能的影響

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。
2017-11-17 02:00:58753

Microchip基于MEMS的時鐘發(fā)生器

Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004534

介紹MEMS時鐘發(fā)生器的特點及應(yīng)用介紹

Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003933

Microchip新推小尺寸MEMS時鐘發(fā)生器

據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263910

AD9523時鐘發(fā)生器性能特點及應(yīng)用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003604

LMK033x8時鐘發(fā)生器的主要特性和優(yōu)勢

TI推出超低抖動時鐘發(fā)生器,以實現(xiàn)更可靠的電信基礎(chǔ)設(shè)施設(shè)備,設(shè)計人員可以優(yōu)化系統(tǒng)性能,簡化設(shè)備配置并減少設(shè)計周期時間。
2019-08-09 15:10:281653

如何選擇合適的時鐘發(fā)生器

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382667

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO
2021-03-19 09:02:270

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-03-22 19:55:031

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表
2021-03-22 19:57:570

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 11:13:252

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 11:57:480

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 12:02:551

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 12:10:210

ADF4360-9:集成壓控振蕩器數(shù)據(jù)表的時鐘發(fā)生器PLL

ADF4360-9:集成壓控振蕩器數(shù)據(jù)表的時鐘發(fā)生器PLL
2021-04-14 14:10:440

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
2021-04-16 10:21:563

AD9548:四/八路輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器數(shù)據(jù)表

AD9548:四/八路輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器數(shù)據(jù)表
2021-04-16 11:41:0410

HMC1031:0.1 MHz至500 MHz時鐘發(fā)生器,帶整數(shù)N PLL數(shù)據(jù)表

HMC1031:0.1 MHz至500 MHz時鐘發(fā)生器,帶整數(shù)N PLL數(shù)據(jù)表
2021-04-23 20:15:296

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:31:552

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:41:195

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:30:520

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:53:010

AD9577:帶雙鎖相環(huán)、擴頻和余量的時鐘發(fā)生器數(shù)據(jù)表

AD9577:帶雙鎖相環(huán)、擴頻和余量的時鐘發(fā)生器數(shù)據(jù)表
2021-04-29 20:06:508

AD9547:雙/四輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器數(shù)據(jù)表

AD9547:雙/四輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器數(shù)據(jù)表
2021-04-30 08:48:1410

AN-1576:采用AD9958 500 MSPS DDS或AD9858 1 GSPS DDS和AD9515時鐘分配IC的高性能ADC的低抖動采樣時鐘發(fā)生器

AN-1576:采用AD9958 500 MSPS DDS或AD9858 1 GSPS DDS和AD9515時鐘分配IC的高性能ADC的低抖動采樣時鐘發(fā)生器
2021-04-30 09:48:4213

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表
2021-04-30 15:51:4210

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:441

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表
2021-05-15 15:24:0711

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表
2021-05-16 12:57:550

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表
2021-05-25 12:00:102

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
2021-06-16 12:14:494

集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器

集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器
2021-06-17 12:31:303

集成2.0 GHz壓控振蕩器數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器

集成2.0 GHz壓控振蕩器數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器
2021-06-17 15:38:273

集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器

集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器
2021-06-17 15:57:386

時鐘發(fā)生器AD9516-0技術(shù)手冊

時鐘發(fā)生器AD9516-0技術(shù)手冊
2022-01-25 15:59:427

Cypress時鐘發(fā)生器的分類,它有哪些應(yīng)用

。Cypress時鐘發(fā)生器兼容大量增值性能,如VCXO,擴頻和輸出相位校準,及其兼容流行接口標準的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806

一個帶有COB的1Hz時鐘發(fā)生器電路

這是帶有板上芯片(COB)的1Hz時鐘發(fā)生器電路。通常,為數(shù)字時鐘和計數(shù)器電路應(yīng)用產(chǎn)生1Hz時鐘的電路將IC與晶體和微調(diào)電容器等結(jié)合使用。
2022-06-07 10:43:501887

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
2022-11-04 09:50:150

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-03-21 19:21:130

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結(jié)果用于比較測量技術(shù),并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811

核芯互聯(lián)高性能通用時鐘發(fā)生器CLG5908概述

CLG5908是一顆高性能的任意頻率任意輸出格式通用時鐘發(fā)生器,可以支持1~750M任意頻點輸出,頻率精度 < 0.001 PPM,并且jitter性能優(yōu)越,通常模式下RMS jitter<200fs,同時支持Down-Spread和Center-Spread SSC。
2023-04-23 14:43:12626

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標準的1輸出及2輸出時鐘發(fā)生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-07-07 19:19:110

時鐘合成器和時鐘發(fā)生器的區(qū)別

時鐘合成器和時鐘發(fā)生器是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應(yīng)用上有一些區(qū)別。
2023-11-09 10:26:56298

時鐘發(fā)生器性能對數(shù)據(jù)轉(zhuǎn)換器的影響

時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。...
2023-11-28 14:33:570

核芯互聯(lián)推出支持PCIe Gen 6的時鐘發(fā)生器CLG440

“核芯互聯(lián)CLG440是一顆專為高性能服務(wù)器、計算中心應(yīng)用推出的支持PCIe 6.0、符合CK440Q標準的高性能時鐘發(fā)生器。
2024-01-16 15:57:40281

核芯互聯(lián)發(fā)布高性能時鐘發(fā)生器CLG440

核芯互聯(lián)近日發(fā)布了一款專為高性能服務(wù)器和計算中心應(yīng)用打造的支持PCIe 6.0的高性能時鐘發(fā)生器——CLG440。這款產(chǎn)品符合CK440Q標準,旨在滿足下一代服務(wù)器和數(shù)據(jù)中心的需求。
2024-01-16 16:09:07447

已全部加載完成