電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>PCB設(shè)計>為什么有時在PCB走線上串個電阻呢?

為什么有時在PCB走線上串個電阻呢?

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

0歐電阻電路中的作用

一、0歐電阻電路中的作用1.PCB線需要。如果PCB上布線時,時無法繞過可以用一0歐電阻器跨過。2.預(yù)留電流測量口。因為測量電流時需要斷開銅箔電路,此時可以銅箔電路中預(yù)先留一測量口
2015-07-19 09:47:18

433陶瓷天線固定布局下如何饋線?

由于板子太小和其他原因,天線和模塊布局目前固定如下圖,之前用電阻腿直接焊天線測試效果還可以,所以認(rèn)為這種布局能滿足要求,,但在處理PCB線上有拐角我不敢隨便亂搞,所以想請教一下專業(yè)的大拿, 如何線能使天線保持更好的性能?目前我能想到的是曲線,曲率半徑與線寬3倍關(guān)系,不知道對不對,請各位指點!
2019-01-07 10:11:43

PCB LAYOUT 中的直角線、差分走線和蛇形線

廣泛,電路中最關(guān)鍵的信號往往都要采用差分結(jié)構(gòu)設(shè)計,什么另它這么倍受青睞?PCB設(shè)計中又如何能保證其良好的性能?帶著這兩問題,我們進(jìn)行下一部分的討論。[/url] 何為差分信號?通俗地說,就是
2015-01-12 14:53:57

PCB LAYOUT三種特殊線技巧闡述

常使用的一類線方式。其主要目的就是為了調(diào)節(jié)延時,滿足系統(tǒng)時序設(shè)計要求。其中最關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模
2018-09-13 15:50:25

PCB Layout 中的直角線、差分走線和蛇形線

,蛇形線對信號傳輸有什么影響?線時要注意些什么?其中最關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),如圖1-8-21所示。很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈
2019-06-10 10:11:23

PCB Layout線秘籍

線時要注意些什么?其中最關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),如圖1-8-21所示。很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大
2017-07-07 11:45:56

PCB Layout中的專業(yè)線策略

,蛇形線對信號傳輸有什么影響?線時要注意些什么?其中最關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),如圖1-8-21所示。很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合
2014-08-13 15:44:05

PCB Layout中直角線產(chǎn)生的三方面影響

PCB Layout中直角線會產(chǎn)生什么影響?直角線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標(biāo)準(zhǔn)之一,那么直角線究竟會對信號傳輸產(chǎn)生多大的影響?從原理上說,直角線會使
2019-02-15 03:04:56

PCB電阻怎么快速估算?

我們通常需要快速地估計出印刷電路板上一根線或一平面的電阻值,而不是進(jìn)行冗繁的計算。雖然現(xiàn)在已有可用的印刷電路板布局與信號完整性計算程序,可以精確地計算出走線的電阻,但在設(shè)計過程中,我們有時候還是希望采取快速粗略的估計方式。
2019-09-11 11:52:28

PCB線注意事項

各IC芯片電源和信號引腳的定位?! ?.2 初步劃分?jǐn)?shù)字、模擬、DAA電路PCB板上的布線區(qū)域(一般比例2/1/1),數(shù)字、模擬元器件及其相應(yīng)線盡量遠(yuǎn)離并限定在各自的布線區(qū)域內(nèi)。  Note:當(dāng)
2018-11-28 17:06:35

PCB線的設(shè)計細(xì)節(jié)詳解

層為地。  地層  用過孔創(chuàng)建一地環(huán)PCB的周圍。使用的最小的過孔是0.254mm。建議使用0.3mm的過孔。每一過孔的間距1.27mm到2.5mm之間。盡可能的用通孔每層每邊都有。如圖
2023-04-13 16:09:54

PCB線規(guī)則與一些技巧介紹

形式。如下圖:  6. 設(shè)計接地保護(hù)線  模擬電路的PCB設(shè)計中,保護(hù)線被廣泛使用。例如,沒有完整的地平面的兩層板中,如果在一敏感的音頻輸入電路的線兩邊并行走一對接地的線,擾可以減少
2023-04-17 14:59:49

PCB三種特殊線技巧,你都知道了嗎?

等三方面來闡述。 1.直角線直角線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標(biāo)準(zhǔn)之一,那么直角線究竟會對信號傳輸產(chǎn)生多大的影響?從原理上說,直角線會使傳輸線的線寬
2017-09-03 13:25:35

PCB中的電磁兼容設(shè)計

。將寄生電阻、電容和電感加到實際的PCB 連線中之后,連線上的最終阻抗稱為特征阻抗Zo。如果傳輸線和接收端的阻抗不匹配,那么輸出的電流信號和信號最終的穩(wěn)定狀態(tài)將不同,這就引起信號接收端產(chǎn)生反射,這種
2009-06-18 07:50:26

PCB布局之蛇形

阻抗控制或做好端接電阻。避免阻抗不連續(xù)使得擾被反射,而加劇擾的影響。使用地線隔離。相鄰信號之間添加一條地線進(jìn)行隔離,并且地線上打地孔,孔的間距小于λ/10(λ是波長,隔離地孔的使用場景比較復(fù)雜,這里只提供經(jīng)驗參考)。滿足datasheet需求條件下,降低信號上升沿時間。
2022-12-27 20:33:40

PCB布局和線的調(diào)整

pcb的設(shè)計過程中,元器件的布局和線的調(diào)整是非常重要的一步驟。恰當(dāng)?shù)牟季挚梢院喕季€的難度,更重要的是可以提高PCB的電氣性能,減少EMC,EMI。 下面是同一原理圖對應(yīng)的兩種不同的布局和
2019-10-17 04:37:54

PCB布線有妙招,幫你搞定所有“難纏”的PCB

的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分結(jié)構(gòu)設(shè)計,什么另它這么倍受青睞?PCB設(shè)計中又如何能保證其良好的性能?帶著這兩問題,我們進(jìn)行下一部分的討論。何為差分信號?通俗地說,就是驅(qū)動端
2019-08-21 07:30:00

PCB布線這幾種線方式,你會嗎?

PCB布線這幾種線方式,你會嗎?我們學(xué)習(xí)嵌入式開發(fā)的過程中,PCB布線是必不可少的。好的布線方式,輕則看著美觀、布局合理,重則可以節(jié)約生產(chǎn)成本,達(dá)到良好的電路性能和散熱性能,使元器件的性能達(dá)到
2020-02-28 10:50:28

PCB布線這幾種線方式,你會嗎?

線角度 直角線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標(biāo)準(zhǔn)之一,那么直角線究竟會對信號傳輸產(chǎn)生多大的影響? 從原理上說,直角線會使傳輸線的線寬發(fā)生變化,造成阻抗的不連續(xù)
2019-08-20 15:27:06

PCB特殊布線及檢查經(jīng)驗分享

的各種特性來教你如何完成PCB布線后的檢查工作,做好最后的把關(guān)工作!  講解PCB布線完成后的檢查工作之前,先為大家介紹三種PCB的特殊線技巧。將從直角線,差分走線,蛇形線三方面來闡述PCB
2014-11-18 09:37:59

PCB的三種特殊布線技巧

,滿足系統(tǒng)時序設(shè)計要求。其中****關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大
2019-05-07 06:22:19

PCB蛇形線高速系統(tǒng)中的主要作用

信號,無論數(shù)字信號或者模擬信號。這些信號線里以電磁波的形式從一端傳輸?shù)搅硪欢?。既然是波,那就要有速度。  信?b class="flag-6" style="color: red">在PCB線上的速度是多少?  根據(jù)介電常數(shù)的區(qū)別,速度也不一樣。電磁波空氣中
2023-04-13 16:19:17

PCB設(shè)計線的幾點專家建議

(S),很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大??赡軙?dǎo)致傳輸延時減小,以及由于擾而大大降低信號的質(zhì)量,其機(jī)理可以參考對共模和差模
2018-12-05 09:36:02

PCB設(shè)計與擾-真實世界的擾(上)

)所示。 圖13W規(guī)則只是一籠統(tǒng)的規(guī)則,實際的PCB設(shè)計中,若死板地按照3W規(guī)則來設(shè)計會導(dǎo)致成本的增加。無法滿足3W規(guī)則時,可以通過對擾的量化的理解,來改變一些其他的參數(shù)保持信號完整性。2.
2014-10-21 09:53:31

PCB設(shè)計中電路措施的作用

PCB線上串接一電阻的辦法,降低控制信號線上下沿跳變速率。 TIPS:利用電路原理圖進(jìn)行PCB設(shè)計的排版時為達(dá)到兼容的目的,必須會采取必要的電路措施以提高其產(chǎn)品的電磁兼容性。攻城獅們你是否也會采取這種做法?更多PCB設(shè)計技術(shù)干貨請關(guān)注【快點PCB學(xué)院】公眾號。
2017-03-16 09:46:27

PCB設(shè)計中的阻抗匹配與0歐電阻

電阻的阻值為20~75Ω,阻值大小與信號頻率成正比,與PCB線寬度和長度成反比。嵌入式系統(tǒng)中,一般頻率大于 20M的信號PCB線長度大于5cm時都要加串行匹配電阻,例如系統(tǒng)中的時鐘信號、數(shù)據(jù)
2018-11-15 20:07:35

PCB設(shè)計中的阻抗匹配與0歐電阻

電阻的阻值為20~75Ω,阻值大小與信號頻率成正比,與PCB線寬度和長度成反比。嵌入式系統(tǒng)中,一般頻率大于 20M的信號PCB線長度大于5cm時都要加串行匹配電阻,例如系統(tǒng)中的時鐘信號、數(shù)據(jù)
2019-01-02 10:30:00

PCB設(shè)計中的阻抗匹配與0歐電阻

電阻的阻值為20~75Ω,阻值大小與信號頻率成正比,與PCB線寬度和長度成反比。嵌入式系統(tǒng)中,一般頻率大于 20M的信號PCB線長度大于5cm時都要加串行匹配電阻,例如系統(tǒng)中的時鐘信號、數(shù)據(jù)
2022-05-16 16:15:03

PCB設(shè)計中的阻抗匹配與0歐電阻

阻抗匹配。串行電阻的阻值為20~75Ω,阻值大小與信號頻率成正比,與PCB線寬度成反比。嵌入式系統(tǒng)中,一般頻率大于20M的信號且PCB線長度大于5cm時都要加串行匹配電阻,例如系統(tǒng)中的時鐘信號、數(shù)據(jù)
2014-07-04 14:00:27

PCB設(shè)計中能提高產(chǎn)品的兼容性能,且看這些電路措施

輸入端不要懸空,而是通過相應(yīng)的匹配電阻接電源或接地。閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。(6)盡量為繼電器等提供某種形式的阻尼(高頻電容、反向二極管等)。(7) 可用在PCB線上串接一電阻
2016-12-13 17:10:29

PCB設(shè)計中能提高產(chǎn)品的兼容性能,且看這些電路措施?

、反向二極管等)。(7) 可用在PCB線上串接一電阻的辦法,降低控制信號線上下沿跳變速率。電路原理圖進(jìn)行PCB設(shè)計的排板時為達(dá)到電磁兼容的目的,必須采取必要的電路措施,即在其電路原理圖的基礎(chǔ)上增加必要
2016-12-07 17:04:14

PCB設(shè)計布線中的3種特殊線技巧

。此外,如果相鄰兩層耦合不夠緊密的話,會降低差分走線抵抗噪聲的能力,但如果能保持和周圍線適當(dāng)?shù)拈g距,擾就不是問題。一般頻率(GHz 以下),EMI也不會是很嚴(yán)重的問題,實驗表明,相距500Mils
2018-09-17 17:31:52

PCB設(shè)計技巧Tips11:蛇形線有什么作用?

高頻電路中的數(shù)據(jù)線。沒有計算蛇形線電感量的公式或經(jīng)驗值? 、specctra可以編程設(shè)定網(wǎng)絡(luò)線的阻抗匹配規(guī)則和差分線線規(guī)則, 幫助里面講了一些一般的設(shè)計原則,有時也兼作電阻作用。 實際是一分布
2014-11-19 11:54:01

PCB設(shè)計規(guī)則——等長 的體會

等長是PCB設(shè)計的時候經(jīng)常遇到的問題。存儲芯片總線要等長,差分信號要等長。什么時候需要做等長,等長約束條件是什么?首先,等長的作用。由于信號PCB線上存在延時,正比于信號線的長度。假設(shè)PCB
2014-12-01 11:00:33

pcb

可能,晶振外殼接地。6.4 XTLO引腳與晶振/電容節(jié)點處接一100 Ohm電阻。6.5 晶振電容的地直接連接至 Modem的GND引腳,不要使用地線區(qū)域或地線線來連接電容和Modem的GND
2014-03-14 17:44:44

pcb線為什么直接連不到芯片引腳上

pcb線為什么直接連不到芯片引腳上?
2023-04-10 16:29:30

擾形成的根源在于耦合 - 容性耦合和感性耦合

擾是信號完整性中最基本的現(xiàn)象之一,板上線密度很高時擾的影響尤其嚴(yán)重。我們知道,線性無緣系統(tǒng)滿足疊加定理,如果受害線上有信號的傳輸,擾引起的噪聲會疊加在受害線上的信號,從而使其信號產(chǎn)生畸變
2018-12-24 11:56:24

PCB布線時為何地線不能繞電路板一圈?

PCB布線時,為何地線不能繞電路板一圈
2023-04-10 16:31:15

設(shè)計fpga的pcb時可以減少擾的方法有哪些?

設(shè)計fpga的pcb時可以減少擾的方法有哪些?求大神指教
2023-04-11 17:27:02

電阻DAC架構(gòu)原理

器都會針對等于 1 LSB 的參考電壓產(chǎn)生壓降。下圖是該架構(gòu)的簡單說明。隨著電阻 DAC 中分辨率的提高,設(shè)計所需的電阻器數(shù)量也呈指數(shù)級增長。一 n 位電阻 DAC 需要 2n 電阻器,因此
2022-11-23 07:01:05

電阻DAC架構(gòu)原理

的干擾能量。在理想情況下,每個電阻器都會針對等于 1 LSB 的參考電壓產(chǎn)生壓降。下圖是該架構(gòu)的簡單說明。隨著電阻 DAC 中分辨率的提高,設(shè)計所需的電阻器數(shù)量也呈指數(shù)級增長。一 n 位電阻
2018-09-18 11:28:11

電阻時序設(shè)計中的妙用

  如何實現(xiàn)電阻時序設(shè)計中的妙用?   舉個例子:   一設(shè)計要求FPGA芯片兼容的支持兩廠家的存儲器,但是經(jīng)過時序分析發(fā)現(xiàn),這兩廠家的存儲器雖然引腳的的定義完全相同,但是它們的時序參數(shù)卻
2023-04-23 15:50:09

AD9 自動線時已有線上再次線問題的問題?

或在邊上再走出線,這樣造成了PCB板上空間的浪費(fèi),這個軟件中怎么設(shè)置可以避免?。扛呤謧冎笇?dǎo)下啊。。。。軟件自動線中“鎖定已有線”這個勾已經(jīng)打了。
2012-02-19 00:16:35

Altium中PCB線鍍錫的方法

PCB設(shè)計時,有時候需要在不增加PCB線寬度的情況下提高該線通過大電流的能力(載流能力),通常的方法是給該導(dǎo)線鍍錫(或者上錫);下面以PCB頂層線鍍錫為例,使用AD09軟件,簡單介紹如何線上錫處理:1、?選擇TopLayer層,確定需要走線的地方,畫一條導(dǎo)線;(圖文詳解見附件)
2019-09-06 15:57:30

PCBLayout中的線方法及建意

傳輸有什么影響?線時要注意些什么?其中最關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),如圖1-8-21所示。很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S
2010-03-16 09:23:41

[分享]PCB Layout中的線策略

;quot;>那么,蛇形線對信號傳輸有什么影響?線時要注意些什么?其中最關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),如圖1-8-21所示。很明顯,信號蛇形線上傳輸時,相互
2009-05-31 10:43:01

[轉(zhuǎn)]PCB設(shè)計布線中的3種特殊線技巧

的效果,引入共模噪聲。此外,如果相鄰兩層耦合不夠緊密的話,會降低差分走線抵抗噪聲的能力,但如果能保持和周圍線適當(dāng)?shù)拈g距,擾就不是問題。一般頻率(GHz 以下),EMI也不會是很嚴(yán)重的問題,實驗表明
2018-07-08 13:28:36

PCB小知識 2 】三種特殊線技巧

中經(jīng)常使用的一類線方式。其主要目的就是為了調(diào)節(jié)延時,滿足系統(tǒng)時序設(shè)計要求。其中最關(guān)鍵的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合
2015-11-23 13:09:53

【微信精選】PCB電阻估算殺手锏:方塊統(tǒng)計法

會說:PCB線怎么會那么奇形怪狀?但是往往需要計算電阻的是電源信號,電源信號有時通過覆銅實現(xiàn),形成一些不規(guī)則形狀。總結(jié)如下:●六為1的全正方形=6等效方塊;兩為0.14的連接器方塊
2019-09-14 07:00:00

三種特殊的PCB線技巧

的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分結(jié)構(gòu)設(shè)計,什么另它這么倍受青睞?PCB設(shè)計中又如何能保證其良好的性能?帶著這兩問題,我們進(jìn)行下一部分的討論。何為差分信號?通俗地說,就是驅(qū)動端
2019-03-18 21:38:12

下拉電阻旁邊為何經(jīng)常會電阻

上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經(jīng)常會電阻?
2021-11-10 06:09:21

為什么要在GPIO/USB D+ D-上串聯(lián)小電阻?

接收能量,不會將接收端的收入電阻設(shè)計得小.。(這個反射,到底是如何理解?能量反射,有了解的朋友解答一下)信號線上傳一電阻,可能還有一用途:ESD。如在USB接口上,靠USB PORT端 的D+和D-上電阻,如10歐姆。就是因為USB PORT端的ESD過不了
2019-08-29 04:35:58

什么是小間距QFN封裝PCB設(shè)計擾抑制?

一、引言隨著電路設(shè)計高速高密的發(fā)展趨勢,QFN封裝已經(jīng)有0.5mm pitch甚至更小pitch的應(yīng)用。由小間距QFN封裝的器件引入的PCB線扇出區(qū)域的擾問題也隨著傳輸速率的升高而越來越突出
2019-07-30 08:03:48

信號PCB線中傳輸時延 (上)

繞線方式等有關(guān)。隨著PCB線信號速率越來越高,對時序要求較高的源同步信號的時序裕量越來越少,因此PCB設(shè)計階段準(zhǔn)確知道PCB線對信號時延的影響變的尤為重要。本文基于仿真分析DK,擾,過孔,蛇形
2014-10-21 09:54:56

信號PCB線中傳輸時延(下)

作者:一博科技SI工程師張吉權(quán) 3.3 擾對信號時延的影響。 PCB板上線與線的間距很近,線上的信號可以通過空間耦合到其相鄰的一些傳輸線上去,這個過程就叫擾。擾不僅可以影響到受害線上的電壓幅
2014-10-21 09:51:22

信號PCB線中關(guān)于擾 , 奇偶模式的傳輸時延

間耦合以及繞線方式等有關(guān)。隨著PCB線信號速率越來越高,對時序要求較高的源同步信號的時序裕量越來越少,因此PCB設(shè)計階段準(zhǔn)確知道PCB線對信號時延的影響變的尤為重要。本文基于仿真分析DK,擾,過孔
2015-01-05 11:02:57

如何利用PCB線設(shè)計0.05歐姆的采樣電阻?

如何利用PCB線設(shè)計一0.05歐姆的采樣電阻
2021-02-03 07:10:52

如何快速估算PCB電阻的方法:方塊統(tǒng)計

,表中給出了印刷電路板線上一個方塊的電阻值與銅箔厚度之間的函數(shù)關(guān)系。銅箔厚度一般用銅箔重量來指定。例如,1oz.銅指的是每平方英尺重量為1oz.。表2給出了四種最常用銅箔的重量以及它們25℃和100
2015-03-10 10:12:14

如何計算PCB線上的電流大???

如何計算pcb線上的電流大小?我電路板上的線的特性阻抗為50,加了33的限流電阻,芯片采用的3.3V電壓,則線的電路為3.3/(50+33) A嗎?
2014-11-07 09:50:36

如何避免PCB設(shè)計中出現(xiàn)電磁問題

設(shè)計規(guī)則是將模擬電路和數(shù)字電路分開。模擬電路的安培數(shù)較高或者說電流較大,應(yīng)遠(yuǎn)離高速線或開關(guān)信號。如果可能的話,應(yīng)使用接地信號保護(hù)它們。多層PCB上,模擬線的布線應(yīng)在一接地層上,而開關(guān)線或高速
2022-06-07 15:46:10

工程師必會:快速估算PCB線或平面直流電阻的方法

做設(shè)計的都明白一事情,很多時候需要的是一估算值,印刷電路板也一樣,通常需要很快的估算出PCB電阻的阻值,繞過那些繁雜的計算。本文就借著一復(fù)雜的例子介紹一種快速估算出PCB電阻的方法
2019-05-26 08:30:00

怎樣PCB線上鍍錫

怎樣PCB線上鍍錫
2012-08-20 16:24:52

怎樣PCB大電流走線上敷焊錫層

怎樣PCB大電流走線上敷焊錫層?有何方法?
2021-10-15 07:38:37

恒流驅(qū)動如何使兩LED電流一樣?一3LED,另一2LED

恒流驅(qū)動如何使兩LED電流一樣,可以的上面加個電阻嗎,電阻值如何計算,求指教
2018-04-23 14:19:24

我的PCB線經(jīng)驗歸納

PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,PCB線的好壞直接影響整個系統(tǒng)的性能,布線高速PCB設(shè)計中是至關(guān)重要的。布線的設(shè)計過程限定高,技巧細(xì)、工作量大。PCB布線有單面布線、 雙面布線
2014-12-16 09:47:09

控制PCB線的直流電阻探討

如何控制PCB線的直流電阻?
2019-07-19 14:32:04

有什么辦法可以將外部天線焊接到ESP8266的PCB線天線上嗎?

放在一不銹鋼盒子里,這削弱了 ESP8266 的 wifi 收集能力。有什么辦法可以將外部天線焊接到 ESP8266 的 PCB 線天線上嗎?附上帖子的圖片以供參考。
2023-02-22 08:10:38

深入挖掘蛇形線的線方式,作用等

)和耦合距離(S),如圖1-8-21所示。很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大??赡軙?dǎo)致傳輸延時減小,以及由于擾而大大降低信號
2015-03-05 15:53:35

用于PCB品質(zhì)驗證的時域擾測量法分析

擾的測量?! 螠y反向擾時,需將干擾線與***擾線均端接一50 歐姆的電阻以消除反射。測量應(yīng)在***擾線的左端進(jìn)行,如圖9所示。反射脈沖的幅度很低,寬度是線長的兩倍,因為線末端的擾必定要傳回
2018-11-27 10:00:09

電源線上了一顆電阻,不知其用意,求大神講解!

今天分析電路的時候,無意間發(fā)現(xiàn)電源線上了一顆電阻,不知其用意,求大神講解!
2016-11-03 17:23:34

直角線為什么不可?。坎罘肿呔€的優(yōu)勢是啥?蛇形線...

的兩參數(shù)就是平行耦合長度(Lp)和耦合距離(S),很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大??赡軙?dǎo)致傳輸延時減小,以及由于擾而大大
2013-11-13 21:42:25

糟糕!絲印放到表層線上面啦

,可以看作是線上面鋪的一種介質(zhì),它就作用在了線上面,影響了線的損耗。那么會不會絲印也是一樣,它和綠油混合之后會不會帶來更大的影響?好啦,我們來看看測試結(jié)果吧。從損耗上面看,有絲印覆蓋的情況下
2019-08-22 11:22:34

解決PCB設(shè)計消除擾的辦法

線上有信號通過的時候,PCB相鄰的信號錢,如線,導(dǎo)線,電纜束及任意其他易受電磁場干擾的電子元件上感應(yīng)出不希望有的電磁耦合,擾是由網(wǎng)絡(luò)中的電流和電壓產(chǎn)生的,類似于天線耦合。 擾是電磁干擾傳播的主要
2020-11-02 09:19:31

請問射頻線上串聯(lián)0歐姆的電阻不會對射頻信號造成影響嗎?

問題想請教一下,最近在進(jìn)行PLL電路的設(shè)計,看到ADF4350的參考設(shè)計上最后的RF輸出支路上有0歐姆的電阻存在,請問射頻線上串聯(lián)0歐姆的電阻不會對射頻信號造成影響嗎?
2018-11-13 09:16:21

請問為什么有時I2C中將SDA和SCL上加各加個上拉電阻?

請問為什么有時I2C中將SDA和SCL 上加各加個上拉電阻
2023-05-08 18:01:37

請問怎么PCB線上鍍錫?

想在一些220V電的線上鍍一層錫,ALLEGRO里怎么操作。
2019-03-29 06:35:52

談?wù)?b class="flag-6" style="color: red">走線方式蛇形線

),如圖1-8-21所示。很明顯,信號蛇形線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大??赡軙?dǎo)致傳輸延時減小,以及由于擾而大大降低信號的質(zhì)量,其機(jī)理
2012-12-18 12:12:55

運(yùn)放PCB布局最好的線是怎樣的?

TI人員你好:運(yùn)放避免不了加反饋,PCB Layout的時候,這個反饋回路的線,最好的線是怎樣的?具體一點就是: 這條線 是直接連接在芯片的輸出端管腳的焊盤上? 還是 要與輸出管腳有一定的距離,畫在輸出端的線上或者是輸出端那個補(bǔ)償電阻靠近輸出口的那一端?
2019-05-07 13:51:27

問答精選:請問射頻線上串聯(lián)0歐姆的電阻不會對射頻信號造成影響嗎?

@IRON愚人J:你好,有問題想請教一下,最近在進(jìn)行PLL電路的設(shè)計,看到ADF4350的參考設(shè)計上最后的RF輸出支路上有0歐姆的電阻存在,請問射頻線上串聯(lián)0歐姆的電阻不會對射頻信號造成
2018-11-02 09:12:27

高速PCB線的3-W原則

  PCB線之問會產(chǎn)生擾現(xiàn)象,這種擾不僅僅會在時鐘和其周圍信號之間產(chǎn)生,也會發(fā)生在其他關(guān)鍵信號上,如數(shù)據(jù)、地址、控制和輸入/輸出信號線等,都會受到擾和耦合影響。為了解決這些信號的
2018-11-27 15:26:40

高速PCB布線差分對

的EMI,如果不對差分信號進(jìn)行恰當(dāng)?shù)钠胶饣驗V波,或者存在任何共模信號,就可能會產(chǎn)生EMI問題;其次是和單端信號相比,傳輸差分信號需要雙倍的信號線?! ∪鐖D2所示為差分對PCB上的橫截面。D為兩
2018-11-27 10:56:15

高速PCB板設(shè)計中的擾問題和抑制方法

的計算 ?????? 擾的計算是非常困難的,影響擾信號幅度有3主要因素:線間的耦合程度、線的間距和線的端接。在前向和返回路徑上沿微帶線線的電流分布如圖2所示。線和平面間(或線和
2018-08-28 11:58:32

高速PCB設(shè)計調(diào)整線長度

,保證信號同步到達(dá)若干個接收器。有時PCB上的一組信號線之間存在著相關(guān)性,比如總線,就需要對其長度進(jìn)行校正,因為需要信號接收端同步。其調(diào)整方法就是找出其中最長的那根線,然后將其他線調(diào)整到等長
2018-11-27 15:22:54

高速電路數(shù)據(jù)線上串聯(lián)電阻作用詳解

,LAYOUT時應(yīng)該把它放在CPU端還是放在信號的終端好些 ?一般的做法是信號源端電阻,信號終端并一電阻。信號源端電阻,沒有公式的理論:一般傳輸線的特征阻抗為50歐姆左右,而
2018-10-12 09:30:29

PCB線上串個電阻的作用

們在設(shè)計的過程中,一般都是控制PCB的寬度。所以,我們可以把信號走在PCB線上,假想為河水流淌在河道里面。當(dāng)河道的寬度發(fā)生突變時,河水遇到阻力自然會發(fā)生反射、旋渦等現(xiàn)象。
2023-07-25 14:13:26532

為什么有時PCB線上串個電阻?有什么用?

為什么有時PCB線上串個電阻?有什么用?
2023-11-27 14:29:22291

已全部加載完成