電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>EDA/IC設(shè)計>EDA技術(shù)有什么特點和功能?在數(shù)字電路設(shè)計中有什么應(yīng)用?

EDA技術(shù)有什么特點和功能?在數(shù)字電路設(shè)計中有什么應(yīng)用?

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

EDA技術(shù)進行數(shù)字電路設(shè)計

本文介紹了EDA技術(shù)主要特點功能,并對將EDA技術(shù)引入到數(shù)字電路設(shè)計工作方案進行了探討。##EDA技術(shù)在數(shù)字系統(tǒng)中應(yīng)用以基于AlteraEPM7128SLC84-15芯片和MAX PlusII 10.0軟件平臺數(shù)字鐘設(shè)計為例,討論EDA技術(shù)在數(shù)字系統(tǒng)中具體應(yīng)用。
2014-01-24 14:38:143494

三極管在數(shù)字電路里的開關(guān)特性解析

三極管在數(shù)字電路里的開關(guān)特性,最常見的應(yīng)用有 2 個:一個是控制應(yīng)用,一個是驅(qū)動應(yīng)用。
2018-01-07 09:44:1022758

EDA技術(shù)在數(shù)字系統(tǒng)設(shè)計分析中的應(yīng)用

的設(shè)計流程      EDA技術(shù)是將傳統(tǒng)的“電路設(shè)計——硬件搭試——調(diào)試焊接”模式變?yōu)椤?b class="flag-6" style="color: red">功能設(shè)計——軟件模擬——編程
2008-06-24 13:47:25

EDA技術(shù)在數(shù)字系統(tǒng)設(shè)計分析中的應(yīng)用

的設(shè)計流程      EDA技術(shù)是將傳統(tǒng)的“電路設(shè)計——硬件搭試——調(diào)試焊接”模式變?yōu)椤?b class="flag-6" style="color: red">功能設(shè)計——軟件模擬——編程
2008-06-12 10:01:04

EDA技術(shù)是什么?EDA常用軟件哪些

EDA技術(shù)是什么?EDA常用軟件哪些?電子電路設(shè)計與仿真工具包括哪些呢?
2022-01-24 06:34:54

在數(shù)字電路中TTL與非門的多余的輸入端應(yīng)如何處理?

在數(shù)字電路中TTL與非門的多余的輸入端應(yīng)如何處理?幾種方法?
2023-04-28 10:49:44

數(shù)字電路-數(shù)字時鐘電路設(shè)計

數(shù)字電路-數(shù)字時鐘電路設(shè)計 希望大家喜歡。
2016-12-06 09:46:39

數(shù)字電路和模擬電路什么區(qū)別

什么是數(shù)字電路和模擬電路數(shù)字電路和模擬電路什么區(qū)別?
2021-03-11 07:21:36

數(shù)字電路設(shè)計與Verilog HDL

數(shù)字電路設(shè)計與Verilog HDL
2015-07-16 16:21:19

數(shù)字電路設(shè)計的基本方法哪些

在數(shù)字電子技術(shù)基礎(chǔ)課程中,數(shù)字電路設(shè)計的數(shù)學(xué)基礎(chǔ)是布爾函數(shù),并利用卡諾圖進行化簡??ㄖZ圖只適用于輸入比較少的邏輯函數(shù)的化簡。數(shù)字電路的設(shè)計方法是:組合電路設(shè)計:提出問題→確定邏輯關(guān)系→列真值表→邏輯
2019-02-27 11:55:00

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計經(jīng)驗分享

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計經(jīng)驗分享FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享摘要:在數(shù)字電路的設(shè)計中,時序設(shè)計是一個系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計方法中,對時序控制的抽象度也相應(yīng)
2012-08-11 10:17:18

FPGA/CPLD 數(shù)字電路設(shè)計經(jīng)驗和一些設(shè)計方法

在數(shù)字電路的設(shè)計中,時序設(shè)計是一個系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計方法中,對時序控制的抽象度也相應(yīng)提高,因此在設(shè)計中較難把握,但在理解 RTL 電路時序模型的基礎(chǔ)上,采用合理的設(shè)計方法在設(shè)計復(fù)雜數(shù)字
2012-02-02 15:40:10

FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享

本帖最后由 xianer317 于 2014-6-21 19:34 編輯 FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享
2014-06-21 19:33:20

FPGA數(shù)字電路設(shè)計經(jīng)驗分享

在數(shù)字電路的設(shè)計中,時序設(shè)計是一個系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計方法中,對時序控制的抽象度也相應(yīng)提高,因此在設(shè)計中較難把握,但在理解RTL電路時序模型的基礎(chǔ)上,采用合理的設(shè)計方法在設(shè)計復(fù)雜數(shù)字系統(tǒng)
2012-03-05 16:33:30

FPGACPLD數(shù)字電路設(shè)計經(jīng)驗分享

FPGACPLD數(shù)字電路設(shè)計經(jīng)驗分享
2012-08-07 21:46:49

labview在數(shù)字電路課程中的應(yīng)用

labview在數(shù)字電路課程中的應(yīng)用
2012-05-06 11:22:54

【分享經(jīng)驗】關(guān)于數(shù)字電路設(shè)計

關(guān)于數(shù)字電路設(shè)計的一些經(jīng)驗
2015-03-17 21:27:38

三極管在數(shù)字電路中具有哪些應(yīng)用?

什么是電磁干擾?電容哪些類型?三極管在數(shù)字電路中具有哪些應(yīng)用?
2021-09-28 07:49:16

三極管在數(shù)字電路什么應(yīng)用

三極管在數(shù)字電路什么應(yīng)用
2021-03-12 06:17:13

什么是數(shù)字電路

的邏輯功能的測試稱為功能測試或靜態(tài)測試;對電氣特性或時間特性的測試稱為動態(tài)測試;如果測試的目的不僅是為了檢查電路是否故障,而且還要確定發(fā)生故障的部位,則稱這種測試為故障定位。3.數(shù)字電路測試技術(shù)中必備
2009-04-06 23:45:00

什么是數(shù)字電路?什么分類?

數(shù)字邏輯電路分類數(shù)字電路特點數(shù)字電路的應(yīng)用
2021-04-06 09:08:57

關(guān)于數(shù)字電路的基本概念和學(xué)習(xí)內(nèi)容

,以便使用最少集成電路實現(xiàn)功能。以上是關(guān)于硬件電子電路設(shè)計技術(shù)數(shù)字電路部分的基本概念和學(xué)習(xí)內(nèi)容,如果想從事電子行業(yè)的朋友們,建議深入學(xué)習(xí),不僅會電子電路設(shè)計,建議還需要懂PCB畫板和單片機,更高
2015-07-22 16:46:54

華為《高速數(shù)字電路設(shè)計教材》

本帖最后由 gk320830 于 2015-3-5 00:03 編輯 華為《高速數(shù)字電路設(shè)計教材》
2012-08-20 13:23:04

華為《高速數(shù)字電路設(shè)計教材》

華為《高速數(shù)字電路設(shè)計教材》這本書是專門為電路設(shè)計工程師寫的。主要描述模擬電路原理在高速數(shù)字電路設(shè)計中的分析應(yīng)用
2014-09-01 23:09:11

華為《高速數(shù)字電路設(shè)計教材》

華為《高速數(shù)字電路設(shè)計教材》這本書是專門為電路設(shè)計工程師寫的。主要描述模擬電路原理在高速數(shù)字電路設(shè)計中的分析應(yīng)用
2014-09-01 23:20:19

各個微波EDA 軟件的功能特點和使用范圍概述

, CST, Zeland, XFDTD, Sonnet 等電路設(shè)計軟件。下面將會簡要地介紹一下各個微波EDA 軟件的功能特點和使用范圍,以期大家有個總體的了解。
2019-06-26 07:17:10

基于EDA技術(shù)的FPGA設(shè)計計算機哪些應(yīng)用?

),在數(shù)字系統(tǒng)設(shè)計和控制電路中越來越受到重視。介紹了這種電路的基本結(jié)構(gòu)、性能特點、應(yīng)用領(lǐng)域及使用中的注意事項。對基于EDA技術(shù)的FPGA進行了展望。指出EDA技術(shù)將是未來電子產(chǎn)品設(shè)計技術(shù)發(fā)展的主要方向。
2019-11-01 07:24:42

基于EDA技術(shù)的FPGA該怎么設(shè)計?

),在數(shù)字系統(tǒng)設(shè)計和控制電路中越來越受到重視。介紹了這種電路的基本結(jié)構(gòu)、性能特點、應(yīng)用領(lǐng)域及使用中的注意事項。對基于EDA技術(shù)的FPGA進行了展望。指出EDA技術(shù)將是未來電子產(chǎn)品設(shè)計技術(shù)發(fā)展的主要方向。
2019-09-03 06:17:15

聲控開關(guān)的數(shù)字電路設(shè)計

本帖最后由 eehome 于 2013-1-5 10:02 編輯 就算作一個數(shù)字電路設(shè)計,附有 protuse仿真圖還有 相關(guān)用到的資料
2012-06-08 14:12:12

射頻和數(shù)字電路設(shè)計的區(qū)別是什么?

射頻和數(shù)字電路設(shè)計的區(qū)別是什么?
2021-05-18 06:05:19

怎么實現(xiàn)基于可編程邏輯器件的數(shù)字電路設(shè)計

怎么實現(xiàn)基于可編程邏輯器件的數(shù)字電路設(shè)計?
2021-05-06 08:36:18

我想學(xué)數(shù)字電路設(shè)計

大家好,我是電子愛好者新手,現(xiàn)在想學(xué)點數(shù)字電路設(shè)計。剛把數(shù)字電路這么課程學(xué)完。我想學(xué)電路設(shè)計,不知道如何下手。比如FPGA什么的,這些都怎么開始學(xué)習(xí)啊。請知情者指點下。謝謝
2013-08-02 08:17:31

招聘:數(shù)字電路設(shè)計

[獵頭職位]國家重要芯片研發(fā)中心職位:數(shù)字電路設(shè)計工程師【崗位職責(zé)】負(fù)責(zé)USB、MIPI等高速接口IP或AD/DA的數(shù)字電路設(shè)計【任職資格】1.電子工程、微電子等相關(guān)專業(yè)碩士以上學(xué)歷,兩年以上
2015-02-27 10:52:58

時序在數(shù)字電路中的作用

時鐘簡介時序在數(shù)字電路中的作用,就像通信中用到的載波,載波并不起眼,但是很重要。時鐘也一樣,現(xiàn)象上只是某種頻率波峰波谷跳動,一成不變。但是了它,就像人類的歷史了時間軸一樣,什么時候該干什么事才有
2021-08-02 06:38:21

時序在數(shù)字電路中的作用

時鐘簡介時序在數(shù)字電路中的作用,就像通信中用到的載波,載波并不起眼,但是很重要。時鐘也一樣,現(xiàn)象上只是某種頻率波峰波谷跳動,一成不變。但是了它,就像人類的歷史了時間軸一樣,什么時候該干什么事才有
2021-08-12 07:16:05

時序在數(shù)字電路中的作用

時鐘簡介時序在數(shù)字電路中的作用,就像通信中用到的載波,載波并不起眼,但是很重要。時鐘也一樣,現(xiàn)象上只是某種頻率波峰波谷跳動,一成不變。但是了它,就像人類的歷史了時間軸一樣,什么時候該干什么事才有了可能。程序中發(fā)生的事件,能夠按照自己的意愿發(fā)生。...
2021-08-12 07:17:58

有沒有人看過《數(shù)字電路設(shè)計》湯山俊夫?覺得怎么樣?

為什么淘寶上這本書的銷量那么低?其他數(shù)字電路設(shè)計的實用書也可以推薦~謝謝!
2017-10-19 17:18:52

模擬電路技術(shù)在數(shù)字時代面臨的挑戰(zhàn)哪些?

模擬技術(shù)的無可替代的優(yōu)勢是什么?模擬電路技術(shù)在數(shù)字時代面臨的挑戰(zhàn)哪些?未來,模擬技術(shù)的發(fā)展趨勢是什么?與過去相比,目前模擬技術(shù)最突出應(yīng)用領(lǐng)域哪些?TI在模擬電路領(lǐng)域的發(fā)展方向和發(fā)展思路是什么?
2021-04-21 07:11:20

模擬電路數(shù)字電路之間的區(qū)別?

模擬電路數(shù)字電路的定義及特點模擬電路數(shù)字電路之間的區(qū)別模擬電路數(shù)字電路之間的聯(lián)系如何實現(xiàn)模擬和數(shù)字電路功能
2021-03-11 06:58:41

電源符號在數(shù)字電路中有何作用

常見的電源符號哪幾種?電源符號在數(shù)字電路中有何作用?
2021-11-04 07:44:03

高職院校數(shù)字電路設(shè)計性實驗的探索與實踐

、創(chuàng)新能力,為參加大學(xué)生電子設(shè)計競賽奠定堅實的基礎(chǔ)?! ?b class="flag-6" style="color: red">數(shù)字電路設(shè)計性實驗課程體系將數(shù)字電路基本原理、模擬電路EDA技術(shù)等多門課程知識點融合在一起,從單元電路設(shè)計到系統(tǒng)電路設(shè)計,深化了“系統(tǒng)”概念
2012-10-28 14:58:16

高職院校數(shù)字電路設(shè)計性實驗的探索與實踐

課程體系將數(shù)字電路基本原理、模擬電路、EDA技術(shù)等多門課程知識點融合在一起,從單元電路設(shè)計到系統(tǒng)電路設(shè)計,深化了“系統(tǒng)”概念的意識。在每一輪設(shè)計性實驗結(jié)束后進行總結(jié),開展學(xué)生問卷調(diào)查,對設(shè)計性實驗
2012-10-25 11:59:02

高速數(shù)字電路設(shè)計與噪聲控制技術(shù)

【簡介】本書從高速數(shù)字電路的定義談起,介紹了傳輸線的基本理論,并涉及到了如何運用Grounding/Guard降低噪聲等內(nèi)容,還以高速數(shù)字電路電氣特性,如串?dāng)_、反射及時鐘脈沖不對稱等為例,闡述了一些
2017-12-12 08:51:55

高速數(shù)字電路設(shè)計及EMC設(shè)計

《高速數(shù)字電路設(shè)計及EMC設(shè)計》分享。
2015-08-04 11:50:33

高速數(shù)字電路設(shè)計的基本要求是什么

高速數(shù)字電路設(shè)計的幾個基本概念高速數(shù)字電路設(shè)計的基本要求是什么
2021-04-27 06:19:05

EDA軟件在電路設(shè)計中的應(yīng)用

EDA軟件在電路設(shè)計中的應(yīng)用 摘要: 在EDA軟件的基礎(chǔ)上, 介紹了仿真功能在數(shù)字邏輯電路設(shè)計中的應(yīng)用, 佐證了由傳統(tǒng)實驗教學(xué)向現(xiàn)代化創(chuàng)新性教學(xué)的重要性。并進
2009-12-05 16:22:130

基于LabVIEW的數(shù)字電路設(shè)計和仿真

基于LabVIEW的數(shù)字電路設(shè)計和仿真 數(shù)字電路設(shè)計和仿真是電子工程領(lǐng)域的基本技術(shù)。介紹了基于LabV IEW的數(shù)字電路設(shè)計和仿真的原理和方法,比較了其與專業(yè)EDA
2010-03-30 16:09:49123

EDA技術(shù)在數(shù)字電路課程設(shè)計中的應(yīng)用

摘要:在數(shù)字電路課程設(shè)計中引入先進的EDA技術(shù)數(shù)字電路實驗教學(xué)改革的方向,本文通過一個數(shù)字電路課程設(shè)計的實例,說明了基于EDA技術(shù)中的VHDL語言和CPLD/FPGA器件進行數(shù)字
2010-04-26 10:08:5023

數(shù)字邏輯電路設(shè)計課程

數(shù)字邏輯電路設(shè)計課程 數(shù)字邏輯電路的設(shè)計包括兩個方面:基本邏輯功能電路設(shè)計和邏輯電路系統(tǒng)設(shè)計。關(guān)于基本邏輯功能電路設(shè)計一般在《數(shù)字電路技術(shù)基礎(chǔ)
2010-05-24 16:05:500

高速數(shù)字電路設(shè)計教程

本書是專門為電路設(shè)計師工程師寫的 它主要描述模擬電路原理在高速數(shù)字電路設(shè)計中的分析應(yīng)用 1-3章分別介紹了模擬電路術(shù)語、邏輯門高速特性和標(biāo)準(zhǔn)高速電路測量
2010-06-23 18:02:5763

流水線技術(shù)在高速數(shù)字電路設(shè)計中的應(yīng)用

流水線技術(shù)在高速數(shù)字電路設(shè)計中的應(yīng)用
2010-07-17 16:37:216

數(shù)字電路設(shè)計中的抗干擾技術(shù)

在進行數(shù)字電路設(shè)計和應(yīng)用開發(fā)的過程中,經(jīng)常遇到在實驗室調(diào)試很好的電路板一到工作現(xiàn)場就會出現(xiàn)這樣或那樣的問題,這主要是由于設(shè)計未充分考慮到外界環(huán)境存在的干擾,如
2010-08-06 15:42:3249

高速數(shù)字電路設(shè)計

高速數(shù)字電路設(shè)計 關(guān)于高速數(shù)字電路的電氣特性,設(shè)計重點大略可分為三項 : Ø 正時 (Timing) :由于數(shù)字電路大多依據(jù)時脈信號來做信號間的同
2007-10-16 17:22:572746

數(shù)字電路設(shè)計

數(shù)字電路設(shè)計 關(guān)于高速數(shù)字電路的電氣特性,設(shè)計重點大略可分為三項: 正時(Timing) :由于數(shù)字電路
2009-08-26 19:08:062665

《VHDL與數(shù)字電路設(shè)計

《VHDL與數(shù)字電路設(shè)計》是有盧毅、賴杰主編的,主要介紹涉及數(shù)字系統(tǒng)設(shè)計的多方面原理、技術(shù)及應(yīng)用,主要內(nèi)容有數(shù)字系統(tǒng)的基本設(shè)計思想、設(shè)計方法和設(shè)計步驟, VHDL 硬件描述語言
2011-07-11 15:54:270

PSpice軟件在數(shù)字電路分析中的應(yīng)用

本文介紹了 PSpice軟件 在輔助分析和設(shè)計數(shù)字電路中的應(yīng)用,并通過PSPICE軟件有效方針典型數(shù)字電路與系統(tǒng)的實例,證明該軟件在數(shù)字電子技術(shù)課程的計算機輔助教學(xué)及綜合電子系統(tǒng)的
2011-08-23 16:11:31177

虛擬電路技術(shù)在《數(shù)字電路》課程實驗中的研究

闡述了電路虛擬技術(shù)在《數(shù)字電路》課程實驗中的輔助作用,分析了在數(shù)字電路課程實驗中虛擬技術(shù)應(yīng)用的利與弊,給出了應(yīng)用虛擬電路技術(shù)在數(shù)字電路課程實驗教學(xué)的建議。
2012-02-22 11:23:3410

Multisim在數(shù)字電路課程中的應(yīng)用

主要介紹電子設(shè)計自動化EDA技術(shù)的仿真軟件Multisim的主要功能特點,并通過該軟件對基于555定時器設(shè)計的多諧振蕩器的波形仿真這一實例來進一步說明它在數(shù)字電路設(shè)計中的應(yīng)用。在與傳
2013-02-22 15:27:5397

高速數(shù)字電路設(shè)計及EMC設(shè)計

高速數(shù)字電路設(shè)計及EMC設(shè)計!資料來源網(wǎng)絡(luò),如有侵權(quán),敬請見諒
2015-11-19 14:48:570

高速數(shù)字電路設(shè)計及EMC設(shè)計

高速數(shù)字電路設(shè)計及EMC設(shè)計(華為),下來看看。
2016-03-29 15:41:2052

EDA技術(shù)在數(shù)字電路設(shè)計方案中的影響

隨著科學(xué)研究與技術(shù)開發(fā)市場化,采用傳統(tǒng)電子設(shè)計手段在較短時間內(nèi)完成復(fù)雜電子系統(tǒng)設(shè)計,已經(jīng)越來越難完成了。EDA(EleCTRonICs Design Automation)技術(shù)是隨著集成電路和計算機技術(shù)飛速發(fā)展應(yīng)運而生一種高級、快速、有效電子設(shè)計自動化工具。
2016-05-10 15:45:511823

高速數(shù)字電路設(shè)計大全

高速數(shù)字電路設(shè)計大全
2017-01-17 19:54:2455

數(shù)字電路設(shè)計方案中DSP與FPGA的比較與選擇

數(shù)字電路設(shè)計方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:1315

基于EDA與ISP技術(shù)數(shù)字電路的設(shè)計

基于EDA與ISP技術(shù)數(shù)字電路的設(shè)計
2017-02-07 14:58:1820

在數(shù)字電路設(shè)計方案中EDA技術(shù)會帶來什么影響?

通過仿真確定設(shè)計基本成功后,即可通過Byteblaster下載電纜線將設(shè)計項目以JTAG方式下載到器件中,完成設(shè)計所有工作。通過此例設(shè)計流程講述可知,EDA技術(shù)及其工具在數(shù)字電路系統(tǒng)(包括模擬電路系統(tǒng))中正發(fā)揮著越來越重要作用,其應(yīng)用深度和廣度正在向更深層次延伸。
2018-07-18 13:59:001007

三極管在數(shù)字電路里的開關(guān)特性常見應(yīng)用的分析

三極管在數(shù)字電路里的開關(guān)特性,最常見的應(yīng)用有 2 個:一個是控制應(yīng)用,一個是驅(qū)動應(yīng)用。
2017-12-22 17:16:2211257

模擬電路原理在高速數(shù)字電路設(shè)計的應(yīng)用分析《高速數(shù)字電路設(shè)計教材》

 這本書是專門為電路設(shè)計工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計中的分析應(yīng)用。通過列舉很多的實例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計工程師的鈴流、串?dāng)_和輻射噪音等問題。
2018-09-10 08:00:0061

數(shù)字電子技術(shù)特點電路設(shè)計

在數(shù)字技術(shù)中采用二進制,因此凡元件具有的兩個穩(wěn)定狀態(tài)都可用來表示二進制,(例如“高電平”和“低電平”),所以其基本單元電路簡單,電路中各元件對精度要求不嚴(yán)格,允許基本參數(shù)有較大的偏差,只要能區(qū)分兩種
2018-12-03 10:42:479508

EDA技術(shù)在數(shù)字電路中的應(yīng)用

EDA技術(shù)涉及面很廣,內(nèi)容豐富,從教學(xué)和實用角度看,主要應(yīng)掌握如下4個方面內(nèi)容:一是大規(guī)??删幊踢壿嬈骷?二是硬件描述語言;三是軟件開發(fā)工具;四是實驗開發(fā)系統(tǒng)。其中,大規(guī)??删幊踢壿嬈骷抢?b class="flag-6" style="color: red">EDA
2019-02-14 15:45:451530

EDA技術(shù)在數(shù)字電路設(shè)計中的應(yīng)用

EDA(電子線路設(shè)計座自動化)是以計算機為工作平臺、以硬件描述語言(VHDL)為設(shè)計語言、以可編程器件(CPLD/FPGA)為實驗載體、以ASIC/SOC芯片為目標(biāo)器件、進行必要元件建模和系統(tǒng)仿真電子產(chǎn)品自動化設(shè)計過程。
2019-02-15 15:11:581392

高速數(shù)字電路設(shè)計方案

高速數(shù)字電路設(shè)計跟低速數(shù)字電路設(shè)計不同的是:他強調(diào)組成電路的無源部件對電路的影響。這些無源器件包括導(dǎo)線、電路板和組成數(shù)字產(chǎn)品的集成電路。在低速設(shè)計中,這些部件單純 的只是電路的一部分,根本不用多做考慮,可是在高速設(shè)計中,這些部件對電路的性能有著直接的影響。
2019-04-11 11:38:323581

EDA技術(shù)的優(yōu)勢及在數(shù)字電路課程設(shè)計中的應(yīng)用

電子設(shè)計自動化(Electronic Design Automation,EDA技術(shù)是新興的電子設(shè)計自動化工具,是目前世界電子設(shè)計的最新技術(shù)方向和潮流 [1]。在數(shù)字電路實驗中,EDA 作為一種重要的實驗工具使傳統(tǒng)數(shù)字電路實驗的教學(xué)模式得到了改變,實驗的操作過程得到了一定的簡化。
2020-08-16 11:58:322218

計算機高速數(shù)字電路設(shè)計技術(shù)及措施

在當(dāng)今電子技術(shù)行業(yè)發(fā)展過程中,對高速電路數(shù)字設(shè)計十分關(guān)注,高速數(shù)字電路是利用多個電子元件組成的,可以讓計算機高速數(shù)字電路技術(shù)進一步提高,因此在計算機中使用高速數(shù)字電路設(shè)計技術(shù)也就更加普遍。
2020-08-21 17:41:102924

高速數(shù)字電路設(shè)計-華為

高速數(shù)字電路設(shè)計-華為
2021-04-21 15:45:080

華為高速數(shù)字電路設(shè)計教材資源下載

華為高速數(shù)字電路設(shè)計教材資源下載
2021-06-04 11:06:0086

數(shù)字電路設(shè)計中什么時候需要分析競爭與冒險

1. 前言 在數(shù)字電路課程中,老師在講組合邏輯的時候,一般都會講競爭與冒險。sky當(dāng)時也聽的云里霧里,沒有想清楚如下問題: 1) 競爭與冒險究竟是什么東西?有啥物理現(xiàn)象? 2) 在數(shù)字電路設(shè)計
2021-08-09 14:43:082657

FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享.

FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:0351

實用的電子電路設(shè)計與調(diào)試數(shù)字電路

實用電子電路設(shè)計與調(diào)試數(shù)字電路教材資料免費下載。
2022-04-07 14:46:3826

華為黑魔書-高速數(shù)字電路設(shè)計PDF版

黑魔書 351頁- 高速數(shù)字設(shè)計PDF版,華為內(nèi)部數(shù)字電路設(shè)計教材
2022-06-08 14:33:250

高速數(shù)字電路設(shè)計教材-華為

高速數(shù)字電路設(shè)計教材-華為
2022-06-13 14:55:540

數(shù)字電路設(shè)計的基本流程

數(shù)字電路設(shè)計數(shù)字電路最為關(guān)鍵及重要的一步,今天我們將從各個流程為大家介紹完整的數(shù)字電路設(shè)計!
2022-07-10 17:14:166046

eda的兩種設(shè)計方法 ip與eda技術(shù)的關(guān)系是什么

在數(shù)字電路設(shè)計中,IP 是通過EDA工具創(chuàng)建的,通常包括 IP 核的設(shè)計、測試、驗證、封裝、文檔管理等過程。EDA技術(shù)可以提供一系列工具和軟件,幫助設(shè)計人員在IP的設(shè)計上實現(xiàn)快速開發(fā)、高效驗證和重用。
2023-04-10 17:30:474105

eda技術(shù)與vhdl基礎(chǔ) eda的主要功能優(yōu)點 現(xiàn)代EDA技術(shù)特點有哪些

EDA技術(shù)和VHDL是緊密相連的。在EDA設(shè)計中,VHDL通常用于描述數(shù)字電路功能和行為,并通過邏輯分析器、仿真器等工具進行仿真、分析和驗證。EDA技術(shù)則提供通用的集成設(shè)計平臺和工具來支持VHDL的設(shè)計、仿真、綜合和布局等流程。
2023-08-09 12:41:001105

數(shù)字電路用什么儀器測試

數(shù)字電路用什么儀器測試? 數(shù)字電路測試是數(shù)字電路設(shè)計的重要環(huán)節(jié)。它是驗證數(shù)字電路功能是否按照所期望的方式工作的過程。在數(shù)字電路測試過程中,要使用一些專門的儀器來驗證電路是否按照設(shè)計預(yù)期的方式工作
2023-09-19 16:33:13570

高速數(shù)字電路設(shè)計.zip

高速數(shù)字電路設(shè)計
2022-12-30 09:22:1819

高速數(shù)字電路設(shè)計教材-華為.zip

高速數(shù)字電路設(shè)計教材-華為
2022-12-30 09:22:1841

FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享

電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享.pdf》資料免費下載
2023-11-21 11:03:123

對話國產(chǎn)EDA和IP廠商,如何攻克大規(guī)模數(shù)字電路設(shè)計挑戰(zhàn)?

芯片設(shè)計企業(yè)關(guān)注的焦點。作為芯片產(chǎn)業(yè)的根技術(shù)和硬科技,EDA和IP在大規(guī)模數(shù)字電路設(shè)計中發(fā)揮著不可替代的作用,也是集成電路技術(shù)發(fā)展的重要助推器。其運用的好壞,決定著
2023-12-28 08:23:15655

已全部加載完成