0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層有什么原則

電子設(shè)計(jì) ? 來源:工程師曾玲 ? 作者:博客園 ? 2019-10-03 17:14 ? 次閱讀

1.雙面板

在雙層板設(shè)計(jì)layout時(shí),最好不要不成梳狀結(jié)構(gòu),因?yàn)檫@樣構(gòu)成的電路,回路面積較大,但是只要對(duì)較重要的信號(hào)加以地保護(hù),布線完成之后將空的地方敷上地銅皮,并在多個(gè)過孔將兩個(gè)地連接起來,可以彌補(bǔ)上述的缺點(diǎn),圖3.11的梳狀結(jié)構(gòu)的使用于低速電路,PCB信號(hào)走向單一,走線密度較低的情況。

圖3.11 梳狀結(jié)構(gòu)

柵格型地結(jié)構(gòu),電源和地分別從PCB的頂層和底層,以正交方式引出,在電源和地交叉處放置去耦電容,電容的兩端分別接電源和地。

圖3.12 柵格結(jié)構(gòu)

2.多層板

有完整地平面的多層板設(shè)計(jì)的優(yōu)點(diǎn):(1)信號(hào)提供較穩(wěn)定的參考電平和低電感的信號(hào)回路,使所有信號(hào)線具有確定的阻抗值;(2)為電路提供低電感的工作電壓供電;(3)可以控制信號(hào)間的串?dāng)_;

3.信號(hào)回流電路

圖3.13 回路電路

當(dāng)信號(hào)頻率較低時(shí),信號(hào)回流沿電阻最短路徑,當(dāng)信號(hào)頻率較高時(shí),譬如高于1KHz時(shí),信號(hào)沿電感最低路徑,返回電流沿印制線下方流過。

圖3.14 信號(hào)頻率較高時(shí)的回流分布

信號(hào)過孔的排列情況效果如圖3.15所示。

圖3.15 信號(hào)過孔的排列

4.參考平面的設(shè)計(jì)

對(duì)于參考平面設(shè)計(jì)來講,要實(shí)現(xiàn)完全的平面分割不現(xiàn)實(shí),也不經(jīng)濟(jì),那么常用的參考平面設(shè)計(jì),對(duì)于數(shù)?;旌想娐?,常用的有三種方式:分割,分割+橋接,分區(qū)但不分割。圖3.16是分割情況,布局時(shí)數(shù)字和模擬分開,兩個(gè)區(qū)域隔離足夠的距離,數(shù)字地與模擬地分割,然后插座處單點(diǎn)接地。圖3.17是分割+橋接情況。分區(qū)不分割,適用于數(shù)字電路與模擬電路之間的聯(lián)系的信號(hào)線較多且難易集中在一塊,保證兩個(gè)電路之間聯(lián)系的信號(hào)有最小的信號(hào)回路。對(duì)于較重要的信號(hào),需要跨接不同區(qū)域時(shí),可以利用圖3.18所示的方法。

圖3.16 分割情況

圖3.17 分割 + 橋接情況

圖3.18 信號(hào)線跨接

5.PCB疊層原則

PCB疊層原則不是簡(jiǎn)單的堆疊,要滿足:(1)信號(hào)的特征阻抗要求;(2)信號(hào)回路最小化原則;(3)PCB最小化信號(hào)干擾原則;(4)滿足對(duì)稱要求;

PCB板疊層舉例:

圖3.19 分層示意圖

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22867

    瀏覽量

    395024
  • 雙面板
    +關(guān)注

    關(guān)注

    2

    文章

    55

    瀏覽量

    18842
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2064

    瀏覽量

    15430
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4305
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    淺談PCB設(shè)計(jì)原則及阻抗設(shè)計(jì)

    由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB結(jié)構(gòu)必須能實(shí)現(xiàn)板上的所有阻抗需求,包括內(nèi)層和外層、單端和差分線等。
    發(fā)表于 07-18 09:22 ?1307次閱讀
    淺談<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)<b class='flag-5'>原則</b>及阻抗設(shè)計(jì)

    PCB設(shè)計(jì)中的原則

    在進(jìn)行多層PCB的設(shè)計(jì)時(shí),PCB的層疊是其中一個(gè)非常重要的環(huán)節(jié),層疊的好壞對(duì)于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號(hào)與地層
    的頭像 發(fā)表于 11-13 07:50 ?1546次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中的<b class='flag-5'>疊</b><b class='flag-5'>層</b><b class='flag-5'>原則</b>

    詳解PCB設(shè)計(jì)

    PCB設(shè)計(jì),其實(shí)和做漢堡類似的工藝。漢堡店會(huì)精心準(zhǔn)備每一漢堡,就像PCB廠家的
    發(fā)表于 09-02 17:17 ?7964次閱讀
    詳解<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)

    PCB設(shè)計(jì)

    既然說到了參考平面的處理,其實(shí)應(yīng)該屬于設(shè)計(jì)的范疇了。PCB設(shè)計(jì)不是的簡(jiǎn)單堆疊,其中地
    發(fā)表于 05-17 22:04

    PCB設(shè)計(jì)的原則和結(jié)構(gòu)

    到的電源優(yōu)先鋪整塊銅皮;易受干擾的、高速的、沿跳變的優(yōu)選走內(nèi)層等等。 下表給出了多層板層疊結(jié)構(gòu)的參考方案,供參考。 PCB設(shè)計(jì)之結(jié)構(gòu)改善案例(From金百澤科技) 問題點(diǎn) 產(chǎn)品8
    發(fā)表于 09-18 15:12

    【資料】淺談PCB設(shè)計(jì)

    本文主要介紹多層PCB設(shè)計(jì)的基礎(chǔ)知識(shí),包括結(jié)構(gòu)的排布一般原則,常用的
    發(fā)表于 08-04 10:06

    【資料】一些關(guān)于多層PCB設(shè)計(jì)的原則

    阻抗的電流返回路徑最重要的就是合理規(guī)劃這些參考平面的設(shè)計(jì)。圖1所示為一種典型多層PCB配置。圖1 一種典型多層PCB
    發(fā)表于 08-04 10:18

    高速PCB設(shè)計(jì)的問題

    高速PCB設(shè)計(jì)的問題
    發(fā)表于 05-16 20:06 ?0次下載
    高速<b class='flag-5'>PCB</b>設(shè)計(jì)的<b class='flag-5'>疊</b><b class='flag-5'>層</b>問題

    如何設(shè)計(jì)4PCB

    如何設(shè)計(jì)4PCB?
    的頭像 發(fā)表于 07-31 10:49 ?1.8w次閱讀

    pcb怎樣來設(shè)計(jì)

    PCB設(shè)計(jì)不是的簡(jiǎn)單堆疊,其中地層的安排是關(guān)鍵,它與信號(hào)的安排和走向密切的關(guān)系。
    發(fā)表于 08-21 11:45 ?1759次閱讀

    為什么要進(jìn)行PCB

    如今,電子產(chǎn)品日益緊湊的趨勢(shì)要求多層印刷電路板的三維設(shè)計(jì)。但是,堆疊提出了與此設(shè)計(jì)觀點(diǎn)相關(guān)的新問題。其中一個(gè)問題就是為項(xiàng)目獲取高質(zhì)量的構(gòu)建。 隨著生產(chǎn)越來越多的由多層組成的復(fù)雜印刷電路,
    的頭像 發(fā)表于 11-03 10:33 ?4620次閱讀

    6個(gè)關(guān)于多層PCB設(shè)計(jì)的原則資料下載

    電子發(fā)燒友網(wǎng)為你提供6個(gè)關(guān)于多層PCB設(shè)計(jì)的原則資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶指南、解決方案等資料,希望可以幫助
    發(fā)表于 04-26 08:52 ?18次下載
    6個(gè)關(guān)于多層<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)的<b class='flag-5'>原則</b>資料下載

    pcb設(shè)計(jì)原則 如何設(shè)計(jì)PCB?

    在設(shè)計(jì)2PCB時(shí),實(shí)際上不需要考慮PCB在工廠的結(jié)構(gòu)問題。但是,當(dāng)電路板上的層數(shù)為四或更多時(shí),PCB的堆疊是一個(gè)重要因素。
    發(fā)表于 07-19 16:19 ?2608次閱讀
    <b class='flag-5'>pcb</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)<b class='flag-5'>原則</b> 如何設(shè)計(jì)<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?

    RK3588 PCB推薦及阻抗設(shè)計(jì)

    決于選擇的PCB結(jié)構(gòu)。由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發(fā)表于 08-01 07:45 ?2245次閱讀
    RK3588 <b class='flag-5'>PCB</b>推薦<b class='flag-5'>疊</b><b class='flag-5'>層</b>及阻抗設(shè)計(jì)

    PCB結(jié)構(gòu)設(shè)計(jì)詳解

    隨著高速電路的不斷涌現(xiàn),PCB板的復(fù)雜度也越來越高,為了避免電氣因素的干擾,信號(hào)和電源必須分離,所以就牽涉到多層PCB的設(shè)計(jì),即
    發(fā)表于 09-30 12:03 ?107次下載