0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)與IC芯片封裝

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-04-23 17:44 ? 次閱讀

貼裝工藝、芯片封裝形式與PCB可制造性設(shè)計(jì)有著密切關(guān)系,了解企業(yè)自身的生產(chǎn)能力也是可制造性設(shè)計(jì)所必需的。

1.貼裝工藝(SMT)和PCB設(shè)計(jì)的關(guān)系

所謂表面貼裝工藝技術(shù),指的是有關(guān)如何將基板、元器件通過有效工藝材料和工藝組裝起來,并確保有良好壽命的一門技術(shù)。

2、PCB設(shè)計(jì)與IC芯片封裝

當(dāng)今的電子技術(shù),尤其是微電子技術(shù)得到了迅猛的發(fā)展,大規(guī)模、超大規(guī)模集成電路越來越多地應(yīng)用到了通用系統(tǒng)當(dāng)中。如今,深亞微米生產(chǎn)工藝在IC中的廣泛應(yīng)用使得芯片的集成規(guī)模更加龐大。作為PCB的設(shè)計(jì)人員,必須要了解IC芯片的各種制作工藝及特點(diǎn),只有這樣才能更好地指導(dǎo)PCB的可制造性設(shè)計(jì)。

封裝形式就是指IC芯片的外殼。它不僅起著安裝、固定、密封保護(hù)及增強(qiáng)電熱導(dǎo)性能,它還通過芯片上的接點(diǎn)用導(dǎo)線與封裝外殼引腳相連,這些引腳又通過PCB上導(dǎo)線與其他元器件相連。衡量一個(gè)芯片封裝技術(shù)的一個(gè)重要指標(biāo)是芯片面積與封裝面積之比,這個(gè)值越接近于1,說明這種芯片的封裝技術(shù)越好。一般來說,現(xiàn)在新一代的CPU的出現(xiàn)都是伴隨著一種新的封裝形式產(chǎn)生的。

目前,根據(jù)技術(shù)出現(xiàn)時(shí)間順序排列,IC芯片的封裝技術(shù)主要有雙列直插封裝(DIP)、小尺寸封裝(SOP)和塑料四邊引出扁平封裝(PQFP)、球柵陣列(BGA)封裝、芯片尺寸封裝(CSP)和多芯片組(MCM)封裝。下面是對(duì)各種具體的封裝形式的簡(jiǎn)要介紹:

(1)雙列直插封裝(DIP) 雙列直插封裝(Dual In-line Package,DIP),是上世紀(jì)70年代流行的封裝技術(shù),它具有適合PCB的穿孔安裝、易于PCB的布線和操作方便 等優(yōu)點(diǎn)。DIP又具有多種封裝結(jié)構(gòu)形式:多層陶瓷雙列直插式、單層陶瓷雙列直插式和引線框架式DIP。其中,引線框架式DIP又包含玻璃陶瓷封裝式、塑料包封結(jié)構(gòu)式以有陶瓷低熔玻璃封裝式3類。這種封裝技術(shù)的缺點(diǎn)是封裝尺寸大,封裝效率很低。例如,采用40根I/O引腳的塑料包封雙列直插式封裝的CPU,其芯片面積與封裝面積之比為1:80,遠(yuǎn)遠(yuǎn)低于1。采用這種封裝形式的典型芯片有Intel公司的8086、80286等。

(2)小尺寸封裝(SOP)塑料四邊引出扁平封裝(PQFP)這是上世紀(jì)80年代出現(xiàn)的芯片載體封裝,它包括陶瓷無引線芯片載體(Leadless Ceramic Chip Carrier ,LCCC)、塑料有引線芯片載體(Plastic Leaded Chip Carrier ,PLCC)、小尺寸封裝(Small Outline Package ,SOP)和塑料四邊引出扁平封裝(Plastic Quad Flat Package,PQFP)。這種芯片載體封裝技術(shù)大大提高了芯片的封裝效率,在一定程度上克服了雙列直插式封裝技術(shù)的不足。例如,以一種四邊引出扁平封裝(QFP)的CPU為例,它的芯片面積與封裝面積之比能達(dá)到1:7.8。

(3)球柵陣列(BGA)封裝 球柵陣列(Ball Grid Array Package,BGA)封裝技術(shù)是為滿足硅芯片的集成度的不斷提高,以及在集成度的提高對(duì)集成電路封裝更加嚴(yán)格的要求且I/O引腳和芯片功耗急劇增加的形勢(shì)下發(fā)展而來的。

3.企業(yè)的生產(chǎn)能力與PCB的設(shè)計(jì)

了解企業(yè)自身實(shí)際的生產(chǎn)能力,的推動(dòng)可制造性設(shè)計(jì)管理的重要組成部分。這項(xiàng)工作包括對(duì)企業(yè)的所有設(shè)備的能力進(jìn)行量化考察、規(guī)劃和制定規(guī)范指標(biāo)。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22867

    瀏覽量

    395013
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42908
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    芯片封裝曝光-芯片填充膠 #芯片封裝 #芯片膠 #PCB點(diǎn)膠 #芯片點(diǎn)膠

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月29日 15:17:19

    采用0.4mm封裝PCB設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《采用0.4mm封裝PCB設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 10:02 ?0次下載
    采用0.4mm<b class='flag-5'>封裝</b>的<b class='flag-5'>PCB設(shè)計(jì)</b>指南

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?372次閱讀

    MarsPCB導(dǎo)入DXF文件#封裝#國(guó)產(chǎn)PCB#芯片封裝#電子工程師#國(guó)產(chǎn)軟件#PCB設(shè)計(jì)

    軟件PCB設(shè)計(jì)
    上海為昕科技有限公司
    發(fā)布于 :2024年05月23日 16:18:56

    PADS2.7,如何將3D封裝PCB封裝綁定,然后再PCB設(shè)計(jì)時(shí)可直接調(diào)用?

    PADS2.7,如何將3D封裝PCB封裝綁定,然后再PCB設(shè)計(jì)時(shí)可直接調(diào)用?
    發(fā)表于 05-06 17:07

    Arduino繪制教程-1.軟件介紹#封裝#國(guó)產(chǎn)PCB#芯片封裝#電子工程師#國(guó)產(chǎn)軟件#PCB設(shè)計(jì)

    封裝PCB設(shè)計(jì)
    上海為昕科技有限公司
    發(fā)布于 :2024年04月22日 17:27:19

    PCB設(shè)計(jì)中的常見封裝

    (LandGridArray)地網(wǎng)陣列,LGA封裝芯片能被連接到電路板上(PCB)上或直接焊接至電路板上。與傳統(tǒng)針腳在集成電路上的封裝方式相比,可減少針腳損壞的問題并可增加腳
    的頭像 發(fā)表于 04-19 08:10 ?2062次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的常見<b class='flag-5'>封裝</b>

    多層pcb設(shè)計(jì)如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過孔?多層pcb設(shè)計(jì)過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設(shè)計(jì)已經(jīng)成為常見且重要的技術(shù)。多層PCB不僅可以提供更高的電路密度,
    的頭像 發(fā)表于 04-15 11:14 ?786次閱讀

    Bond Finger Soldermask鍵合指開窗 #pcb設(shè)計(jì) #芯片封裝 #板級(jí)EDA

    eda芯片封裝
    上海弘快科技有限公司
    發(fā)布于 :2024年03月14日 15:18:55

    PCB設(shè)計(jì)軟件有哪些 pcb設(shè)計(jì)軟件哪個(gè)好用

    Altium Designer是一款功能強(qiáng)大的PCB設(shè)計(jì)軟件,被廣泛地應(yīng)用于電子工程領(lǐng)域。它提供了完整的設(shè)計(jì)流程,包括原理圖設(shè)計(jì)、元件布局、線路布線和制造輸出等。它的用戶界面友好,易于上手,同時(shí)也提供了豐富的封裝和元件庫。此外,Altium Designer還集成了仿真
    的頭像 發(fā)表于 02-02 14:05 ?4807次閱讀

    Wire bonding 和Flip chip封裝#封裝#國(guó)產(chǎn) #PCB設(shè)計(jì)

    封裝PCB設(shè)計(jì)
    上海弘快科技有限公司
    發(fā)布于 :2023年12月28日 17:19:17

    芯片封裝引腳名稱自適應(yīng)顯示#芯片封裝#EDA #電子#電子工程師 #先進(jìn)封裝 #pcb設(shè)計(jì)

    PCB設(shè)計(jì)芯片封裝
    上海弘快科技有限公司
    發(fā)布于 :2023年11月30日 15:13:15

    PCB設(shè)計(jì)中,使用多層PCB板的主要原因

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)為什么要采用多層PCB結(jié)構(gòu)進(jìn)行?使用多層PCB板的主要原因。隨著芯片集成度的提高,芯片
    的頭像 發(fā)表于 11-24 09:16 ?705次閱讀
    在<b class='flag-5'>PCB設(shè)計(jì)</b>中,使用多層<b class='flag-5'>PCB</b>板的主要原因

    RedEDA CIS配置和封裝預(yù)覽功能#pcb設(shè)計(jì) #eda #原理圖 #電子工程師 #工業(yè)

    封裝PCB設(shè)計(jì)
    上海弘快科技有限公司
    發(fā)布于 :2023年11月23日 16:58:20

    FSPI的PCB設(shè)計(jì)

    FSPI的PCB設(shè)計(jì)
    的頭像 發(fā)表于 11-23 09:04 ?562次閱讀
    FSPI的<b class='flag-5'>PCB設(shè)計(jì)</b>