0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

詳解影響信號完整性不好的原因

云創(chuàng)硬見 ? 來源:云創(chuàng)硬見 ? 2020-04-30 09:24 ? 次閱讀

電阻的電壓降的影響——地電平(0電平)直流引起的低電平提高

圖中虛線為提高的情況。提高幅度與IC的功耗大小、IC密度、饋電方式、地線電阻(R) 、饋電的地線總電流有關。 ΔV地= ΔI× ΔR

信號線電阻的電壓降的影響

a) IC輸出管腳經(jīng)過印制導線或電纜到另一IC的輸入腳,輸出低電平電流在印制導線或電纜電阻上引起一個低電平的抬高,其值為ΔVOL=IOL×R 。 見圖中的上面一條虛線。

顯而易見,低電平的抬高與印制導線電阻值及輸出低電平電流有關,如下圖所示:

B點的低電平比A點的低電平高

注意:當IC輸出腳為低電平時,如果此器件不是驅(qū)動器, 而是一般器件,則由于輸出低電平電流太大, 遠大于器件手冊給出的值,輸出三極管將退出飽和區(qū),進入工作區(qū),

使輸出低電平抬高很多。如下圖中上面一條虛線所示:

決定因素:

端接方式

端接電阻大小

輸出管飽和深度

輸出管β值

b) IC輸出管腳經(jīng)過印制導線或電纜到另一個IC的輸入腳,輸出高電平電流在印制導線或電纜電阻上引起一個高電平的降低,其值為ΔVOH=IOH× R,見下圖中高電平上的下面虛線:

IOH由下列因素決定:端接方式、端接電平、端接電阻大小

R由下列因素決定:線寬、線厚、線長

顯而易見,高電平的降低與印制導線或電纜電阻值及輸出高電平電流有關,如下圖所示:

B點的高電平比A點的高電平要低

注意: IC輸出腳為高電平時, 如果此器件不是驅(qū)動器,而是一般器件, 則由于輸出高電平電流太大,遠大于器件手冊給出的值時,輸出管也會退出飽和區(qū),進入工作區(qū),使輸出高電平降低很多。如下圖中下面一條虛線所示:

電源線電阻的電壓降的影響

IC的電源電壓(如+3.3V),如果系統(tǒng)中存在差值,當小于+3.3V時, 輸出高電平將產(chǎn)生一個下降值, 如上圖中高電平上的虛線所示:

由于系統(tǒng)電源有集中電源和分散的電源模塊之分,此差值不同,由于IC功耗的大小、IC密度、饋電方式、電源線的饋電電阻值以及電源電流值,引起一個 ΔVCC (ΔVCC =ΔI×ΔR)

以上原因,使TTL信號波形變得離理想波形很遠了。 低電平大為提高了,高電平也大為降低了。 對這些值若不嚴加控制, 對系統(tǒng)工作的穩(wěn)定可靠工作是不利的。此外,結溫差,即不同功耗的器件的P-N結的溫度不同,還會影響高低電平及門檻電平的變化也會影響系統(tǒng)工作。

除上面所說的直流成分之外,更為重要的是系統(tǒng)是以極高頻率在工作,也就是說, 系統(tǒng)內(nèi)的器件、導線有各種頻率的, 各種轉(zhuǎn)換速率的信號在動作、傳遞。 首先是相互之間的信號電磁藕合 (串擾) 和信號在不同特性阻抗傳輸路徑上的反射, 以及電源, 地電平由于IC高頻轉(zhuǎn)換引起電流尖峰電平,使TTL信號波形變得更壞。

轉(zhuǎn)換噪聲

由于系統(tǒng)工作時, 器件以高頻轉(zhuǎn)換, 造成供電系統(tǒng)上有高頻率變化的電流尖峰,而供電的電源線路和地線路都可看成是很小的電阻、電感、電容元件。電流尖峰值太大, 在它們上面會產(chǎn)生較大的交流尖峰電壓,其電源上的尖峰電壓基本上會串擾到高電平上,而地電平上的尖峰電壓會串擾到低電平上,如下圖所示:IC內(nèi)部同樣存在這種尖峰電壓。

串擾噪聲

由于系統(tǒng)組裝越來越密, 印制導線之間的距離越來越近,鄰近導線上有高速轉(zhuǎn)換的電平信號。 如正跳變信號跳變的時間tr和負跳變的時間tf都很小,使得導線上已有信號上疊加一個較大的電磁藕合信號(串擾信號)。如下圖中較大的尖峰信號。這些信號還包括插頭座上的信號針之間的串擾信號以及電纜中信號之間的串擾。

決定因素:tr與tf值、線寬、線間距、(基材)介質(zhì)的厚度、介質(zhì)的介電常數(shù)、平行線長、重疊線長、插頭座信號針地針比、電纜信號線地線比。

反射噪聲

如果IC之間的互連線比較長 (復雜系統(tǒng)往往是這樣) ,線的特性阻抗又不均勻,或者終端沒有匹配,會引起反射,如果始端也不匹配, 則會來回 反射而造成振鈴。 如下圖所示:

決定因素:特性阻抗、匹配方式、失配大小

終端反射系數(shù)、始端反射系數(shù)、線長

邊沿畸變

如果信號頻率升高到一定程度,也就是器件工作頻率達到一定的高度極限,而且印制導線又較長或者負載電容較大時, tr ≥tw上升時間等于或大于脈沖寬度,信號畸變到?jīng)]有高低電平平頂或者遠離平頂。如下圖所示(實線):

舉例“仿真示波器實測”均可驗證。

決定因素:線寬、線長、基材介質(zhì)厚度、介質(zhì)介電常數(shù)、負載數(shù)、工作頻率(脈寬)、tr數(shù)字信號的變化。討論了上面七條,可見其畸變不容忽視。如果任其自流,不嚴加限制,造出來的系統(tǒng)不可能穩(wěn)定、可靠的工作。

lw

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 示波器
    +關注

    關注

    113

    文章

    6150

    瀏覽量

    184093
  • IC
    IC
    +關注

    關注

    36

    文章

    5841

    瀏覽量

    174939
  • 信號完整性
    +關注

    關注

    68

    文章

    1388

    瀏覽量

    95303
收藏 人收藏

    評論

    相關推薦

    信號完整性信號一致你還不知道嗎?#示波器 #信號完整性

    信號完整性
    安泰儀器維修
    發(fā)布于 :2024年09月25日 17:59:54

    高速電路中的信號完整性和電源完整性研究

    高速電路中的信號完整性和電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發(fā)表于 09-25 14:43 ?3次下載

    高速PCB信號完整性分析及應用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及應用.pdf》資料免費下載
    發(fā)表于 09-21 14:14 ?1次下載

    高速PCB信號完整性設計與分析

    高速PCB信號完整性設計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速PCB的信號完整性、電源完整性和電磁兼容研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB的信號完整性、電源完整性和電磁兼容研究.pdf》資料免費下載
    發(fā)表于 09-19 17:37 ?0次下載

    信號完整性設計落到實處

    ses信號完整性(SI)和電源完整性(PI)是PCB設計的關鍵,無論板速如何。仿真和指導原則雖有幫助,但難以覆蓋所有風險點。于博士的課程將系統(tǒng)化信號
    的頭像 發(fā)表于 08-30 12:29 ?225次閱讀
    把<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>設計落到實處

    信號完整性與電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?24次下載

    信號完整性與電源完整性-差分對的特性

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-差分對的特性.pdf》資料免費下載
    發(fā)表于 08-12 14:28 ?1次下載

    信號完整性與電源完整性-信號的串擾

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-信號的串擾.pdf》資料免費下載
    發(fā)表于 08-12 14:27 ?0次下載

    信號完整性與電源完整性 第一章 概論

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性 第一章 概論.pdf》資料免費下載
    發(fā)表于 08-09 14:49 ?1次下載

    什么是信號完整性

    在現(xiàn)代電子通信和數(shù)據(jù)處理系統(tǒng)中,信號完整性(Signal Integrity, SI)是一個至關重要的概念。它涉及信號在傳輸過程中的質(zhì)量保持,對于確保系統(tǒng)性能和穩(wěn)定性具有決定性的影響。本文將從
    的頭像 發(fā)表于 05-28 14:30 ?920次閱讀

    構建系統(tǒng)思維:信號完整性,看這一篇就夠了!

    信號完整性(Signal Integrity,SI)在電子工程領域中具有極其重要的意義,也是現(xiàn)代電子設計的核心考量因素之一,尤其在高速PCB設計、集成電路設計、通信系統(tǒng)設計等領域,對保證系統(tǒng)性
    發(fā)表于 03-05 17:16

    分析高速PCB設計信號完整性問題形成原因及方法解決

    信號完整性(Signal Integrity,簡稱SI)指的是信號線上的信號質(zhì)量。信號完整性差不
    發(fā)表于 01-11 15:31 ?714次閱讀

    信號完整性學習筆記

    信號完整性(Signal Integrity,SI)是指電路系統(tǒng)中信號的質(zhì)量,如果在要求的時間內(nèi),信號能不失真地從源端傳輸?shù)浇邮斩?,我們就稱該信號
    的頭像 發(fā)表于 12-01 11:26 ?1758次閱讀