重點(diǎn)
●高質(zhì)量DesignWare DDR PHY IP核為NVIDIA提供無與倫比的性能、延遲和電源效率
●DDR PHY支持DDR5/4的每個(gè)通道多個(gè)DIMM,滿足NVIDIA的網(wǎng)絡(luò)數(shù)據(jù)速率和內(nèi)存容量要求
●基于固件的現(xiàn)場可升級(jí)訓(xùn)練可提高通道的穩(wěn)定性和可靠性,并且有助于算法更新,從而降低采用新內(nèi)存協(xié)議的風(fēng)險(xiǎn)
新思科技(Synopsys)近日宣布,NVIDIA的網(wǎng)絡(luò)業(yè)務(wù)部門Mellanox將采用經(jīng)驗(yàn)證的DesignWare DDR5/4 PHY IP核,以滿足其針對(duì)高性能計(jì)算和人工智能應(yīng)用的InfiniBand網(wǎng)絡(luò)芯片不斷變化的內(nèi)存需求。NVIDIA正在高性能和云計(jì)算領(lǐng)域增加投入,憑借高達(dá)80位數(shù)據(jù)路徑和對(duì)每個(gè)通道多個(gè)DIMM的支持,DesignWare DDR5/4 IP核可滿足NVIDIA基本數(shù)據(jù)速率和內(nèi)存容量的要求。作為新思科技廣泛的內(nèi)存接口IP核組合的一部分,DesignWare DDR5/4 PHY IP核由控制器、PHY和各種工藝的驗(yàn)證IP核組成,支持所有必備功能,有助于Mellanox將這些IP核整合到其ASIC和芯片中,降低相關(guān)風(fēng)險(xiǎn)。
DesignWare DDR5/4 PHY IP核提供基于固件的訓(xùn)練,無需更改硬件即可進(jìn)行現(xiàn)場升級(jí),從而幫助客戶降低采用新協(xié)議的風(fēng)險(xiǎn)?;诠碳挠?xùn)練也有助于使用復(fù)雜的訓(xùn)練模式,在系統(tǒng)層面上支持最高裕度和通道可靠性。就功率效率而言,DDR5/4 PHY IP核提供多個(gè)低功率狀態(tài)、具有較短的退出延遲、多個(gè)預(yù)訓(xùn)練狀態(tài)和可實(shí)現(xiàn)動(dòng)態(tài)頻率調(diào)整功能。
“用于數(shù)據(jù)密集型網(wǎng)絡(luò)和人工智能應(yīng)用的高性能ASIC和芯片,需要可有效降低性能瓶頸的高帶寬片外存儲(chǔ)器技術(shù)。DesignWare DDR5/4 PHY IP核以最高數(shù)據(jù)速率運(yùn)行,具有基于固件的訓(xùn)練等差異化功能,使NVIDIA等公司能夠以更低的風(fēng)險(xiǎn)在其設(shè)計(jì)中部署最新功能?!?/p>
——John Koeter
解決方案事業(yè)部營銷高級(jí)副總裁 新思科技
“長期以來,我們一直將新思科技的高質(zhì)量IP核集成到我們的芯片中,因此我們選擇將DesignWare IP核整合到我們具有網(wǎng)絡(luò)計(jì)算功能的最新InfiniBand解決方案中。新思科技的DDR PHY IP核是市面上的最佳解決方案,既能滿足我們嚴(yán)格的內(nèi)存需求,也能為我們提供實(shí)現(xiàn)差異化產(chǎn)品所需的質(zhì)量、容量和性能。”
——Shlomit Weiss
Mellanox業(yè)務(wù)工程部高級(jí)副總裁 NVIDIA
-
NVIDIA
+關(guān)注
關(guān)注
14文章
4818瀏覽量
102650 -
人工智能
+關(guān)注
關(guān)注
1789文章
46401瀏覽量
236643 -
網(wǎng)絡(luò)芯片
+關(guān)注
關(guān)注
0文章
30瀏覽量
12083
原文標(biāo)題:NVIDIA采用DesignWare DDR IP核,支持高性能云計(jì)算網(wǎng)絡(luò)芯片
文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論