0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)師你知道嗎?在制造中出現(xiàn)問題的數(shù)據(jù)

PCB設(shè)計(jì) ? 來源:PCB設(shè)計(jì) ? 作者:PCB設(shè)計(jì) ? 2020-08-31 13:51 ? 次閱讀

PCB設(shè)計(jì)師總是檢查是否可以使用當(dāng)前設(shè)計(jì)數(shù)據(jù)進(jìn)行制造。但是,利用圖形設(shè)計(jì)CAD進(jìn)行的檢查主要基于電路信號來確認(rèn)圖案連接。因此,當(dāng)前情況是設(shè)計(jì)者在PCB板的制造過程中目視檢查問題點(diǎn)。
因此,我們總結(jié)了3個(gè)在制造過程中經(jīng)常出現(xiàn)的問題。知道這一點(diǎn)可以提高設(shè)計(jì)技能和良率。請嘗試將它們使用在將來的PCB制造中。

1小心銅箔和走線導(dǎo)體間隙

確保實(shí)心銅箔和圖案之間的導(dǎo)體間隙為0.1mm以上。

如果固體銅箔和線路之間的間隙距離太近,則蝕刻溶液將不容易進(jìn)入銅箔之間,結(jié)果,不能形成正確的走線圖案,并且電路短路的可能性將增加。

通常,通過從覆銅層壓板的頂部和底部噴涂蝕刻溶液并刮去多余的銅箔以形成走線圖案來形成PCB線路板。在銅箔面積較小的區(qū)域(例如總線配線)中,蝕刻溶液將進(jìn)入圖案之間并溶解銅。

為了根據(jù)設(shè)計(jì)數(shù)據(jù)形成圖案,實(shí)心圖案與布線或連接盤之間的間隙應(yīng)為最小間隙的“0.2mm或更大。

l確保實(shí)心銅箔和圖案之間的間隙至少為0.2mm。

2小心銳角,微小形狀和微小間隙

避免尖銳的角度和微小的形狀,填充微小的間隙并輸出數(shù)據(jù)。

這是因?yàn)槿绻麍D案數(shù)據(jù)具有銳角,微小的形狀或微小的間隙(以下稱為“條子”),則可能導(dǎo)致短路或斷線。
細(xì)長條的形狀使干膜在蝕刻過程中容易剝離。剝落的干膜變成灰塵,可能會(huì)漂浮在加工化學(xué)品中并粘附到其他基材上。結(jié)果,形成不期望的圖案,并且在最壞的情況下,它可能引起短路或斷開。
在設(shè)計(jì)中,讓我們檢查一下網(wǎng)之間的間隙。

l讓我們使自動(dòng)實(shí)體的線寬盡可能粗。

l在制造之前打印Gerber數(shù)據(jù),并目視檢查條子。

3注意拼板間距寬度

標(biāo)準(zhǔn)設(shè)計(jì)的拼板間距寬度為2.0毫米。

由于狹縫是在與外部處理相同的時(shí)間進(jìn)行處理的,因此它是使用銑刀頭進(jìn)行處理的。在使用軟質(zhì)基材的主流FR-1時(shí)代,標(biāo)準(zhǔn)的縫隙寬度為“ 1.0 mm”,但是現(xiàn)在比FR-1堅(jiān)硬的FR-4成為標(biāo)準(zhǔn),因此必須使用厚的鑼刀??p隙寬度為“ 2.0mm”為標(biāo)準(zhǔn)。

即使到現(xiàn)在,仍存在諸如φ1.0mm之類的細(xì)銑刀,但細(xì)銑刀卻容易斷裂,因?yàn)樗鼈內(nèi)菀讛嗔?。另外,由于必須降低加工運(yùn)動(dòng)速度以使其不會(huì)破裂,因此總的制造時(shí)間會(huì)增加并且成本會(huì)增加,因此不建議這樣做。

l標(biāo)準(zhǔn)拼板間隙寬度為“ 2.0mm”。

l也可以使用狹縫寬度“ 1.0mm”。但是,請盡可能避免使用它。

上述的部分目前PCB設(shè)計(jì)常見的問題,華秋DFM致力提高PCB設(shè)計(jì)與制造效率。使用華秋DFM,技術(shù)小白也可對設(shè)計(jì)隱患一鍵秒殺,從源頭降低制造風(fēng)險(xiǎn),提供最合理的制造成本,為你的PCB制造降本增效。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22867

    瀏覽量

    395013
  • PCB布板規(guī)則
    +關(guān)注

    關(guān)注

    0

    文章

    38

    瀏覽量

    12515
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1423

    瀏覽量

    51398
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4662

    瀏覽量

    84978
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4304
收藏 人收藏

    評論

    相關(guān)推薦

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策
    發(fā)表于 03-26 21:42

    【高手問答】13:向資深PCB設(shè)計(jì)師取經(jīng):如何設(shè)計(jì)高速PCB

    向資深PCB設(shè)計(jì)師取經(jīng):如何設(shè)計(jì)高速PCB高手問答第十三期 小編導(dǎo)讀: 本期的高手問答(9月22日~9月30日) 我們請來了擁有6年高速PCB設(shè)計(jì)工作經(jīng)驗(yàn)的的simon來給大家說說關(guān)于PCB
    發(fā)表于 09-22 09:39

    基于高速FPGA的PCB設(shè)計(jì)技術(shù)介紹

    從事的電路設(shè)計(jì)那樣輕松。設(shè)計(jì)最終能夠正常工作、有人對性能作出肯定之前,PCB設(shè)計(jì)師都面臨著許多新的挑戰(zhàn)。這正是目前高速PCB設(shè)計(jì)的現(xiàn)狀--設(shè)計(jì)規(guī)則和設(shè)計(jì)指南不斷發(fā)展,如果幸運(yùn)的話,它們會(huì)形成一個(gè)成功
    發(fā)表于 07-10 06:22

    影響制造過程中的PCB設(shè)計(jì)步驟

    不僅可以使您成為更好的設(shè)計(jì)師,還可以幫助您創(chuàng)建更多 有效的開發(fā)過程。盡管您的電路板制造應(yīng)是整個(gè)設(shè)計(jì)過程的參考依據(jù),但以下是PCB設(shè)計(jì)步驟的清單,這些步驟將幫助您的合同制造商(CM)建
    發(fā)表于 10-27 15:25

    如何避免PCB設(shè)計(jì)中出現(xiàn)電磁問題

    。另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計(jì)人員必須確保減少電磁能的產(chǎn)生,使干擾最小。避免PCB設(shè)計(jì)中出現(xiàn)電磁問題的7個(gè)技巧技巧1:
    發(fā)表于 06-07 15:46

    PCB設(shè)計(jì)的十大黃金法則,知道幾條?

    前商用PCB設(shè)計(jì)誕生以來,大多沒有任何改變,且廣泛適用于各種PCB設(shè)計(jì)項(xiàng)目,無論是對年輕的電子設(shè)計(jì)工程還是更為成熟的電路板制造商,都具有極大的指導(dǎo)性作用。本文以下內(nèi)容介紹了電子設(shè)計(jì)工
    發(fā)表于 04-11 16:28

    高頻PCB設(shè)計(jì)過程中出現(xiàn)電源噪聲的解決辦法

    高頻PCB設(shè)計(jì)過程中出現(xiàn)電源噪聲的解決辦法,感興趣的小伙伴們可以看看。
    發(fā)表于 07-26 15:18 ?0次下載

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策,如題。
    發(fā)表于 12-16 22:07 ?0次下載

    PCB設(shè)計(jì)師如何處理高濃度的熱量和噪音?

    PCB設(shè)計(jì)師必須處理更高濃度的熱量和噪音,這會(huì)對敏感部件造成威脅,影響相鄰結(jié)構(gòu)以及整個(gè)系統(tǒng)的功能。就像孩子一樣,看著的父母平行停放在一個(gè)非常緊張的地方,也可以分配可容忍的力量,只要你記住堅(jiān)實(shí)的設(shè)計(jì)技術(shù),只需要最小的分配損失。
    的頭像 發(fā)表于 07-23 09:22 ?1538次閱讀

    全球頂尖PCB設(shè)計(jì)師的作品如何?

    由于我們要求AltiumLive 2017的演示者:年度PCB設(shè)計(jì)峰會(huì),我們結(jié)識了幾位PCB設(shè)計(jì)師來自世界各地的鼓舞人心的工作。其中一位設(shè)計(jì)師是來自Square Kilometer Array
    的頭像 發(fā)表于 07-23 11:37 ?3449次閱讀

    pcb設(shè)計(jì)的小技巧知道嗎

    電源平面的處理,PCB設(shè)計(jì)中占有很重要的地位。
    的頭像 發(fā)表于 12-11 17:17 ?1614次閱讀
    <b class='flag-5'>pcb設(shè)計(jì)</b>的小技巧<b class='flag-5'>你</b><b class='flag-5'>知道嗎</b>

    PCB設(shè)計(jì)師必學(xué)的5個(gè)PCB設(shè)計(jì)指南

    紙上或任何物理形式上設(shè)計(jì)真實(shí)的電路板的關(guān)鍵是什么?讓我們探討設(shè)計(jì)一個(gè)可制造,功能可靠的PCB時(shí)需要了解的前5個(gè)設(shè)計(jì)指南。 工程的5大PCB設(shè)計(jì)
    的頭像 發(fā)表于 10-16 11:24 ?3371次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)師</b>必學(xué)的5個(gè)<b class='flag-5'>PCB設(shè)計(jì)</b>指南

    避免PCB設(shè)計(jì)中出現(xiàn)電磁問題的7個(gè)技巧

    PCB設(shè)計(jì)中,經(jīng)常出現(xiàn)電磁問題,如何有效避免呢,有以下七個(gè)小技巧。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。
    的頭像 發(fā)表于 03-31 17:37 ?736次閱讀
    避免<b class='flag-5'>在</b><b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中出現(xiàn)</b>電磁問題的7個(gè)技巧

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策 .zip

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策
    發(fā)表于 12-30 09:22 ?49次下載

    5大高精密多層pcb的特點(diǎn)知道嗎

    5大高精密多層pcb的特點(diǎn)知道嗎
    的頭像 發(fā)表于 12-08 16:10 ?801次閱讀