0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

射頻PCB布線準則用來抑制噪聲

PCB打樣 ? 2020-09-20 15:08 ? 次閱讀

從雷達到WiFi和對講機,RF設(shè)計已成為我們?nèi)粘I钪械墓潭ㄔO(shè)備,從而使RF PCB布線指南成為我們?nèi)粘TO(shè)計中的固定設(shè)備。射頻范圍內(nèi)的頻率范圍從數(shù)千到數(shù)十億Hz,并且這些頻率存在于大量的模擬/混合信號設(shè)備中。板不必出現(xiàn)在通信設(shè)備中即可被歸類為RF電路,但是許多相同的設(shè)計規(guī)則將適用。

射頻PCB布線指南:射頻信號和您的疊層

布線RF板以確保信號完整性與設(shè)計正確的層堆棧和鋪設(shè)走線一樣重要。通過在PCB中放置正確的疊層,可以抑制信號線中的傳輸線效應(yīng)。

雖然通常根據(jù)數(shù)字信號進行討論,但是當走線用作傳輸線時,阻抗不連續(xù)處的信號反射會影響模擬信號。當沿著互連的傳播延遲大于模擬信號振蕩周期的四分之一時,您將需要擔心傳輸線的影響,并確保跡線阻抗匹配。

盡管模擬信號跡線中的反射信號會自然衰減,但模擬跡線會不斷被諧波源泵浦,如果在阻抗不連續(xù)處反射,反射信號會在跡線中形成駐波。信號走線中的自然衰減只會衰減共振時的最大振幅,而不能完全消除共振。

傳輸線上的任何模擬信號諧振都可以沿著走線形成駐波(取決于幾何形狀),從而產(chǎn)生高振幅電場,該電場可以在電路板的其他區(qū)域引發(fā)噪聲。如果走線與源和負載組件的阻抗匹配,則可以消除此問題。

那么,如何確保走線始終保持阻抗匹配?首先,應(yīng)在層堆疊中使用阻抗控制設(shè)計。這樣可以確保在信號層中布線的走線在特定公差范圍內(nèi)具有定義的值。您只需要擔心源和負載組件的阻抗與此值匹配。換句話說,如果互連末端的一個組件的阻抗與信號走線的阻抗不同,則必須補償該組件的阻抗,而不是走線本身。

一些射頻路由基礎(chǔ)知識

由于走線的阻抗非常重要,因此您的布線技術(shù)應(yīng)考慮與以下因素有關(guān)的所有因素:

l 來自其他走線/組件的EMI,對外部振蕩磁場的敏感性以及電路板輻射的EMI

l 電源與地之間的去耦

l 防止射頻信號走線之間的耦合

l 任何會增加走線,電源和負載之間的阻抗失配的因素

l 防止會強烈輻射到電路板其他區(qū)域或外部電路板的共振

l 避免尖銳的形狀以消除阻抗不連續(xù)

l RF信號使用屏蔽走線

l 通過同一層和其他層上的間隙將RF跡線分開

在高頻下,RF信號可能會影響其他電路,也可能會受到其他信號的影響。這就是保護射頻走線重要的原因。關(guān)鍵方法包括良好的接地,屏蔽和濾波。

盡管這是一個很高的要求,但您無法始終滿足所有要求。以下幾點應(yīng)引起更多關(guān)注,取決于您的電路板的特定應(yīng)用。

盡管RF PCB布線指南的清單很廣泛,但以下是一些需要考慮的重要指南:

為了抑制從電路到電源網(wǎng)絡(luò)的輻射,可以使用接地的過孔將電源層包圍。將電源平面放置在兩個接地平面之間也是一個好主意,因為這將使整個板上的電源平面和接地平面充分解耦。

對于更高頻率的RF電路,承載模擬信號的走線將需要很短,以防止傳輸線影響。線之間的間距應(yīng)盡可能大,并且不應(yīng)在很長的距離內(nèi)將它們靠近布置。平行微帶走線之間的耦合隨著平行布線距離的增加和分離距離的減小而增加。

一旦計算出給定疊層所需的走線幾何形狀,就應(yīng)盡量減少走線上的過孔使用,因為每個過孔都會增加互連的阻抗。除了增加阻抗外,過孔上留下的任何短線都將充當高頻諧振器。為了防止在存根中形成駐波,因為存根中的諧振信號可以充當強輻射體或天線,因此應(yīng)對通孔進行反向鉆孔。

如果需要將RF信號線布線到另一層,則可以并聯(lián)使用兩個過孔,以使總的額外電感和阻抗最小化。并聯(lián)的兩個通孔的總阻抗和電感為單個通孔的一半。當由于布線限制而需要在RF信號線中放置彎頭時,您將需要使用至少為走線寬度3倍的彎頭半徑。這將最小化因彎曲走線而引起的阻抗變化。

射頻板作為混合信號設(shè)備

除非您的RF板是多板系統(tǒng)的一部分,否則您的RF PCB可能是混合信號設(shè)備。有些設(shè)備是例外,例如RF放大器。因此,在使用這些系統(tǒng)時,您將需要考慮標準的混合信號設(shè)計技術(shù)。其中一些設(shè)備將具有無線功能,因此無線設(shè)計規(guī)則也將在您的設(shè)計過程中發(fā)揮作用。

對于RF設(shè)備,您可能會在電路板上包括其他支持RF組件并提供更多功能的模擬電路。在這種情況下,您應(yīng)該嘗試將敏感的RF組件與其他模擬組件分開,以避免將模擬返回信號路由到敏感的RF電路塊下面。

您需要遵循混合信號設(shè)計的最佳實踐,包括正確分割接地層,小心放置混合信號IC以及正確布置模擬電源和接地部分。您的目標應(yīng)該是減少數(shù)字部分的噪聲,使其不耦合到RF模擬部分,反之亦然。如果要設(shè)計這種類型的板,請注意一些用于布線混合信號PCB的基本規(guī)則。

出色的仿真程序包可從PCB設(shè)計程序包中獲取數(shù)據(jù),可輕松確定適合特定應(yīng)用的最佳設(shè)計選擇。射頻設(shè)計中有很多問題要考慮,因為正確的設(shè)計選擇在很大程度上取決于主要工作頻率,以及射頻板是否真的是混合信號板。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 印制電路板
    +關(guān)注

    關(guān)注

    14

    文章

    949

    瀏覽量

    40602
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2968

    瀏覽量

    21611
  • 電路板打樣
    +關(guān)注

    關(guān)注

    3

    文章

    375

    瀏覽量

    4660
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4305
收藏 人收藏

    評論

    相關(guān)推薦

    昆山精鼎電子射頻電路PCB設(shè)計技巧

    由于射頻(RF)電路為分布參數(shù)電路,在電路的實際工作中容易產(chǎn)生趨膚效應(yīng)和耦合效應(yīng),所以在實際的PCB設(shè)計中,會發(fā)現(xiàn)電路中的干擾輻射難以控制。 如:數(shù)字電路和模擬電路之間相互干擾、供電電源的噪聲干擾
    發(fā)表于 08-20 11:44

    消除共模噪聲的秘密武器-共模抑制

    一、什么是共模抑制比?共模抑制比(CMRR)是衡量放大器對共模信號抑制能力的一個關(guān)鍵指標,是用來描述設(shè)備抵御共模信號影響的能力。共模信號是指同時存在于兩個輸入端并具有相同大小和相位的信
    的頭像 發(fā)表于 06-04 08:10 ?2769次閱讀
    消除共模<b class='flag-5'>噪聲</b>的秘密武器-共模<b class='flag-5'>抑制</b>比

    示波器噪聲抑制技巧

    示波器噪聲抑制是確保測量準確性和波形清晰度的重要環(huán)節(jié)。噪聲可能來自多種源頭,包括電源線、信號源、示波器本身以及外部電磁干擾等。
    的頭像 發(fā)表于 05-20 15:40 ?1050次閱讀

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個PCB電源布線的技巧,幫助大家在設(shè)
    發(fā)表于 05-16 11:50 ?1551次閱讀

    如何抑制和減少電子噪聲影響?

    電子噪聲的來源多種多樣,對電子設(shè)備的功能和性能產(chǎn)生了重大的影響。如何抑制和減少這些電子噪聲的影響,在如今的電子設(shè)計中尤為重要。
    的頭像 發(fā)表于 03-27 10:29 ?961次閱讀
    如何<b class='flag-5'>抑制</b>和減少電子<b class='flag-5'>噪聲</b>影響?

    噪聲抑制的原理 用EMI濾波器抑制噪聲的方法

    噪聲抑制的原理主要基于聲波的相消性干涉,通過產(chǎn)生與原始噪聲波相位相反的聲波來達到降低噪聲水平的效果。
    的頭像 發(fā)表于 02-22 18:25 ?1877次閱讀
    <b class='flag-5'>噪聲</b><b class='flag-5'>抑制</b>的原理 用EMI濾波器<b class='flag-5'>抑制</b><b class='flag-5'>噪聲</b>的方法

    pcb設(shè)計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計布局布線原則及規(guī)則有哪些?PCB設(shè)計六大布線規(guī)則。在PCB設(shè)計中,
    的頭像 發(fā)表于 01-22 09:23 ?1986次閱讀

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動布局布線。但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可以讓自己的設(shè)計完美無缺。
    發(fā)表于 01-02 15:58 ?624次閱讀

    PCB的DDR4布線指南和PCB的架構(gòu)改進

    PCB的DDR4布線指南和PCB的架構(gòu)改進
    的頭像 發(fā)表于 12-07 15:15 ?2309次閱讀

    31條PCB設(shè)計布線技巧!

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    的頭像 發(fā)表于 12-05 19:40 ?1354次閱讀
    31條<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>布線</b>技巧!

    高效差分對布線指南:提高 PCB 布線速度

    高效差分對布線指南:提高 PCB 布線速度
    的頭像 發(fā)表于 11-29 16:00 ?3499次閱讀
    高效差分對<b class='flag-5'>布線</b>指南:提高 <b class='flag-5'>PCB</b> <b class='flag-5'>布線</b>速度

    面向電路的噪聲耦合抑制技術(shù)

    面向電路的噪聲耦合抑制技術(shù)
    的頭像 發(fā)表于 11-29 15:56 ?581次閱讀
    面向電路的<b class='flag-5'>噪聲</b>耦合<b class='flag-5'>抑制</b>技術(shù)

    關(guān)于PCB布局和布線的設(shè)計技巧

    隨著PCB 尺寸要求越來越小,器件密度要求越來越高,PCB 設(shè)計的難度也越來越大。如何實現(xiàn)PCB 高的布通率以及縮短設(shè)計時間,在這筆者談?wù)剬?b class='flag-5'>PCB 規(guī)劃、布局和
    發(fā)表于 11-09 15:24 ?407次閱讀

    開關(guān)電源的五種紋波噪聲如何抑制

    紋波噪聲。這種噪聲會對電路穩(wěn)定性、噪聲抑制、射頻干擾等方面產(chǎn)生很大影響,因此必須加以抑制。本文將
    的頭像 發(fā)表于 11-06 10:13 ?1094次閱讀

    PCB布線對模擬信號傳輸?shù)挠绊懭绾畏治?/a>

    PCB布線對模擬信號傳輸?shù)挠绊懭绾畏治?,如何區(qū)分信號傳輸過程中引入的噪聲布線導(dǎo)致還是運放器件導(dǎo)致? PCB
    的頭像 發(fā)表于 10-31 14:34 ?858次閱讀