0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AXI總線實時配置sysGen子系統(tǒng)仿真實驗

電子設(shè)計 ? 來源:CSDN 博主 ? 作者:沒落騎士 ? 2021-01-02 09:17 ? 次閱讀

利用ZYNQ驗證算法的一大優(yōu)勢在于,可以在上位機發(fā)送指令借助CPU的控制能力和C語言易開發(fā)特點,實時配置算法模塊的工作模式、參數(shù)等對來對其算法模塊性能進行全面的評估。最重要的是無需重新綜合硬件模塊。

接著上篇該系列博文,在sysGen中設(shè)計模塊功能為:根據(jù)模式選擇輸入,來完成乘2或除2兩種運算,0乘1除。

o4YBAF9uJhOAaSWWAAPpRIPgdzM643.png

測試激勵選用From Workspace模塊,從MATLAB工作空間導(dǎo)入數(shù)據(jù)。利用MALTAB腳本可以非常容易地生成任意數(shù)據(jù)集,極大體現(xiàn)了sysGen開發(fā)的優(yōu)勢。

pIYBAF9uJhSADRVZAAA4oCJTxGM260.png

設(shè)計完成調(diào)用xilinx waveform viewer,兩種運算行為仿真波形如下:

o4YBAF9uJhaABXf2AADeP7i_dC8124.png

pIYBAF9uJheAMFQyAAECJOES_Ds419.png

功能驗證無誤,關(guān)鍵的一點是讓mode端口以AXI總線形式傳遞數(shù)據(jù)。

o4YBAF9uJhiAQ9ZlAABICeij3AI562.png

現(xiàn)在將sysGen算法子系統(tǒng)生成IP核,并導(dǎo)出到IP Integrator中作為CPU外設(shè)。

pIYBAF9uJh2AB3jTAAYhBNg3l5A399.png

可以看到multi_div_constant模塊多出一個multi_div_constant_s_axi總線接口集。該接口遵循AXI-Lite總線規(guī)則,用于配置IP核內(nèi)部控制寄存器。硬件系統(tǒng)設(shè)計完畢,導(dǎo)出硬件啟動SDK。當(dāng)新建工程后,能看到AXI總線驅(qū)動自動添加進來了。

pIYBAF9uJh-AIc64AAF7wosA_fM806.png

multi_div_constant_hw.h內(nèi)部為AXI-Lite總線寄存器地址,multi_div_constant.c內(nèi)是驅(qū)動函數(shù)的具體實現(xiàn)。

o4YBAF9uJiOAAgSlAARyZ7dFaGA359.png

C代碼對算法模塊進行板級驗證:

o4YBAF9uJiWAY_QoAAFBKkcxpAk089.png

啟動Debug,點擊運行查看軟件運行結(jié)果和AXI-Stream總線時序波形。

pIYBAF9uJiaAPOMtAAF2vTg3_90022.png

o4YBAF9uJiiAag59AAFPdWPYKBM121.png

o4YBAF9uJiuAYcVSAAJBZJkEKl4595.png

SDK中串口打印結(jié)果及Memory窗口查看DDR接收緩存絕對地址。

pIYBAF9uJi2ACjFbAAIoojSeaPM485.png

正確啟動了兩次DMA環(huán)回傳輸,第一次算法模塊工作在乘2模式,第二次則除2.C代碼中測試返回數(shù)據(jù)與生成測試數(shù)據(jù)關(guān)系無誤,DDR絕對地址數(shù)據(jù)也別正確更新。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5275

    瀏覽量

    119678
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10781

    瀏覽量

    210517
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2152

    瀏覽量

    120739
  • AXI總線
    +關(guān)注

    關(guān)注

    0

    文章

    66

    瀏覽量

    14232
  • Zynq
    +關(guān)注

    關(guān)注

    9

    文章

    607

    瀏覽量

    47084
收藏 人收藏

    評論

    相關(guān)推薦

    解決方案丨EasyGo新能源系統(tǒng)實時仿真應(yīng)用

    ,向實時仿真機箱發(fā)出控制信號,構(gòu)成閉環(huán)的實驗系統(tǒng),用于進行控制理論實驗課程。▍MIL信號轉(zhuǎn)接盒用于仿真
    發(fā)表于 10-18 09:37

    PPEC-HIL 三相整流逆變實時仿真測試

    的可靠性。 為便于進行比較測試實驗,控制部分統(tǒng)一采用PPEC芯片進行控制。本次測試我們將被控部分(真實三相整流逆變功率電路板和載入三相整流逆變拓撲的EasyGo實時仿真器NetBox)
    發(fā)表于 10-12 15:40

    教學(xué)驗證丨BUCK電路仿真驗證

    的可靠性。 為便于進行比較測試實驗,控制部分統(tǒng)一采用攜帶PPEC芯片的控制器。本次測試我們將被控部分(真實BUCK功率電路板和載入BUCK拓撲的EasyGo實時仿真器NetBox)的參
    發(fā)表于 09-05 10:47

    EasyGo 實時仿真 NetBox 操作指南

    NetBox 是一款基于FPGA架構(gòu)的一體化電力電子實時仿真產(chǎn)品,能夠以納秒級運行電力電子系統(tǒng)模型,搭配上EasyGoDesksim軟件,可使用實時調(diào)參、數(shù)據(jù)記錄等功能,更高效的進行硬
    的頭像 發(fā)表于 09-04 18:30 ?368次閱讀

    教學(xué)驗證篇丨PPEC+HIL 單相逆變仿真驗證

    ,配備完備的課程實驗指導(dǎo)書,提供多種方案匹配您的科研/教學(xué)模式。今天為大家分享的是“基于EasyGo實時仿真平臺的PPEC-HIL單相逆變仿真實驗
    發(fā)表于 08-09 10:25

    教學(xué)驗證篇丨PPEC+HIL DAB仿真驗證

    ,配備完備的課程實驗指導(dǎo)書,提供多種方案匹配您的科研/教學(xué)模式。今天為大家分享的是基于PPEC控制單元和EasyGo實時仿真平臺,對DAB電路進行的真實
    發(fā)表于 07-18 14:38

    SoC設(shè)計中總線協(xié)議AXI4與AXI3的主要區(qū)別詳解

    AXI4和AXI3是高級擴展接口(Advanced eXtensible Interface)的兩個不同版本,它們都是用于SoC(System on Chip)設(shè)計中的總線協(xié)議,用于處理器和其它外設(shè)之間的高速數(shù)據(jù)傳輸。
    的頭像 發(fā)表于 05-10 11:29 ?5344次閱讀
    SoC設(shè)計中<b class='flag-5'>總線</b>協(xié)議<b class='flag-5'>AXI</b>4與<b class='flag-5'>AXI</b>3的主要區(qū)別詳解

    實時仿真板卡SimuCard*

    SimuCard是實時仿真卡產(chǎn)品系列,適用于微秒級步長、自定義硬件仿真邏輯模型,以及高通量數(shù)據(jù)通信仿真應(yīng)用場合。SimuCard可與工業(yè)現(xiàn)場硬件構(gòu)架平臺結(jié)合,運用特有的部分動態(tài)重
    發(fā)表于 04-25 13:02

    FPGA通過AXI總線讀寫DDR3實現(xiàn)方式

    AXI總線由一些核心組成,包括AXI主處理器接口(AXI4)、AXI處理器到協(xié)處理器接口(AXI
    發(fā)表于 04-18 11:41 ?1141次閱讀

    DSP軟件 MATLAB仿真實驗報告

    電子發(fā)燒友網(wǎng)站提供《DSP軟件 MATLAB仿真實驗報告.pdf》資料免費下載
    發(fā)表于 03-24 09:49 ?10次下載

    電力電子實時仿真實驗室,助力高等教育信息化建設(shè)

    電力電子實時仿真實驗室隨著數(shù)字技術(shù)的飛速發(fā)展,傳統(tǒng)實驗室的資源受限和效率低下已經(jīng)不能滿足科研和工程實踐的需求。同時,一些領(lǐng)域的研究和實驗具有高風(fēng)險、高代價或不可逆性,不適宜在
    的頭像 發(fā)表于 12-27 08:22 ?992次閱讀
    電力電子<b class='flag-5'>實時</b><b class='flag-5'>仿真實驗</b>室,助力高等教育信息化建設(shè)

    AXI總線協(xié)議總結(jié)

    在介紹AXI之前,先簡單說一下總線、 接口 以及協(xié)議的含義 總線、接口和協(xié)議,這三個詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。 總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)
    的頭像 發(fā)表于 12-16 15:55 ?713次閱讀

    高校電力電子實時仿真創(chuàng)新實驗系統(tǒng)解決方案

    電力電子實時仿真實驗系統(tǒng)是一種基于V型架構(gòu)構(gòu)建的實驗系統(tǒng),是現(xiàn)有各種教學(xué)與科研實驗室的數(shù)字化和虛
    的頭像 發(fā)表于 12-04 10:52 ?662次閱讀
    高校電力電子<b class='flag-5'>實時</b><b class='flag-5'>仿真</b>創(chuàng)新<b class='flag-5'>實驗</b><b class='flag-5'>系統(tǒng)</b>解決方案

    怎么用ADL5317進行multisim仿真實驗

    怎么用ADL5317進行multisim 仿真實驗?沒找到spice model.
    發(fā)表于 11-23 08:10

    AXI傳輸數(shù)據(jù)的過程

    AXI4為例,有AXI full/lite/stream之分。 在Xilinx系列FPGA及其有關(guān)IP核中,經(jīng)常見到AXI總線接口,AXI
    的頭像 發(fā)表于 10-31 15:37 ?997次閱讀
    <b class='flag-5'>AXI</b>傳輸數(shù)據(jù)的過程