0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計(jì)改動(dòng)原理圖 未改動(dòng)(部分)的元器件布局發(fā)生變化的原因

PCB線路板打樣 ? 來(lái)源:凡億PCB培訓(xùn) ? 作者:凡億PCB培訓(xùn) ? 2020-10-22 09:51 ? 次閱讀

Altium原理圖更新時(shí),未改變?cè)?,?a href="http://srfitnesspt.com/v/tag/82/" target="_blank">PCB出現(xiàn)改動(dòng)的解決方法

pcb設(shè)計(jì)時(shí),改動(dòng)原理圖,修改完成后,導(dǎo)入PCB過(guò)程中,發(fā)現(xiàn)PCB中未改動(dòng)(部分)的元器件 布局發(fā)生了變化,沒(méi)改動(dòng)的元件跑到了“room”中去了;這時(shí),需要把元件重新將其歸位,給工作帶來(lái)了很大的麻煩,若原理圖需多次修改,將增加很大的工作量,每次都要重新移回原始的布好的地方 ,拖慢進(jìn)程。解決方法如下:

方法一:

在原理圖進(jìn)行更新時(shí),對(duì)于不需要改動(dòng)的器件和連接,在更新確認(rèn)表里面,將其前面的“對(duì)號(hào)”去掉。(這種方法較為牽強(qiáng),相當(dāng)?shù)穆闊┯掷速M(fèi)時(shí)間)

方法二:整體修改

出現(xiàn)此現(xiàn)象的原因是因?yàn)槠骷谠韴D和PCB中的“唯一ID“不一致所致。即使標(biāo)號(hào)一致, AD里 還有一個(gè)叫做 “唯一ID” 的項(xiàng) , 如下圖:

這個(gè)ID號(hào)必需一樣了, 更新時(shí)才不會(huì)影響布局,反之,則元件到處亂跑。

1. 若是個(gè)個(gè)別的元件ID不同,可以手動(dòng)修改;在PCB元件屬性中, 填入比原理圖多一個(gè)“\”的ID號(hào)即可。

2. 如果是很多元件的ID不一致,可以使用AD的 “器件連結(jié)” 功能批量修改(快捷鍵 C K);

3. 左邊是原理圖中ID ,右邊是PCB中不對(duì)應(yīng)的ID,選中“》”,再執(zhí)行更新;

注意選擇移動(dòng)的時(shí)候,一定要左右一一對(duì)應(yīng),否則會(huì)把不應(yīng)該連結(jié)的器件連結(jié)了。

4. 完成后, 再?gòu)脑韴D更新到PCB的時(shí)候, 就不會(huì)出現(xiàn)沒(méi)改到的元件也會(huì)到處亂跑了。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22867

    瀏覽量

    395013
  • 元器件
    +關(guān)注

    關(guān)注

    112

    文章

    4666

    瀏覽量

    91705
  • altium
    +關(guān)注

    關(guān)注

    46

    文章

    938

    瀏覽量

    117940
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    orcad繪制原理圖與放置新元器件#pcb設(shè)計(jì)

    原理圖PCB設(shè)計(jì)
    凡億_PCB
    發(fā)布于 :2021年07月20日 19:25:33

    采用AD604級(jí)聯(lián)方式放大小信號(hào)輸入信號(hào)頻率發(fā)生變化時(shí)輸出信號(hào)幅度也發(fā)生變化

    大家好,麻煩問(wèn)一個(gè)問(wèn)題,希望得到解答:1、我采用AD604級(jí)聯(lián)方式放大小信號(hào),但是我發(fā)現(xiàn)我的輸入信號(hào)頻率發(fā)生變化時(shí),我的輸出信號(hào)幅度也發(fā)生變化。。604的-3DB是40MHZ的啊,好無(wú)奈。。大神幫忙看看希望得到解答。。
    發(fā)表于 09-05 14:32

    AD7124-4供電電壓發(fā)生變化

    我采用4線制測(cè)PT電阻,采用STC8位5V單片機(jī)來(lái)控制AD7124-4,單片機(jī)沒(méi)有焊接里,給AD7124-4供電的1.8V和3.3V正常,焊上單片機(jī)后,AD7124供電電壓發(fā)生變化,為4.25V,請(qǐng)問(wèn)這是什么 問(wèn)題?如何解決。在些附件。
    發(fā)表于 01-02 11:25

    原理圖更新PCB時(shí)未改動(dòng)元器件布局發(fā)生變化

    PCB布局、布線完工之后,由于設(shè)計(jì)功能,發(fā)現(xiàn)不完善時(shí), 原理圖部分功能需要改動(dòng),再改原理圖,修改
    發(fā)表于 07-19 07:32

    Altium Designer PCB設(shè)計(jì)元器件自動(dòng)布局部分歸納總結(jié)

    制作PCB時(shí),首先確定電路板的大小,形狀,然后是確定元器件的安裝位置,通常是采用自動(dòng)布局與手動(dòng)布局相結(jié)合的方式,那么今天我就把Altium Designer
    發(fā)表于 07-22 08:21

    ALtium原理圖更新時(shí),未改變?cè)?,?b class='flag-5'>PCB出現(xiàn)改動(dòng)的解決方法

    Pcb設(shè)計(jì)時(shí),改動(dòng)原理圖,修改完成后,導(dǎo)入PCB過(guò)程中,發(fā)現(xiàn)PCB未改動(dòng)
    發(fā)表于 09-29 14:04

    PCB設(shè)計(jì)中需要注意哪些問(wèn)題?PCB元器件布局要求有哪些?

    PCB設(shè)計(jì)中需要注意哪些問(wèn)題?PCB元器件布局要求有哪些?
    發(fā)表于 04-21 07:12

    采用AD604級(jí)聯(lián)方式放大小信號(hào),輸入信號(hào)頻率發(fā)生變化時(shí)輸出信號(hào)幅度也發(fā)生變化原因?

    大家好,麻煩問(wèn)一個(gè)問(wèn)題,希望得到解答: 1、我采用AD604級(jí)聯(lián)方式放大小信號(hào),但是我發(fā)現(xiàn)我的輸入信號(hào)頻率發(fā)生變化時(shí),我的輸出信號(hào)幅度也發(fā)生變化。。604的-3DB是40MHZ的啊,好無(wú)奈。大神幫忙看看 希望得到解答。
    發(fā)表于 11-21 07:03

    測(cè)試發(fā)現(xiàn)ADG711BR的off狀態(tài)阻抗在開關(guān)一次后發(fā)生變化是什么原因?

    測(cè)試發(fā)現(xiàn)ADG711BR的off狀態(tài)阻抗在開關(guān)一次后發(fā)生變化,是什么原因? ADG711作為峰值保持電路的放電開關(guān),如果ADG711始終處于off,則峰值保持不受影響。如果開關(guān)一次后,峰值保持信號(hào)發(fā)生變化,懷疑發(fā)現(xiàn)ADG711B
    發(fā)表于 11-28 08:05

    改動(dòng)燈絲供電電路

    改動(dòng)燈絲供電電路
    發(fā)表于 05-13 14:16 ?721次閱讀
    <b class='flag-5'>改動(dòng)</b>燈絲供電電路<b class='flag-5'>圖</b>

    歐洲現(xiàn)行的能效分級(jí)制度將繼續(xù)發(fā)生變化

    歐洲現(xiàn)行的能效分級(jí)制度將繼續(xù)發(fā)生變化 2009年12月10日 - 今年春季,我寫了篇名為“歐洲現(xiàn)行的能效分級(jí)制度將會(huì)發(fā)生變化”的博客
    發(fā)表于 01-07 13:05 ?804次閱讀

    PCB設(shè)計(jì)元器件布局

    PCB設(shè)計(jì) 在任何開關(guān)電源設(shè)計(jì)中,PCB板的物理設(shè)計(jì)都是最后一個(gè)環(huán)節(jié),如果設(shè)計(jì)方法不當(dāng),PCB可能會(huì)輻射過(guò)多的電磁干擾,造成電源工作不穩(wěn)定,以下針對(duì)各個(gè)步驟中所需注意的事項(xiàng)進(jìn)行分析。 從原理圖
    的頭像 發(fā)表于 12-02 09:26 ?2856次閱讀

    PCB元器件布局的十天技巧詳細(xì)說(shuō)明

    PCB設(shè)計(jì),既是科學(xué)也是藝術(shù)。其中有非常多關(guān)于布線線寬、布線疊層、原理圖等等相關(guān)的技術(shù)規(guī)范,但當(dāng)你涉及到PCB設(shè)計(jì)中具有藝術(shù)特質(zhì)元器件布局問(wèn)
    發(fā)表于 02-12 12:06 ?4140次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>元器件</b><b class='flag-5'>布局</b>的十天技巧詳細(xì)說(shuō)明

    硬盤盤符順序發(fā)生變化原因及其解決方案

    在服務(wù)器裝配了LSI HBA卡和PMC RAID卡的前提下,安裝Linux操作系統(tǒng)或重啟Linux操作系統(tǒng)后,硬盤盤符的順序發(fā)生變化,影響服務(wù)器的正常使用。
    的頭像 發(fā)表于 12-29 10:13 ?1.1w次閱讀

    為什么說(shuō)元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南

    為什么說(shuō)元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南? 元器件布線布局
    的頭像 發(fā)表于 12-21 11:31 ?859次閱讀