0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何解決芯片在正常工作狀態(tài)下經(jīng)常出現(xiàn)的亞穩(wěn)態(tài)問題?

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2020-10-22 18:00 ? 次閱讀

本文是一篇詳細(xì)介紹ISSCC2020會(huì)議上一篇有關(guān)亞穩(wěn)態(tài)解決方案的文章,該技術(shù)也使得FPGA在較高頻率下的時(shí)序收斂成為了可能。亞穩(wěn)態(tài)問題是芯片設(shè)計(jì)和FPGA設(shè)計(jì)中常見的問題,隨著FPGA的發(fā)展,時(shí)序問題已經(jīng)成為一個(gè)越來越難的挑戰(zhàn)。單bit線網(wǎng)和邏輯通路扇出在巨大的芯片上擴(kuò)散,而布線資源有限,這使得傳統(tǒng)的時(shí)序收斂成為一場噩夢(mèng)。在同步設(shè)計(jì)上實(shí)現(xiàn)時(shí)序收斂的傳統(tǒng)技術(shù)一個(gè)接一個(gè)地碰壁,未能實(shí)現(xiàn)規(guī)?;?。

Xilinx和Achronix在其新一代FPGA中解決了這一問題,在傳統(tǒng)的邏輯和布線結(jié)構(gòu)的基礎(chǔ)上增加了片上網(wǎng)絡(luò)(NoC)。NoC本質(zhì)上改變了游戲規(guī)則,因?yàn)檎麄€(gè)芯片不再需要在一個(gè)巨大的神奇匯流中實(shí)現(xiàn)時(shí)序收斂?,F(xiàn)在,更小的同步塊可以通過NoC傳遞數(shù)據(jù),減輕了傳統(tǒng)布線結(jié)構(gòu)的負(fù)擔(dān),并將原來巨大的設(shè)計(jì)自動(dòng)化工具問題分解成更小的、可管理的塊。在進(jìn)行NoC布線的兩家供應(yīng)商中,Xilinx和Achronix中,Achronix聲稱通過其二維跨芯片AXI實(shí)現(xiàn)了最快的NoC。NoC中的每一行或每一列都實(shí)現(xiàn)為兩個(gè)工作在2 Ghz的256位單向AXI通道,同時(shí)在每個(gè)方向上提供512 Gbps數(shù)據(jù)流量。Speedster的NoC總共有197個(gè)端點(diǎn),產(chǎn)生27 Tbps的聚合帶寬,比FPGA的傳統(tǒng)按位布線資源少了很多。

本文從一篇芯片設(shè)計(jì)頂會(huì)(ISSCC2020)文章中設(shè)計(jì)的一款解決低電壓亞穩(wěn)態(tài)問題的同步器作為著眼點(diǎn),試圖還原NoC架構(gòu)引入FPGA芯片后對(duì)FPGA的時(shí)序收斂起到積極作用的全過程。報(bào)告視頻非常精彩,深入淺出,環(huán)環(huán)相扣,娓娓道來。歡迎大家留言討論。

昨天剛結(jié)束的ICAC2020線上會(huì)議,高峰期在線人數(shù)高達(dá)1.6萬人,筆者有幸抽空聽了半個(gè)下午,其中完整的聽完了本文中所提到的亞穩(wěn)態(tài)相關(guān)的一個(gè)會(huì)議。該報(bào)告是由上海交通大學(xué)的何衛(wèi)鋒博士做的,有關(guān)ICAC2020的詳細(xì)信息請(qǐng)搜索微信“ICAC Workshop”詳細(xì)了解。

報(bào)告相關(guān)文章的信息: Chuxiong Lin, Weifeng He, Yanan Sun, Zhigang Mao, Bingxi Pei, Mingoo Seok, “A Near-Threshold-Voltage Network-on-Chip with a Metastability Error Detection and Correction Technique for Supporting a Quad-Voltage/Frequency-Domain Ultra-Low-Power System-on-a-Chip,” IEEE International Solid-State Circuits Conference (ISSCC), 2020. 完整報(bào)告視頻如下(25分鐘):

隨著物聯(lián)網(wǎng)機(jī)器人、無人機(jī)、可穿戴/植入設(shè)備等低功耗便攜式設(shè)備越來越普及,超低功耗SoC芯片技術(shù)也面臨著越來越大的挑戰(zhàn)。為了降低這些SoC芯片的功耗,人們提出了如上圖所示的各種技術(shù)。其中,近閾值低電壓技術(shù)就是其中最受關(guān)注的一種。在超低電壓下,可以很大程度的降低芯片的功耗,但隨之帶來了可靠性降低的代價(jià)。在上述SoC芯片中,往往具有多個(gè)電壓頻率域。由于超低電壓下工藝等因素帶來的任意兩個(gè)時(shí)鐘之間相位關(guān)系的不確定性,導(dǎo)致芯片在正常工作狀態(tài)下經(jīng)常會(huì)出現(xiàn)亞穩(wěn)態(tài)問題。 什么是亞穩(wěn)態(tài)?

當(dāng)一個(gè)信號(hào)從Tx時(shí)鐘域傳遞到Rx時(shí)鐘域時(shí),因?yàn)門x_clk和Rx_clk時(shí)鐘信號(hào)相位的不確定性,就有可能會(huì)造成數(shù)據(jù)信號(hào)D的上升沿會(huì)落在Rx_clk時(shí)鐘上升沿的變化范圍內(nèi),如果D信號(hào)的翻轉(zhuǎn)(上升沿或下降沿)和Rx_clk的上升沿(采樣沿)靠的足夠近的時(shí)候,就會(huì)造成了采樣出來的信號(hào)Q會(huì)出現(xiàn)非0非1的中間狀態(tài),如果信號(hào)Q這種非0非1的狀態(tài)持續(xù)時(shí)間超過了Rx_clk的時(shí)鐘周期,我們就稱Q信號(hào)的這種非0非1的狀態(tài)是亞穩(wěn)態(tài)。

傳統(tǒng)解決亞穩(wěn)態(tài)的方法是采用上圖中“打兩拍”同步器的方法。這種方法可以有效的降低出現(xiàn)亞穩(wěn)態(tài)的幾率,但不能完全避免出現(xiàn)亞穩(wěn)態(tài)的情況。隨著電壓的降低,亞穩(wěn)態(tài)出現(xiàn)的幾率越來越大。而傳統(tǒng)的同步器無法解決上圖中同步器的輸入端出現(xiàn)亞穩(wěn)態(tài)的情況,因此文章就提出了一種能夠解決同步器輸入端出現(xiàn)亞穩(wěn)態(tài)情況的方案。 芯片中跨時(shí)鐘域信號(hào)的解決方法就是加同步器,一個(gè)同步器不行,那就再加一個(gè)。 亞穩(wěn)態(tài)窗口

以接收時(shí)鐘沿為基準(zhǔn),以接收端時(shí)鐘Tclk的頻率作為將數(shù)據(jù)從亞穩(wěn)態(tài)到穩(wěn)定狀態(tài)的一個(gè)分辨時(shí)間。當(dāng)數(shù)據(jù)D的翻轉(zhuǎn)在上圖中黃色的亞穩(wěn)態(tài)的窗口之內(nèi)時(shí),意味著同步器是無法在一個(gè)時(shí)鐘周期內(nèi)將D信號(hào)從亞穩(wěn)態(tài)恢復(fù)為穩(wěn)定狀態(tài)。而對(duì)應(yīng)的黃色區(qū)域的這個(gè)窗口,就稱為是亞穩(wěn)態(tài)窗口。 作者采用蒙特卡洛仿真了一下在65nm工藝下,電壓從1.5V降低到0.4V的過程中,亞穩(wěn)態(tài)問題出現(xiàn)的幾率增大了11倍。

作者提出了上圖中雙采樣的比較電路,可通過調(diào)整Rx_clk和Rx_clkd中間的相位差Wi,分成了五種情況來說明是否出現(xiàn)了亞穩(wěn)態(tài)的情況。進(jìn)而對(duì)如何控制亞穩(wěn)態(tài)的出現(xiàn)進(jìn)行評(píng)估和分析。 如果出現(xiàn)了亞穩(wěn)態(tài),可以要求發(fā)送端再重傳一次信號(hào),但無法從根本上解決亞穩(wěn)態(tài)問題,亞穩(wěn)態(tài)問題還是會(huì)過一段時(shí)間后再次出現(xiàn)。為了從根本上解決出現(xiàn)亞穩(wěn)態(tài)的問題,定義了下圖中兩次亞穩(wěn)態(tài)出現(xiàn)的時(shí)間間隔TTM。降低電路中出現(xiàn)亞穩(wěn)態(tài)出現(xiàn)的概率,就相當(dāng)于是增大TTM的值。

為了增大TTM的值,可以考慮采樣時(shí)鐘上升沿與被采樣數(shù)據(jù)翻轉(zhuǎn)沿的相位偏差,根據(jù)這個(gè)偏差可以將電路出現(xiàn)亞穩(wěn)態(tài)的概率分類為Class-A和Class-B,還得到一個(gè)這兩種狀態(tài)下相位偏差的閾值。這樣整個(gè)問題就轉(zhuǎn)換為想辦法當(dāng)相位偏差處在Class-B的時(shí)候,想辦法將其相位偏差轉(zhuǎn)換到Class-A狀態(tài)。

因此,解決辦法就是在同步器電路中添加移相器。始終保證采樣時(shí)鐘上升沿與被采樣數(shù)據(jù)翻轉(zhuǎn)沿的相位偏差處在Class-A的狀態(tài)。作者設(shè)計(jì)了一個(gè)叫MEDAC的同步器單元,可以自動(dòng)檢測到是否即將出現(xiàn)亞穩(wěn)態(tài)并實(shí)時(shí)對(duì)相位偏差進(jìn)行調(diào)整。工作原理如下:當(dāng)電路通過計(jì)數(shù)器TTM Timer發(fā)現(xiàn)該計(jì)數(shù)器的值小于了上圖中的TTM閾值時(shí),Phase selector模塊就會(huì)驅(qū)動(dòng)Phase shifter去調(diào)整Rx_clkd信號(hào)與Tx_data之間的相位偏差,使其相移偏差從Class-B狀態(tài)轉(zhuǎn)換到Class-A狀態(tài)。從而降低了電路出現(xiàn)亞穩(wěn)態(tài)的風(fēng)險(xiǎn)。

把MEDAC同步器單元應(yīng)用于異步FIFO中。

再把該異步FIFO應(yīng)用于一款四個(gè)Router的NOC芯片中。

NoC芯片的結(jié)構(gòu)和芯片圖如下:

在測試了4G個(gè)數(shù)據(jù)包后,得到了很好的測試結(jié)果。在1V電壓下,亞穩(wěn)態(tài)出現(xiàn)的概率下降了幾十倍,在0.4V電壓下,亞穩(wěn)態(tài)出現(xiàn)的概率下降幾千倍。很好的解決了亞穩(wěn)態(tài)問題。

原文標(biāo)題:帶有同步器的NoC結(jié)構(gòu)是解決FPGA高速時(shí)序收斂的關(guān)鍵原因嗎?

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21573

    瀏覽量

    600687
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50026

    瀏覽量

    419799
  • 電路
    +關(guān)注

    關(guān)注

    172

    文章

    5818

    瀏覽量

    171631

原文標(biāo)題:帶有同步器的NoC結(jié)構(gòu)是解決FPGA高速時(shí)序收斂的關(guān)鍵原因嗎?

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ON狀態(tài)下高壓側(cè)開關(guān)開路負(fù)載檢測應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《ON狀態(tài)下高壓側(cè)開關(guān)開路負(fù)載檢測應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 10:19 ?0次下載
    ON<b class='flag-5'>狀態(tài)下</b>高壓側(cè)開關(guān)開路負(fù)載檢測應(yīng)用說明

    tvp5150am1 RST腳經(jīng)常出現(xiàn)復(fù)位不正常,為什么?

    最近設(shè)計(jì)的一塊電路板,TVP5150頻繁出現(xiàn)問題,具體原因還沒查到,現(xiàn)象總結(jié)在這里,希望大家?guī)兔Ψ治?b class='flag-5'>下 1、RST腳經(jīng)常出現(xiàn)復(fù)位不正常,電壓值在1.2----3.3V之間。 2、sc
    發(fā)表于 09-12 06:23

    使用OPA129構(gòu)建了一個(gè)電荷放大器,6腳輸出經(jīng)常出現(xiàn)尖峰的原因?

    使用OPA129構(gòu)建了一個(gè)電荷放大器,電路圖和出現(xiàn)的問題如附件中所示。 根據(jù)芯片手冊(cè)給出的電荷放大電路,構(gòu)建了如下所示的電路 但是在使用過程中,6腳輸出經(jīng)常出現(xiàn)尖峰,如下圖所示 請(qǐng)問這是什么原因造成的,有什么辦法能抑制這種
    發(fā)表于 08-30 06:33

    穩(wěn)態(tài)觸發(fā)器的兩個(gè)工作狀態(tài)是什么

    ,另一個(gè)狀態(tài)是暫態(tài)狀態(tài)。在穩(wěn)定狀態(tài)下,觸發(fā)器保持其輸出狀態(tài)不變;在暫態(tài)狀態(tài)下,觸發(fā)器的輸出狀態(tài)會(huì)
    的頭像 發(fā)表于 08-22 10:11 ?273次閱讀

    CY8C5868LTI沒有在正常狀態(tài)下工作,原因是什么?

    通電后,KITPROG3 STATUS LED 閃爍。 我們有另一塊 EVK 板,它工作正常,KITPROG3 STATUS LED 沒有閃爍。 根據(jù) CYW920829M2EVK 和 CY8C5868LTI 的數(shù)據(jù)手冊(cè),我猜可能是 CY8C5868LTI 沒有在
    發(fā)表于 07-24 07:36

    數(shù)字電路中的亞穩(wěn)態(tài)是什么

    在數(shù)字電路的設(shè)計(jì)與實(shí)現(xiàn)中,亞穩(wěn)態(tài)是一個(gè)不可忽視的現(xiàn)象。它可能由多種因素引發(fā),對(duì)電路的穩(wěn)定性和可靠性產(chǎn)生嚴(yán)重影響。本文將深入探討數(shù)字電路中亞穩(wěn)態(tài)的概念、產(chǎn)生原因、影響以及應(yīng)對(duì)策略,以期為讀者提供全面而深入的理解。
    的頭像 發(fā)表于 05-21 15:29 ?974次閱讀

    STM8S003F3經(jīng)常出現(xiàn)僵死或者是丟程序的問題,怎么解決?

    最近做項(xiàng)目用到STM8S003F3。發(fā)現(xiàn)經(jīng)常出現(xiàn)僵死或者是丟程序的問題。重啟無效。使用的IAR開發(fā)環(huán)境。。重新燒錄以后又正常使用。。VCAP上用的是1UF電容。。RST上是4.7K+104。。供電用LDO3.3V應(yīng)該很穩(wěn)定。不知道為什么會(huì)
    發(fā)表于 05-10 06:37

    STM8L052芯片在停機(jī)halt模式RTC還能夠正常運(yùn)行嗎?

    問題:STM8L052芯片在停機(jī)halt模式RTC還能夠正常運(yùn)行嗎?現(xiàn)在的情況是運(yùn)行狀態(tài)RTC時(shí)鐘運(yùn)行正常,但是進(jìn)入停機(jī)
    發(fā)表于 04-17 07:13

    復(fù)位信號(hào)存在亞穩(wěn)態(tài),有危險(xiǎn)嗎?

    復(fù)位信號(hào)存在亞穩(wěn)態(tài),有危險(xiǎn)嗎? 復(fù)位信號(hào)在電子設(shè)備中起著重要的作用,它用于使設(shè)備回到初始狀態(tài),以確保設(shè)備的正常運(yùn)行。然而,我們有時(shí)會(huì)發(fā)現(xiàn)復(fù)位信號(hào)存在亞穩(wěn)態(tài),這意味著信號(hào)在一定時(shí)間內(nèi)未能
    的頭像 發(fā)表于 01-16 16:25 ?427次閱讀

    全數(shù)字感應(yīng)加熱設(shè)備經(jīng)常出現(xiàn)的幾種故障及其解決方法

    全數(shù)字感應(yīng)加熱設(shè)備經(jīng)常出現(xiàn)的集中故障及其解決方法
    的頭像 發(fā)表于 12-13 10:33 ?758次閱讀

    AD7656經(jīng)常出現(xiàn)燒壞的原因?怎么處理?

    我們產(chǎn)品上使用的AD7656芯片比較多,但經(jīng)常出現(xiàn)AD器件燒壞情況,基本特征是供電電壓±15V、+5V會(huì)出現(xiàn)掉電情況。自己也做了一些工作: 1.只上電+5V電源,+15電源端顯示有4
    發(fā)表于 12-12 07:02

    數(shù)字電路中的亞穩(wěn)態(tài)產(chǎn)生原因

    亞穩(wěn)態(tài)是指觸發(fā)器的輸入信號(hào)無法在規(guī)定時(shí)間內(nèi)達(dá)到一個(gè)確定的狀態(tài),導(dǎo)致輸出振蕩,最終會(huì)在某個(gè)不確定的時(shí)間產(chǎn)生不確定的輸出,可能是0,也可能是1,導(dǎo)致輸出結(jié)果不可靠。
    的頭像 發(fā)表于 11-22 18:26 ?1772次閱讀
    數(shù)字電路中的<b class='flag-5'>亞穩(wěn)態(tài)</b>產(chǎn)生原因

    高頻開關(guān)電源在高溫狀態(tài)下,如何快速散熱呢?

    高頻開關(guān)電源在高溫狀態(tài)下,如何快速散熱呢? 高頻開關(guān)電源在高溫狀態(tài)下,快速散熱是確保電源正常工作和延長電源使用壽命的關(guān)鍵。高溫環(huán)境,電源內(nèi)
    的頭像 發(fā)表于 11-16 11:17 ?578次閱讀

    FPGA項(xiàng)目開發(fā)之同步信號(hào)和亞穩(wěn)態(tài)

    因?yàn)?b class='flag-5'>亞穩(wěn)態(tài)事件的發(fā)生而出現(xiàn)不正確的數(shù)據(jù)。 當(dāng)然,很明顯的一個(gè)情況就是輸入信號(hào)與內(nèi)部時(shí)鐘是異步的,在同一個(gè)時(shí)鐘域中的構(gòu)成還不是很清楚。我們可以使用一些簡單的規(guī)則;如果時(shí)鐘是公共時(shí)鐘的整數(shù)除法,我們就在
    發(fā)表于 11-03 10:36

    怎么解決亞穩(wěn)態(tài)出現(xiàn)?

    亞穩(wěn)態(tài)
    jf_44903265
    發(fā)布于 :2023年10月31日 17:40:44