0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計:時鐘與地址/控制信號波形之間的位置關(guān)系

PCB線路板打樣 ? 來源:一博科技 ? 作者:袁波 ? 2021-04-13 17:28 ? 次閱讀

高速先生前幾期的自媒體文章里多次提到了時序,并且也寫了很多時序方面的文章,這些文章都從不同的角度對時序的概念進行了闡述。作者讀完之后深受啟發(fā),這里,作者也把自己對時序的理解表達出來,供網(wǎng)友們參考。

接觸到時序概念,是從學(xué)習(xí)DDR布線開始的。作者以前只知道一個差分對里面的兩根線需要等長,等長的原因是保證P和N兩根線上傳輸?shù)?a target="_blank">信號同時到達接收端,這樣就不會有共模信號的出現(xiàn)。然而,在DDR實際布線中,難點在于各組信號間的線長匹配。

我們知道,DDR的四組信號之中,地址/命令/控制信號都是參考時鐘信號的,數(shù)據(jù)信號參考DQS。具體來說,就是要這些信號波形的相對位置之間存在一定的約束。時鐘與地址/命令,控制之間的波形位置對應(yīng)關(guān)系如下,如下圖1:

圖1

從圖1可以看出,理想情況下,地址/命令,控制信號的波形邊沿應(yīng)該和時鐘信號的下降沿對齊,這樣才能保證時鐘信號的上升沿在地址/命令信號的中間位置,只有這樣,信號傳輸?shù)浇邮斩藶榻r間和保持時間留足裕量。圖一中的灰色窗口就是不確定區(qū)域,也是我們在PCB設(shè)計的時候需要考慮的,一般我們可以通過查看芯片Datesheet來查閱Prelaunch的最小值與最大值,這個是芯片本身的參數(shù),與布線無關(guān)。說了這么多,系統(tǒng)在工作的時候,時鐘與地址/控制信號波形之間的位置關(guān)系到底是什么樣的呢?讓給我們來看看下圖2

圖2

上圖2中,綠色的是時鐘信號波形,紫色的是地址信號??梢钥吹?,地址/命令,控制信號并不像時鐘信號那樣是周期性的,但它的位寬是時鐘周期的整數(shù)倍,信號邊沿都是要和時鐘信號的下降沿對齊的,如果不能對齊,至少在時鐘信號下降沿附近。

同樣的,數(shù)據(jù)信號是參考DQS的,DQS又是參考時鐘信號的,它們之間的位置關(guān)系如下圖所示,圖3是時鐘信號與DQS之間的時序關(guān)系;圖4是DQS與DQ之間的時序關(guān)系。

圖3

圖4

從上圖可以看出,理想情況下,DQS的波形邊沿與時鐘信號的邊沿是應(yīng)該對齊的。對于數(shù)據(jù)信號來說,由于是DDR,雙倍數(shù)據(jù)速率,時鐘波形的上升沿和下降沿都能觸發(fā)數(shù)據(jù),為保證這一點,必須保證DQS信號波形邊沿在DQ波形的中間位置。芯片工作時,這些相對位置都會出現(xiàn)一定的偏移,這些偏移量是芯片本身的屬性,相關(guān)延時參數(shù)在芯片手冊上可以查找。

理論聯(lián)系實際,我們還是來看看芯片在實際工作的時候,這幾組信號之間的相對位置是不是我們上面說的那樣。

圖5

上圖中紅色波形時DQS信號,黃色是數(shù)據(jù)信號,可見,數(shù)據(jù)信號在翻轉(zhuǎn)的時候,邊沿基本上都在DQS脈沖的中間位置,這也保證了接收端在讀取信號的時候有充足的建立時間與保持時間。

綜上所述,本篇文章定性的介紹了一下DDR各組信號之間的時序關(guān)系,沒有做定量計算。在實際的時序仿真中,重點在于能夠在芯片手冊上找到這些時序參數(shù),并理解這些時序參數(shù)的含義。最后通過評估建立時間與保持時間的裕量來判定系統(tǒng)時序是否符合要求。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22852

    瀏覽量

    394835
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    701

    瀏覽量

    65093
  • 控制信號
    +關(guān)注

    關(guān)注

    0

    文章

    160

    瀏覽量

    11935
  • 時鐘信號
    +關(guān)注

    關(guān)注

    4

    文章

    440

    瀏覽量

    28465
  • 共模信號
    +關(guān)注

    關(guān)注

    1

    文章

    84

    瀏覽量

    14098
收藏 人收藏

    評論

    相關(guān)推薦

    時鐘信號地址同時到達接收端,仿真具體波形分析

    大家會說是要讓同組信號同時到達接收端,好讓接收芯片能夠同時處理這些信號。那么,時鐘信號地址同時到達接收端,
    的頭像 發(fā)表于 03-05 09:08 ?1w次閱讀
    <b class='flag-5'>時鐘</b><b class='flag-5'>信號</b>和<b class='flag-5'>地址</b>同時到達接收端,仿真具體<b class='flag-5'>波形</b>分析

    PCB設(shè)計中的時鐘處理

    現(xiàn)在做數(shù)字電路方面的工作,每個板子上都有很多路的時鐘信號,而且時鐘信號線貫穿整條pcb,造成輻射超標,我想大家給我些
    發(fā)表于 11-07 09:45

    基于信號完整性分析的高速PCB設(shè)計

    要盡可能減小不同性質(zhì)信號之間的并行長度,加寬它們之間的間距,改變某些線的線寬和高度。當然,影響串擾的因素還有許多,比如電流流向、干擾源信號頻率上升時間等,應(yīng)綜合考慮。結(jié)語在本次
    發(fā)表于 01-07 11:30

    pcb設(shè)計中的DDR布線

      在pcb設(shè)計中占有舉足輕重的地位,設(shè)計成功的關(guān)鍵就是要保證系統(tǒng)有充足的時序裕量。要保證系統(tǒng)的時序,線長匹配又是一個重要的環(huán)節(jié)。我們來回顧一下,,線長匹配的基本原則是:地址控制/命令信號
    發(fā)表于 09-19 16:21

    PCB設(shè)計怎么控制DDR線長匹配來保證時序

    ?!   D2 時鐘信號地址信號波形  上面的波形我們似乎看不出
    發(fā)表于 09-20 10:59

    PCB設(shè)計電流與線寬的關(guān)系總結(jié)

    PCB電流與線寬有何關(guān)系PCB設(shè)計銅鉑厚度、線寬和電流有何關(guān)系?PCB設(shè)計時銅箔厚度,走線寬度和電流有何
    發(fā)表于 09-30 08:28

    電流與PCB設(shè)計的線寬有何關(guān)系

    電流與PCB設(shè)計的線寬有何關(guān)系?電流與PCB設(shè)計的銅鉑厚度有何關(guān)系
    發(fā)表于 10-09 08:16

    PCB設(shè)計時應(yīng)該怎么做?控制DDR線長匹配來保證時序

    /命令信號時鐘做等長。數(shù)據(jù)信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達接收端,好讓接收芯片能夠同時處理這些信號。那么,
    發(fā)表于 03-23 10:05 ?1517次閱讀
    在<b class='flag-5'>PCB設(shè)計</b>時應(yīng)該怎么做?<b class='flag-5'>控制</b>DDR線長匹配來保證時序

    PCB設(shè)計中如何避免時鐘偏斜

    偏斜 時鐘偏斜是一種現(xiàn)象,其中時鐘信號以不同的間隔到達不同的目的地。時鐘信號通常用于 PCB 設(shè)
    的頭像 發(fā)表于 09-16 22:59 ?2196次閱讀

    PCB設(shè)計軟件Altium Designer下載地址

    PCB設(shè)計軟件Altium Designer下載地址
    發(fā)表于 05-20 15:29 ?45次下載

    ESP8266矩陣時鐘PCB設(shè)計

    電子發(fā)燒友網(wǎng)站提供《ESP8266矩陣時鐘PCB設(shè)計.zip》資料免費下載
    發(fā)表于 08-05 10:24 ?7次下載
    ESP8266矩陣<b class='flag-5'>時鐘</b><b class='flag-5'>PCB設(shè)計</b>

    高速信號pcb設(shè)計中的布局

    可以很好的決定布線的走向和結(jié)構(gòu),電源與地之間的分割,以及電磁干擾和噪聲的控制。 不過在理解高速PCB設(shè)計前,需要知道什么是高速信號。 一般如果符合以下幾點,那它就可以被認為是高速
    的頭像 發(fā)表于 11-06 10:04 ?722次閱讀
    高速<b class='flag-5'>信號</b><b class='flag-5'>pcb設(shè)計</b>中的布局

    信號的時域波形和頻譜間的關(guān)系

    信號的時域波形和頻譜間的關(guān)系信號處理領(lǐng)域的核心內(nèi)容之一。本文將從信號的基本概念、時域和頻域的定義、傅里葉變換、時域
    的頭像 發(fā)表于 06-03 09:33 ?1005次閱讀

    信號的時域波形和頻譜間的關(guān)系是什么

    描述了信號在不同頻率成分上的分布。理解時域波形和頻譜之間關(guān)系,對于信號的分析、處理和傳輸具有重要意義。 基本概念 2.1
    的頭像 發(fā)表于 07-15 14:27 ?523次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    。以下是它們之間關(guān)系PCB設(shè)計PCB制板的關(guān)系 1. PCB設(shè)計
    的頭像 發(fā)表于 08-12 10:04 ?367次閱讀