0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)鐘信號(hào)和地址同時(shí)到達(dá)接收端,仿真具體波形分析

貿(mào)澤電子設(shè)計(jì)圈 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-03-05 09:08 ? 次閱讀

布線在設(shè)計(jì)中占有舉足輕重的地位,設(shè)計(jì)成功的關(guān)鍵就是要保證系統(tǒng)有充足的時(shí)序裕量。要保證系統(tǒng)的時(shí)序,線長(zhǎng)匹配又是一個(gè)重要的環(huán)節(jié)。我們來回顧一下,布線,線長(zhǎng)匹配的基本原則是:地址,控制/命令信號(hào)時(shí)鐘做等長(zhǎng)。數(shù)據(jù)信號(hào)與DQS做等長(zhǎng)。為啥要做等長(zhǎng)?大家會(huì)說是要讓同組信號(hào)同時(shí)到達(dá)接收端,好讓接收芯片能夠同時(shí)處理這些信號(hào)。那么,時(shí)鐘信號(hào)和地址同時(shí)到達(dá)接收端,波形的對(duì)應(yīng)關(guān)系是什么樣的呢?我們通過仿真來看一下具體波形。

建立如下通道,分別模擬3的地址信號(hào)與時(shí)鐘信號(hào)。

圖1 地址/時(shí)鐘仿真示意圖

為方便計(jì)算,我們假設(shè)DDR的時(shí)鐘頻率為500MHz,這樣對(duì)應(yīng)的地址信號(hào)的速率就應(yīng)該是500Mbps,這里大家應(yīng)該明白,雖然DDR是雙倍速率,但對(duì)于地址/控制信號(hào)來說,依然是單倍速率的。下面來看看波形,在地址與時(shí)鐘完全等長(zhǎng)的情況下,地址與數(shù)據(jù)端的接收波形如下圖2,紅色代表地址信號(hào),綠色代表時(shí)鐘信號(hào)。

圖2 時(shí)鐘信號(hào)與地址信號(hào)波形

上面的波形我們似乎看不出時(shí)鐘與地址之間的時(shí)序關(guān)系是什么樣的,我們把它放在一個(gè)眼圖中,時(shí)序關(guān)系就很明確了。這里粗略的計(jì)算下建立時(shí)間與保持時(shí)間。如下圖

圖3 時(shí)鐘信號(hào)與地址信號(hào)波形

由上圖3.我們可以知道,該地址信號(hào)的建立時(shí)間大約為891ps,保持時(shí)間為881ps。這是在時(shí)鐘與地址信號(hào)完全等長(zhǎng)情況下的波形。如果地址與時(shí)鐘不等長(zhǎng),信號(hào)又是什么樣的呢?仿真中,我們讓地址線比時(shí)鐘線慢200ps,得到的與眼圖如下:

圖4 時(shí)鐘信號(hào)與地址信號(hào)波形

由上圖可知,在地址信號(hào)比時(shí)鐘信號(hào)長(zhǎng)的情況下,保持時(shí)間為684ps,建立越為1.1ns??梢?,相對(duì)于地址線與時(shí)鐘線等長(zhǎng)來說,地址線比時(shí)鐘線長(zhǎng)會(huì)使地址信號(hào)的建立時(shí)間更短。同理,如果時(shí)鐘線比地址線長(zhǎng),則建立時(shí)間會(huì)變長(zhǎng),而保持時(shí)間會(huì)變短。那么雙倍速率的數(shù)據(jù)信號(hào)又是怎樣的?下面通過具體的仿真實(shí)例來看一下。

圖5 DQ 與 DQS仿真示意

仿真通道如上圖所示,驅(qū)動(dòng)端和接收端為某芯片公司的IBIS模型,仿真波形如下:

圖6 DQ與DQS仿真波形

我們將DQS和DQ信號(hào)同時(shí)生成眼圖,在一個(gè)窗口下觀測(cè),結(jié)果如下:

圖7 DQ與DQS眼圖

如上圖所示,大家可能發(fā)現(xiàn)了,如果按照原始對(duì)應(yīng)關(guān)系,數(shù)據(jù)信號(hào)的邊沿和時(shí)鐘信號(hào)的邊沿是對(duì)齊的,如果是這樣,時(shí)鐘信號(hào)怎樣完成對(duì)數(shù)據(jù)信號(hào)的采樣呢?實(shí)際上并不是這樣的。以上仿真只是簡(jiǎn)單的將兩波形放在了一起,因?yàn)镈Q和DQS的傳輸通道長(zhǎng)度是一樣的,所以他們的邊沿是對(duì)齊的。實(shí)際工作的時(shí)候,主控芯片會(huì)有一個(gè)調(diào)節(jié)機(jī)制。一般數(shù)據(jù)信號(hào)會(huì)比DQS提前四分之一周期被釋放出來,實(shí)際上,在顆粒端接收到的波形對(duì)應(yīng)關(guān)系應(yīng)該是這樣的:

圖8 平移后的眼圖

通過主控芯片的調(diào)節(jié)之后,DQS的邊沿就和DQ信號(hào)位的中心對(duì)齊了,這樣就能保證數(shù)據(jù)在傳輸?shù)浇邮斩擞凶銐虻慕r(shí)間與保持時(shí)間。和上面分析時(shí)鐘與地址信號(hào)一樣,如果DQ與DQS之間等長(zhǎng)做的不好,DQS的時(shí)鐘邊沿就不會(huì)保持在DQ的中間位置,這樣建立時(shí)間或者保持時(shí)間的裕量就會(huì)變小。

先簡(jiǎn)單的來看一張圖

圖9 延時(shí)偏差對(duì)時(shí)序的影響

上圖中,T_vb與T_va表示的是主控芯片在輸出數(shù)據(jù)時(shí)時(shí)鐘與數(shù)據(jù)之間的時(shí)序參數(shù)。在理想情況下,時(shí)鐘邊沿和數(shù)據(jù)電平的中心是對(duì)齊的,由于時(shí)鐘和數(shù)據(jù)傳輸通道不等長(zhǎng),使得時(shí)鐘邊沿沒有和數(shù)據(jù)脈沖的中間位置對(duì)其,使得建立時(shí)間的裕量變小。在理解了這些基礎(chǔ)問題之后,我們需要做的就是將這些時(shí)間參數(shù)轉(zhuǎn)化為線長(zhǎng)。

下面我們通過具體實(shí)例來看看時(shí)序的計(jì)算,下圖是Freescale MPC8572 DDR主控芯片手冊(cè),這張圖片定義了從芯片出來的時(shí)候,DQS與DQ之間的相位關(guān)系。

圖10 MPC8572時(shí)序圖

圖11 MPC8572時(shí)序參數(shù)

顆粒端為美光DDR,該芯片的時(shí)序圖以及時(shí)序參數(shù)如下圖所示,這張圖片則定義了顆粒端芯片識(shí)別信號(hào)所需要的建立時(shí)間與保持時(shí)間。

圖12 DDR顆粒時(shí)序圖以及時(shí)序參數(shù)

我們用T_pcbskew來表示DQ與DQS之間的延時(shí)偏差,如果想要得到足夠的時(shí)序裕量,則延時(shí)偏差要滿足以下關(guān)系:

T_pcbskew《T_vb-T_setup

T_pcbskew》T_hold-T_va

代入數(shù)據(jù),有:

T_vb-T_setup=375-215=160ps

T_hold-T_va=-160ps

這樣,如果傳輸線的速度按照6mil/ps來計(jì)算,T_pcbskew為+/-960mil。大家會(huì)發(fā)現(xiàn)裕量很大,當(dāng)然這只是最理想情況,沒有考慮時(shí)鐘抖動(dòng)以及數(shù)據(jù)信號(hào)的抖動(dòng),以及串?dāng)_、碼間干擾帶來的影響,如果把這些因素都考慮進(jìn)來,留給我們布線偏差的裕量就比較小了。

綜上所述,時(shí)序控制的目的就是要保證數(shù)據(jù)在接收端有充足的建立時(shí)間與保持時(shí)間,明白了這一點(diǎn),我們?cè)诰€長(zhǎng)匹配這個(gè)問題上就能做到胸有成竹,游刃有余了。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

原文標(biāo)題:控制DDR線長(zhǎng)匹配來保證時(shí)序,在PCB設(shè)計(jì)時(shí)應(yīng)該這么做!

文章出處:【微信號(hào):Mouser-Community,微信公眾號(hào):貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    仿真反射詳解:接收信號(hào)與測(cè)試點(diǎn)信號(hào)的區(qū)別

    Ω差分傳輸線。 ? ? ? 2.傳輸?shù)臑槲覀冎澳M的DDR3信號(hào),由三次諧波構(gòu)成。 ? ? ? 3.測(cè)試點(diǎn)位置離接收距離為500mil。 ? ? ? 好的,現(xiàn)在開始讓我們分析,首先
    的頭像 發(fā)表于 04-19 11:58 ?4174次閱讀
    <b class='flag-5'>仿真</b>反射詳解:<b class='flag-5'>接收</b><b class='flag-5'>端</b><b class='flag-5'>信號(hào)</b>與測(cè)試點(diǎn)<b class='flag-5'>信號(hào)</b>的區(qū)別

    信號(hào)完整性仿真:DDR3/4/5系列地址信號(hào)端接優(yōu)化對(duì)比

    導(dǎo)讀:DDR5協(xié)議發(fā)布已經(jīng)有一段時(shí)間了,其中的變化還是比較大的,地址信號(hào)采取了ODT的端接形式,本篇文章為大家仿真一下DDR5地址信號(hào)。
    發(fā)表于 12-01 10:24 ?1503次閱讀

    基于信號(hào)完整性分析的高速PCB設(shè)計(jì)

    的 HY57V651610/SO,時(shí)鐘頻率達(dá)到75 MHz以上。因此,必須考慮由于信號(hào)頻率過高引起的信號(hào)完整性問題。選擇了功能強(qiáng)大的Cad-ence設(shè)計(jì)軟件,它將原理圖設(shè)計(jì)、PCB Layout、高速
    發(fā)表于 01-07 11:30

    基于Protel 99的PCB信號(hào)完整性分析設(shè)計(jì)

       摘 要:從信號(hào)完整性分析設(shè)計(jì)規(guī)則、完整性分析仿真器、波形分析器等三個(gè)方面說明了如何利用Pr
    發(fā)表于 08-27 16:13

    pcb設(shè)計(jì)中的DDR布線

    等長(zhǎng)。數(shù)據(jù)信號(hào)與DQS做等長(zhǎng)。為啥要做等長(zhǎng)?大家會(huì)說是要讓同組信號(hào)同時(shí)到達(dá)接收,好讓
    發(fā)表于 09-19 16:21

    DDR線長(zhǎng)匹配與時(shí)序

    時(shí)鐘做等長(zhǎng)。數(shù)據(jù)信號(hào)與DQS做等長(zhǎng)。為啥要做等長(zhǎng)?大家會(huì)說是要讓同組信號(hào)同時(shí)到達(dá)接收
    發(fā)表于 09-20 10:29

    PCB設(shè)計(jì)怎么控制DDR線長(zhǎng)匹配來保證時(shí)序

    做等長(zhǎng)。數(shù)據(jù)信號(hào)與DQS做等長(zhǎng)。為啥要做等長(zhǎng)?大家會(huì)說是要讓同組信號(hào)同時(shí)到達(dá)接收,好讓
    發(fā)表于 09-20 10:59

    AD9224加上12.5MHz的時(shí)鐘后,在輸入信號(hào)會(huì)出現(xiàn)毛刺,不加時(shí)鐘信號(hào)輸入信號(hào)波形是光滑的,這是為什么呢?

    AD9224加上12.5MHz的時(shí)鐘后,在輸入信號(hào)會(huì)出現(xiàn)毛刺,不加時(shí)鐘信號(hào)輸入
    發(fā)表于 12-08 07:34

    基于公共數(shù)據(jù)結(jié)構(gòu)的EDA仿真波形分析技術(shù)

    基于公共數(shù)據(jù)結(jié)構(gòu)的EDA仿真波形分析技術(shù):現(xiàn)有的EDA仿真工具缺乏對(duì)仿真數(shù)據(jù)的分析處理功能,影響
    發(fā)表于 10-23 16:49 ?21次下載

    電基于公共數(shù)據(jù)結(jié)構(gòu)的EDA仿真波形分析技術(shù)

    電基于公共數(shù)據(jù)結(jié)構(gòu)的EDA仿真波形分析技術(shù) 摘要: 現(xiàn)有的EDA仿真工具缺乏對(duì)仿真數(shù)據(jù)的分析
    發(fā)表于 12-07 13:54 ?12次下載

    信號(hào)完整性的仿真分析

    介紹引起信號(hào)完整性問題的主要因素, 利用。進(jìn)行信號(hào)仿真的步驟, 給出了的信號(hào)仿真的時(shí)比結(jié)果, 并以該信號(hào)
    發(fā)表于 11-30 11:09 ?0次下載
    <b class='flag-5'>信號(hào)</b>完整性的<b class='flag-5'>仿真</b><b class='flag-5'>分析</b>

    超聲導(dǎo)波任意波形激勵(lì)技術(shù)(ANSYS仿真分析

    卻不高。本文利用超聲導(dǎo)波換能器和時(shí)間反轉(zhuǎn)法,通過ANSYS有限元仿真分析,獲得了任意波形的激勵(lì)信號(hào),提高了接收
    發(fā)表于 11-11 18:11 ?24次下載

    一文看懂DDR布線背后的大學(xué)問

    /命令信號(hào)時(shí)鐘做等長(zhǎng)。數(shù)據(jù)信號(hào)與DQS做等長(zhǎng)。為啥要做等長(zhǎng)?大家會(huì)說是要讓同組信號(hào)同時(shí)到達(dá)
    發(fā)表于 11-28 11:34 ?0次下載
    一文看懂DDR布線背后的大學(xué)問

    在PCB設(shè)計(jì)時(shí)應(yīng)該怎么做?控制DDR線長(zhǎng)匹配來保證時(shí)序

    /命令信號(hào)時(shí)鐘做等長(zhǎng)。數(shù)據(jù)信號(hào)與DQS做等長(zhǎng)。為啥要做等長(zhǎng)?大家會(huì)說是要讓同組信號(hào)同時(shí)到達(dá)
    發(fā)表于 03-23 10:05 ?1517次閱讀
    在PCB設(shè)計(jì)時(shí)應(yīng)該怎么做?控制DDR線長(zhǎng)匹配來保證時(shí)序

    PCB設(shè)計(jì):時(shí)鐘地址/控制信號(hào)波形之間的位置關(guān)系

    參考。 接觸到時(shí)序概念,是從學(xué)習(xí)DDR布線開始的。作者以前只知道一個(gè)差分對(duì)里面的兩根線需要等長(zhǎng),等長(zhǎng)的原因是保證P和N兩根線上傳輸?shù)?b class='flag-5'>信號(hào)同時(shí)到達(dá)接收
    的頭像 發(fā)表于 04-13 17:28 ?5564次閱讀
    PCB設(shè)計(jì):<b class='flag-5'>時(shí)鐘</b>與<b class='flag-5'>地址</b>/控制<b class='flag-5'>信號(hào)</b><b class='flag-5'>波形</b>之間的位置關(guān)系