0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

10Gbps SerDes鍵合線封裝規(guī)范

高頻高速研究中心 ? 來源:信號完整性與電源完整性 ? 作者:信號完整性與電源 ? 2020-11-12 15:31 ? 次閱讀

對于10Gbps及以上數(shù)據(jù)速率的SerDes,每個數(shù)據(jù)位的單位間隔是隨著近 20~30ps的信號上升/下降時間而縮短的。選擇合適的封裝互連結(jié)構(gòu),有效地傳輸這些信號已成為最大限度減少信號完整性問題的重要考慮因素,如串擾、阻抗不連續(xù)性等。對于低成本應(yīng)用,鍵合線封裝是替代相對高端的倒裝芯片封裝的首選方案,但它缺乏執(zhí)行大I/O數(shù)、控制阻抗及為芯片提供有效電源的設(shè)計靈活性。

本文將討論通過優(yōu)化封裝內(nèi)的阻抗不連續(xù)性和改善其回波損耗性能,以滿足10Gbps SerDes鍵合線封裝規(guī)范。

差分阻抗

一個典型的SerDes通道包含使用兩個單獨互連結(jié)構(gòu)的互補信號發(fā)射器和接收器之間的信息交換。兩個端點之間的物理層包括一個連接到子卡的鍵合線封裝或倒裝芯片封裝的發(fā)射器件。子卡通過一個連接器插在背板上。背板上的路由通過插入的子卡連接到一個或一組連接器。采用鍵合線或倒裝芯片封裝的接收芯片也位于這些子卡上。

如果設(shè)計不合適,一個通道中的這些多重轉(zhuǎn)換將會影響信號完整性性能。在10Gbps及以上,通過最大限度地減少阻抗不連續(xù)性,得到適合的互連設(shè)計已成為提高系統(tǒng)性能的一個重要的考慮因素。由于封裝內(nèi)有許多不連續(xù)區(qū),該收發(fā)器封裝在提高回波損耗性能方面存在一個重要瓶頸。

SerDes通道設(shè)計通常為100Ω差分阻抗。由于差分信號采用奇模傳播,差分對的每線奇模阻抗都必須是50Ω。差分對的每線信號都需要有50Ω的恒阻抗,以盡量減少回波損耗,最大限度地提高性能。

損耗較少的系統(tǒng)的奇模阻抗定義為:

為了優(yōu)化每線阻抗,所有四個分量都需要平衡,以達到50Ω阻抗。對于差分對,在每一個單端信號傳送一對信號,L12和C12分量都不存在,Zodd是自L/C的平方根。

一次預(yù)處理封裝

有三個差分對的典型的鍵合線封裝的截面如圖1所示。發(fā)射器對以藍色顯示,居中的接收器對為紅色。該封裝基板是一個傳統(tǒng)的4層基板,頂層有微帶印制線,第二層和第三層是電源/接地,焊球在最后一層。這個一次預(yù)處理設(shè)計的優(yōu)化可以滿足基頻數(shù)據(jù)速率下-15dB和一次諧波頻率數(shù)據(jù)速率下-10dB的回波損耗規(guī)范。

圖1 一次預(yù)處理封裝


一個典型的鍵合線封裝可以分成三個阻抗區(qū);主要是感應(yīng)鍵合線區(qū)、印制線路由傳輸線區(qū)和電容焊球/通孔區(qū)。

單端和差分TDR響應(yīng)
時域反射計(TDR)技術(shù)用來監(jiān)控從芯片到PCB的信號遇到的阻抗。圖2顯示了作為一個單端信號,也可作為一個差分信號驅(qū)動的差分對中的每線TDR響應(yīng)。圖1中只有一個對用于TDR分析,而其他對接地,忽略串擾對TDR響應(yīng)的影響。
單端TDR曲線顯示了主要電感、后面跟著一小段傳輸線的高阻抗鍵合線區(qū)互連結(jié)構(gòu),其后面是電容、低阻抗通孔和焊球區(qū)。由于在差分對鍵合線區(qū)有強大的相互感耦合,當相同的結(jié)構(gòu)進行差分驅(qū)動時,電感鍵合線尖峰不太明顯。由于差分設(shè)置的互電容增加了一倍,電容dip顯著惡化。消除來自通孔/焊球區(qū)的額外電容是實現(xiàn)100Ω 差分阻抗的關(guān)鍵。圖2 還顯示了焊點區(qū)的電場(E-field)曲線,以及集中在焊點上的強電場。

圖2 單端和差分TDR曲線

提高TDR 性能

圖3顯示了原來布局的變化(在焊點/通孔區(qū))及其對差分TDR性能的影響。這些略大于焊點的孔是在焊點上的金屬層Layout_2上實現(xiàn)的。原有布局的電容dip現(xiàn)在大約小到20Ω。另一個來自Layout_2的試圖修改的部分是從松散耦合到緊耦合來改變通孔定位,如Layout_3所示。緊耦合通孔旨在提高差分對的串擾性能。它已在另一項研究中得到證明,串擾性能的改善微乎其微,這里不介紹這項研究的其他內(nèi)容。Layout_3的粉色波形顯示,由于額外兩個通孔之間的電容耦合,電容dip略差。

圖3 三種布局的差分TDR響應(yīng)

回波損耗性能的影響

圖4顯示了每次修改后回波損耗性能的影響。Layout_3原始布局的整體回波損耗最差。Layout_2 顯示出最佳的整體回波損耗,它直接關(guān)系到其TDR性能。

5GHz下Layout_2的回波損耗為-16dB,而在10GHz下為-14dB,可以輕易滿足基頻為-15dB的規(guī)范,以及10Gbps SerDes接口一次諧波頻率-10dB的規(guī)范。

圖4 每次修改后回波損耗性能的影響

芯片焊點環(huán)布局的影響
為了盡量減少對間串擾,理想的是用回波焊點隔開芯片上的每個差分對。當邊緣速率在20-30ps級時,由于干擾源-受擾者串擾,可能嚴重惡化接收器性能,這一點至關(guān)重要。要保持通孔和焊球焊點區(qū)與Layout_2一致,圖5給出了與芯片封裝鍵合線連接相關(guān)的兩個額外的封裝布局變化。

圖5 片芯焊點環(huán)和鍵合線布局變化

圖6顯示了三個布局的差分TDR和回波損耗性能。藍色的Layout_2響應(yīng)與前邊的圖一樣。由于相對較小的間斷電感,但其頻域影響不變,Layout_4的TDR性能稍好。Layout_5 TDR響應(yīng)顯示,由于相對于其他兩個布局的鍵合線,感應(yīng)尖峰幾乎為2倍。圖6也顯示了長鍵合線對回波損耗性能惡化的直接影響。

圖6 由于 片芯焊點環(huán)和鍵合線布局的改變影響了TDR和回波損耗性能

本文小結(jié)

本文解釋了鍵合線封裝中的兩個主要不連續(xù)區(qū);討論了10Gbps數(shù)據(jù)速率范圍優(yōu)化鍵合線封裝布局的快速技術(shù);也顯示了鍵合線長度對回波損耗性能惡化的影響。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50027

    瀏覽量

    419842
  • 連接器
    +關(guān)注

    關(guān)注

    98

    文章

    14084

    瀏覽量

    135738
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7657

    瀏覽量

    142483

原文標題:SI-list【中國】10G SerDes 封裝優(yōu)化

文章出處:【微信號:si-list,微信公眾號:高頻高速研究中心】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    利用電容測試方法開創(chuàng)檢測新天地

    封裝基板或另一塊芯片的相應(yīng)焊盤之間建立電氣連接。 半導體和電子設(shè)備制造市場正在持續(xù)擴展其版圖。據(jù)《財富商業(yè)洞察》最近發(fā)布的一份報告中預(yù)測,到 2032 年,半導體市場預(yù)計將突破 20625.9 億美元大關(guān)。隨著市場需求的不斷攀升,
    的頭像 發(fā)表于 10-21 09:32 ?108次閱讀
    利用電容測試方法開創(chuàng)<b class='flag-5'>鍵</b><b class='flag-5'>合</b><b class='flag-5'>線</b>檢測新天地

    混合,成為“芯”寵

    要求,傳統(tǒng)互聯(lián)技術(shù)如引線鍵合、倒裝芯片和硅通孔(TSV)等,正逐步顯露其局限。在這種背景下,混合
    的頭像 發(fā)表于 10-18 17:54 ?204次閱讀
    混合<b class='flag-5'>鍵</b><b class='flag-5'>合</b>,成為“芯”寵

    半導體制造的檢測解決方案

    引線鍵合廣泛應(yīng)用于電子設(shè)備、半導體行業(yè)和微電子領(lǐng)域。它實現(xiàn)了集成電路(IC)中芯片與其他電子元件(如晶體管和電阻)之間的互連。引線合通過在芯片的焊盤與封裝基板或其他芯片上的對應(yīng)焊盤之間建立電氣連接
    的頭像 發(fā)表于 10-16 09:23 ?303次閱讀
    半導體制造的<b class='flag-5'>鍵</b><b class='flag-5'>合</b><b class='flag-5'>線</b>檢測解決方案

    電子封裝 | Die Bonding 芯片的主要方法和工藝

    DieBound芯片,是在封裝基板上安裝芯片的工藝方法。本文詳細介紹一下幾種主要的芯片的方法和工藝。什么是芯片
    的頭像 發(fā)表于 09-20 08:04 ?371次閱讀
    電子<b class='flag-5'>封裝</b> | Die Bonding 芯片<b class='flag-5'>鍵</b><b class='flag-5'>合</b>的主要方法和工藝

    工藝技術(shù)詳解(69頁PPT)

    工藝技術(shù)詳解(69頁PPT)
    的頭像 發(fā)表于 09-09 11:58 ?1285次閱讀
    金<b class='flag-5'>線</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝技術(shù)詳解(69頁PPT)

    金絲工藝溫度研究:揭秘質(zhì)量的奧秘!

    在微電子封裝領(lǐng)域,金絲(Wire Bonding)工藝作為一種關(guān)鍵的電氣互連技術(shù),扮演著至關(guān)重要的角色。該工藝通過細金屬(主要是金絲)將芯片上的焊點與
    的頭像 發(fā)表于 08-16 10:50 ?952次閱讀
    金絲<b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝溫度研究:揭秘<b class='flag-5'>鍵</b><b class='flag-5'>合</b>質(zhì)量的奧秘!

    TUSB1002 USB3.1 10Gbps雙通道線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TUSB1002 USB3.1 10Gbps雙通道線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-10 11:06 ?0次下載
    TUSB1002 USB3.1 <b class='flag-5'>10Gbps</b>雙通道線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表

    TLK10002 10Gbps雙通道多速率收發(fā)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TLK10002 10Gbps雙通道多速率收發(fā)器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-09 09:45 ?0次下載
    TLK10002 <b class='flag-5'>10Gbps</b>雙通道多速率收發(fā)器數(shù)據(jù)表

    金絲強度測試儀試驗方法:拉脫、引線拉力、剪切力

    金絲強度測試儀是測量引線鍵合強度,評估強度分布或測定
    的頭像 發(fā)表于 07-06 11:18 ?475次閱讀
    金絲<b class='flag-5'>鍵</b><b class='flag-5'>合</b>強度測試儀試驗方法:<b class='flag-5'>鍵</b><b class='flag-5'>合</b>拉脫、引線拉力、<b class='flag-5'>鍵</b><b class='flag-5'>合</b>剪切力

    Diodes公司推出10Gbps符合汽車規(guī)格的交叉開關(guān)(Crossbar Switch)

    Diodes 公司 (Diodes) (Nasdaq:DIOD) 推出10Gbps符合汽車規(guī)格的交叉開關(guān)(Crossbar Switch),為先進的車內(nèi)連接功能帶來更多便利與性能。
    的頭像 發(fā)表于 05-23 14:03 ?535次閱讀

    有償求助本科畢業(yè)設(shè)計指導|引線鍵合封裝工藝

    滿足加速度大于30000g應(yīng)用場景。 完成大尺寸QFN封裝工藝開發(fā)。 其它信息請加qq了解。(qq:972186757)
    發(fā)表于 03-10 14:14

    ad9173 jesd無法連接怎么解決?

    ;// Intrp MODE: 主=x12 CH=x1 Jessd tx已經(jīng)以10Gbps的車道速率 10Gbps 的tx k28.5。 同步總是為零。
    發(fā)表于 12-05 08:04

    什么是混合?為什么要使用混合

     要了解混合,需要了解先進封裝行業(yè)的簡要歷史。當電子封裝行業(yè)發(fā)展到三維封裝時,微凸塊通過使用芯片上的小銅凸塊作為晶圓級
    發(fā)表于 11-22 16:57 ?4149次閱讀
    什么是混合<b class='flag-5'>鍵</b><b class='flag-5'>合</b>?為什么要使用混合<b class='flag-5'>鍵</b><b class='flag-5'>合</b>?

    優(yōu)化封裝以滿足SerDes應(yīng)用封裝規(guī)范

     一個典型的SerDes通道包含使用兩個單獨互連結(jié)構(gòu)的互補信號發(fā)射器和接收器之間的信息交換。兩個端點之間的物理層包括一個連接到子卡的封裝
    發(fā)表于 11-06 15:27 ?367次閱讀
    優(yōu)化<b class='flag-5'>封裝</b>以滿足<b class='flag-5'>SerDes</b>應(yīng)用<b class='flag-5'>鍵</b><b class='flag-5'>合</b><b class='flag-5'>線</b><b class='flag-5'>封裝</b><b class='flag-5'>規(guī)范</b>

    鋁硅絲超聲鍵合引線失效分析與解決

    在微電子封裝中,引線鍵合是實現(xiàn)封裝體內(nèi)部芯片與芯片及芯片與外部管腳間電氣連接、確保信號輸入輸出的重要方式,的質(zhì)量直接關(guān)系到微電子器件的質(zhì)
    的頭像 發(fā)表于 11-02 09:34 ?817次閱讀
    鋁硅絲超聲<b class='flag-5'>鍵合</b>引線失效分析與解決